專利名稱:一種終端處理裝置以及終端處理方法
技術(shù)領(lǐng)域:
本發(fā)明涉及終端處理技術(shù),更具體地,涉及適用于LTE (Long Term Evolution,長期演進)的、能有效減少存儲量的裝置和方法。
背景技術(shù):
長期演進(Long Term Evolution, LTE)系統(tǒng)下行速率能達到100Mbps,上行能達到50Mbps,這么大的數(shù)據(jù)速率對終端數(shù)據(jù)處理的能力要求比較高,由于緩存數(shù)據(jù)的需要,因此,終端所需要的存儲空間也很大。圖1示出目前常用的終端接收機的基帶框圖。該終端接收機10包括快速傅立葉變換模塊12,信道估計模塊14,信道均衡模塊16,信道譯碼模塊18。其中快速傅立葉變換模塊12執(zhí)行對時域數(shù)據(jù)的FFT變換和去除循環(huán)前綴(Cyclic Prefix, CP)等操作,信道估計模塊14執(zhí)行信道估計,信道估計模塊14執(zhí)行多入多出(Multiple Input-Multiple Output,ΜΙΜΟ)檢測、解調(diào)等操作,信道譯碼模塊執(zhí)行信道譯碼相關(guān)操作。此外,傳統(tǒng)的終端接收機10還包括多個存儲單元以配合上述模塊的處理,其中包括頻域數(shù)據(jù)存儲單元(FD_RAM)11,信道估計結(jié)果存儲單元(H_RAM)13,用于存儲解調(diào)之后的軟比特結(jié)果的存儲單元(SB_RAM)17,用于存儲下行快速重傳(HARQ)軟比特結(jié)果的存儲單元(IR_RAM) 15,以及譯碼結(jié)果存儲單元(D_RAM)。通常,除了快速傅立葉變換模塊12外(快速傅立葉變換模塊以O(shè)FDM符號為單位),LTE的處理時間單位都是以子幀為單位。因此上述RAM,包括FD_RAM、H_RAM、SB_RAM、D_RAM的大小都是一個子幀數(shù)據(jù)量的 大小,另外考慮實時處理的要求,處理需要流水進行,因此通常上述RAM需要采用乒乓緩存的形式,也就是說上述RAM都需要變成兩倍的大小。由于LTE數(shù)據(jù)量大,上述RAM所需存儲空間通常在20Mbit左右,這么大的存儲空間對基帶芯片的面積是一個很大的考驗,也大大增加了芯片的成本。因此,亟需一種能節(jié)省存儲空間并進而減小基帶芯片面積的方案。
發(fā)明內(nèi)容
本發(fā)明提供了一種終端處理裝置以及終端處理方法,目的在于減少符號級和比特級之間的存儲單元,通過將部分符號級和部分比特級功能合并,直接利用IR_RAM存儲數(shù)據(jù)。相對于現(xiàn)有技術(shù),本發(fā)明可大大減少RAM的大小,從而可以降低基帶芯片面積,并進而降低芯片成本。另外通過IR_RAM劃分的方法來避免RAM的訪問沖突。在一個實施例中,本發(fā)明提供了一種終端處理裝置。所述終端處理裝置不緩存解調(diào)之后的軟比特結(jié)果,所述終端處理裝置包括:信道均衡模塊,對輸入信號進行解物理資源映射、多輸入多輸出檢測、解調(diào)以及解擾;快速重傳合并存儲單元,用于存儲下行快速重傳軟比特結(jié)果,其中所述快速重傳合并存儲單元根據(jù)相應(yīng)的傳輸模式所對應(yīng)的進程數(shù)被劃分成多個子存儲單元;
控制模塊,進行解物理資源匹配,并將解物理資源匹配所獲的當(dāng)前子幀數(shù)據(jù)與所述快速重傳合并存儲單元中對應(yīng)進程號的數(shù)據(jù)合并或者直接寫入至所述快速重傳合并存儲單元,并根據(jù)解物理資源匹配所獲的數(shù)據(jù)順序控制所述信道均衡模塊進行解物理資源映射、多輸入多輸出檢測、解調(diào)、解擾;以及信道譯碼模塊,從所述快速重傳合并存儲單元中讀取前一個子幀數(shù)據(jù)并對其進行譯碼。在一個實施例中,該終端處理裝置應(yīng)用于長期演進(LTE)標(biāo)準。在一個實施例中,當(dāng)所述傳輸模式為頻分雙工時,所述快速重傳合并存儲單元被劃分成對應(yīng)于8個進程的8個子存儲單元。在一個實施例中,當(dāng)所述傳輸模式為時分雙工時,所述快速重傳合并存儲單兀被劃分成168個子存儲單元,對應(yīng)于4,6,7,8個進程的最小公倍數(shù)。在一個實施 例中,當(dāng)所述傳輸模式為時分雙工時,將所述快速重傳合并存儲單元劃分成56個子存儲單元,并在此基礎(chǔ)上,再增加4個子存儲單元,每個子存儲單元的大小為所述快速重傳合并存儲單元的1/56。在一個實施例中,當(dāng)所述傳輸模式為時分雙工時,將所述快速重傳合并存儲單元被劃分成第一組子存儲單元和第二組子存儲單元,所述第一組子存儲單元包括21個大小為所述快速重傳合并存儲單元的1/24的子存儲單元,所述第二組子存儲單元包括7個大小為所述快速重傳合并存儲單元的1/56的子存儲單元。在一個實施例中,所述控制模塊包括解物理信道容量匹配模塊,所述信道均衡模塊根據(jù)所述解物理信道容量匹配模塊處理的數(shù)據(jù)順序進行解物理資源映射、多輸入多輸出檢測、解調(diào)、解擾。在一個實施例中,所述終端處理裝置還包括擾碼存儲單元,所述擾碼存儲單元存儲預(yù)先計算好的擾碼,所述信道均衡模塊在物理信道容量匹配有重復(fù)時直接讀取所述擾碼以用于所述解擾。其中,所述擾碼為硬比特。在一個實施例中,所述控制裝置還包括擾碼計算模塊,用于當(dāng)物理信道容量匹配有重復(fù)時,將擾碼序列分成幾段并行地實時計算。在一個實施例中,所述終端處理裝置還包括緩存,用于所述信道均衡模塊和所述解物理信道容量匹配模塊之間的速率匹配。本發(fā)明還提供了一種終端處理方法。該方法包括提供一快速重傳合并存儲單元,用于存儲下行快速重傳軟比特結(jié)果;根據(jù)相應(yīng)的傳輸模式所對應(yīng)的進程數(shù),將所述快速重傳合并存儲單元劃分成多個子存儲單元;在解調(diào)所接收的數(shù)據(jù)之后直接對解調(diào)所獲的軟比特結(jié)果進行解物理資源映射而不緩存所述解調(diào)后的軟比特結(jié)果;解物理資源匹配;將解物理資源匹配所獲得的當(dāng)前子幀數(shù)據(jù)與所述快速重傳合并存儲單元中對應(yīng)相同進程號的子存儲單元中的數(shù)據(jù)合并或者直接寫入至所述子存儲單元;根據(jù)所述解物理資源匹配的數(shù)據(jù)順序控制所述解物理資源映射、多輸入多輸出檢測、解調(diào)和解擾;以及從所述快速重傳合并存儲單元讀取前一個子幀數(shù)據(jù)并對其進行譯碼。在一個實施例中,該方法適用于長期演進(LTE)標(biāo)準。在一個實施例中,當(dāng)所述傳輸模式為頻分雙工時,將所述快速重傳合并存儲單元劃分成對應(yīng)于8個進程的8個子存儲單元。
在一個實施例中,當(dāng)所述傳輸模式為時分雙工時,將所述快速重傳合并存儲單兀劃分成168個子存儲單元,所述168個子存儲單元對應(yīng)于4,6,7,8個進程的最小公倍數(shù)。在一個實施例中,當(dāng)所述傳輸模式為時分雙工時,將I所述快速重傳合并存儲單元劃分成56個子存儲單元,并在此基礎(chǔ)上,再增加4個為原有的所述快速重傳合并存儲單元的1/56大小的子存儲單元。在一個實施例中,當(dāng)所述傳輸模式為時分雙工時,將所述快速重傳合并存儲單元劃分成第一組子存儲單元和第二組子存儲單元,所述第一組子存儲單元包括21個大小為所述快速重傳合并存儲單元的1/24的子存儲單元,所述第二組子存儲單元包括7個大小為所述快速重傳合并存儲單元的1/56的子存儲單元。在一個實施例中,當(dāng)物理信道容量匹配有重復(fù)時,可存儲預(yù)先計算好的擾碼,當(dāng)物理信道容量匹配有重復(fù)時直接讀取所述擾碼以用于解擾,其中所述擾碼為硬比特?;蛘撸?dāng)物理信道容量匹配有重復(fù)時,將擾碼序列分成幾段并行地實時計算。
圖1示出現(xiàn)有技術(shù)中的終端接收機的基帶框圖;圖2示出根據(jù)本發(fā)明一實施例的終端處理裝置的框圖;以及。圖3示出根據(jù)本發(fā)明一實施例的終端處理流程圖。
具體實施例方式下面參照附圖并舉實施例,對本發(fā)明的技術(shù)方案作進一步詳細說明。圖2示出根據(jù)本發(fā)明 一實施例的終端處理裝置的框圖。該終端處理裝置20包括快速傅立葉變換模塊22、信道估計模塊24、信道均衡模塊26、控制模塊27、信道譯碼模塊28。其中快速傅立葉變換模塊22以及信道估計模塊24的構(gòu)架和功能與現(xiàn)有技術(shù)相同,在此處不再贅述。此外,本發(fā)明的終端處理裝置20還包括頻域數(shù)據(jù)存儲單元(FD_RAM)21、信道估計結(jié)果存儲單元(H_RAM)23、快速重傳合并存儲單元(IR_RAM' ) 25、以及譯碼結(jié)果存儲單元(D_RAM)29。其中,F(xiàn)D_RAM,H_RAM以及D_RAM的功能與現(xiàn)有技術(shù)相同,在此處不再贅述。在該實施例中,新增了一個控制模塊27,并去除了用于存儲解調(diào)之后的軟比特結(jié)果的存儲單元(SB_RAM) 17。信道均衡模塊26的部分功能與現(xiàn)有技術(shù)相同,但有部分功能移到控制模塊27中進行。信道譯碼模塊28的部分功能也與現(xiàn)有技術(shù)相同,但有部分功能移到控制模塊27中進行。該控制模塊27包括解物理信道容量匹配模塊280,完成原來信道譯碼模塊的一部分功能,即解物理資源匹配(包括物理資源的合并或者補零)、與IR_RAM' 25中相同進程號的數(shù)據(jù)合并(重傳時)或者直接寫入IR_RAM' 25,控制模塊27根據(jù)解物理資源匹配的數(shù)據(jù)順序控制信道均衡模塊解物理資源映射、MMO檢測、解調(diào)、解擾的順序。本發(fā)明提供的終端處理裝置不需要緩存解調(diào)的軟比特,而是在解調(diào)之后,直接對軟比特進行解物理資源映射,然后直接與IR_RAM' 25中的對應(yīng)進程的數(shù)據(jù)進行合并(重傳數(shù)據(jù))或者直接寫入IR_RAM' 25對應(yīng)位置(新數(shù)據(jù)),信道譯碼模塊進行其余比特級的功能,包括解速率匹配、Turbo譯碼等。相對于現(xiàn)有技術(shù),本發(fā)明可減少RAM的大小約為:以兩天線空間復(fù)用為例(13[OFDM Symbols]*12[SC]-12[RS])*100[RB]*6[64QAM]*2[codeword]*2[兵兵]*6[bits/SoftBit] 2Mbit。從而可以降低基帶芯片面積,并進而降低芯片成本。另外通過劃分快速重傳合并存儲單元25的方法來避免RAM的訪問沖突。由于譯碼的流水處理需要,本發(fā)明需要將IR_RAM' 25劃分成幾塊稍小一點的子存儲單元,具體的劃分原則是以進程為單位。對于時分雙工模式(TDD)而言,由于上下行配置的不同,下行的進程數(shù)也不同,如下表所示。但LTE規(guī)范又規(guī)定,IR_RAM最多存儲8個進程的數(shù)據(jù),因此對TDD,IR_RAM' 25大小的劃分,需要滿足4、6、7、8四種進程數(shù)時控制模塊27寫入和信道譯碼模塊28讀取數(shù)據(jù)的互不沖突。本申請的裝置和方法在解調(diào)和譯碼時以譯碼的TTI (傳輸時間間隔)為流水處理的單位。
權(quán)利要求
1.一種終端處理裝置,其特征在于,所述終端處理裝置不緩存解調(diào)之后的軟比特結(jié)果,所述終端處理裝置包括: 信道均衡模塊,對輸入信號進行解物理資源映射、多輸入多輸出檢測、解調(diào)以及解擾;快速重傳合并存儲單元,用于存儲下行快速重傳軟比特結(jié)果,其中所述快速重傳合并存儲單元根據(jù)相應(yīng)的傳輸模式所對應(yīng)的進程數(shù)被劃分成多個子存儲單元; 控制模塊,進行解物理資源匹配,并將解物理資源匹配所獲的當(dāng)前子幀數(shù)據(jù)與所述快速重傳合并存儲單元中對應(yīng)進程號的數(shù)據(jù)合并或者直接寫入至所述快速重傳合并存儲單元,并根據(jù)解物理資源匹配所獲的數(shù)據(jù)順序控制所述信道均衡模塊進行解物理資源映射、快入快出檢測、解調(diào)、解擾;以及 信道譯碼模塊,從所述快速重傳合并存儲單元中讀取前一個子幀數(shù)據(jù)并對其進行譯碼。
2.如權(quán)利要求1所述的終端處理裝置,其特征在于,所述終端處理裝置應(yīng)用于長期演進(LTE)標(biāo)準。
3.如權(quán)利要求2所述的終端處理裝置,其特征在于,當(dāng)所述傳輸模式為頻分雙工時,所述快速重傳合并存儲單元被劃分成對應(yīng)于8個進程的8個子存儲單元。
4.如權(quán)利要求2所述的終端處理裝置,其特征在于,當(dāng)所述傳輸模式為時分雙工時,所述快速重傳合并存儲單 元被劃分成168個子存儲單元,對應(yīng)于4,6,7,8個進程的最小公倍數(shù)。
5.如權(quán)利要求2所述的終端處理裝置,其特征在于,當(dāng)所述傳輸模式為時分雙工時,將所述快速重傳合并存儲單元劃分成56個子存儲單元,并在此基礎(chǔ)上,再增加4個子存儲單元,每個子存儲單元的大小為所述快速重傳合并存儲單元的1/56。
6.如權(quán)利要求2所述的終端處理裝置,其特征在于,當(dāng)所述傳輸模式為時分雙工時,將所述快速重傳合并存儲單元被劃分成第一組子存儲單元和第二組子存儲單元,所述第一組子存儲單元包括21個大小為所述快速重傳合并存儲單元的1/24的子存儲單元,所述第二組子存儲單元包括7個大小為所述快速重傳合并存儲單元的1/56的子存儲單元。
7.如權(quán)利要求1所述的終端處理裝置,其特征在于,所述控制模塊包括解物理信道容量匹配模塊,所述信道均衡模塊根據(jù)所述解物理信道容量匹配模塊處理的數(shù)據(jù)順序進行解物理資源映射、快入快出檢測、解調(diào)、解擾。
8.如權(quán)利要求1所述的終端處理裝置,其特征在于,所述終端處理裝置還包括擾碼存儲單元,所述擾碼存儲單元存儲預(yù)先計算好的擾碼,所述信道均衡模塊在物理信道容量匹配有重復(fù)時直接讀取所述擾碼以用于所述解擾。
9.如權(quán)利要求8所述的終端處理裝置,其特征在于,所述擾碼為硬比特。
10.如權(quán)利要求1所述的終端處理裝置,其特征在于,所述控制裝置還包括擾碼計算模塊,用于當(dāng)物理信道容量匹配有重復(fù)時將擾碼序列分成幾段并行地實時計算。
11.如權(quán)利要求1所述的終端處理裝置,其特征在于,所述終端處理裝置還包括一緩存,用于所述信道均衡模塊和所述解物理信道容量匹配模塊之間的速率匹配。
12.—種終端處理方法,其特征在于,包括: 提供一快速重傳合并存儲單元,用于存儲下行快速重傳軟比特結(jié)果; 根據(jù)相應(yīng)的傳輸模式所對應(yīng)的進程數(shù),將所述快速重傳合并存儲單元劃分成多個子存儲單元; 在解調(diào)所接收的數(shù)據(jù)之后直接對解調(diào)所獲的軟比特結(jié)果進行解物理資源映射而不緩存所述解調(diào)后的軟比特結(jié)果; 解物理資源匹配; 將解物理資源匹配所獲得的當(dāng)前子幀數(shù)據(jù)與所述快速重傳合并存儲單元中對應(yīng)相同進程號的子存儲單元中的數(shù)據(jù)合并或者直接寫入至所述子存儲單元; 根據(jù)所述解物理資源匹配的數(shù)據(jù)順序控制所述解物理資源映射、多輸入多輸出檢測、解調(diào)、解擾;以及 從所述快速重傳合并存儲單元讀取前一個子幀數(shù)據(jù)并對其進行譯碼。
13.如權(quán)利要求12所述的方法,其特征在于,所述方法應(yīng)用于長期演進(LTE)標(biāo)準。
14.如權(quán)利要求13所述的方法,其特征在于,當(dāng)所述傳輸模式為頻分雙工時,將所述快速重傳合并存儲單元劃分成對應(yīng)于8個進程的8個子存儲單元。
15.如權(quán)利要求13所述的方法,其特征在于,當(dāng)所述傳輸模式為時分雙工時,將所述快速重傳合并存儲單元劃分成168個子存儲單元,所述168個子存儲單元對應(yīng)于4,6,7,8個進程的最小公倍數(shù)。
16.如權(quán)利要求13所述的方法,其特征在于,當(dāng)所述傳輸模式為時分雙工時,將I所述快速重傳合并存儲單元劃分成56個子存儲單元,并在此基礎(chǔ)上,再增加4個為原有的所述快速重傳合并存儲單元的1/56大小的子存儲單元。
17.如權(quán)利要求13所述的方法,其特征在于,當(dāng)所述傳輸模式為時分雙工時,將所述快速重傳合并存儲單元劃分成第一組子存儲單元和第二組子存儲單元,所述第一組子存儲單元包括21個大小為所述快速重傳合并存儲單元的1/24的子存儲單元,所述第二組子存儲單元包括7個大小為所述快速重傳合并存儲單元的1/56的子存儲單元。
18.如權(quán)利要求12所述的方法,其特征在于,所述方法還包括存儲預(yù)先計算好的擾碼,當(dāng)物理信道容量匹配有重復(fù)時直接讀取所述擾碼以用于解擾。
19.如權(quán)利要求18所述的方法,其特征在于,所述擾碼為硬比特。
20.如權(quán)利要求12所述的方法,其特征在于,所述方法還包括,當(dāng)物理信道容量匹配有重復(fù)時,將擾碼序列 分成幾段并行地實時計算。
全文摘要
本發(fā)明提供了一種終端處理裝置以及終端處理方法。本發(fā)明的終端處理裝置不緩存解調(diào)之后的軟比特結(jié)果,該終端處理裝置包括信道均衡模塊;快速重傳合并存儲單元,根據(jù)相應(yīng)的傳輸模式所對應(yīng)的進程數(shù)被劃分成多個子存儲單元;控制模塊,進行解物理資源匹配,并將解物理資源匹配所獲的當(dāng)前子幀數(shù)據(jù)與所述快速重傳合并存儲單元中對應(yīng)進程號的數(shù)據(jù)合并或者直接寫入至所述快速重傳合并存儲單元,并根據(jù)解物理資源匹配所獲的數(shù)據(jù)順序控制所述信道均衡塊進行解物理資源映射、多輸入多輸出檢測、解調(diào)、解擾;以及信道譯碼模塊,從所述快速重傳合并存儲單元中讀取前一個子幀數(shù)據(jù)并對其進行譯碼。
文檔編號H04L1/18GK103248465SQ20121002255
公開日2013年8月14日 申請日期2012年2月1日 優(yōu)先權(quán)日2012年2月1日
發(fā)明者徐兵, 王乃博 申請人:聯(lián)芯科技有限公司