亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

一種攝像系統(tǒng)及其方法

文檔序號:7925703閱讀:202來源:國知局
專利名稱:一種攝像系統(tǒng)及其方法
技術領域
本發(fā)明涉及攝像裝置,更具體地說,涉及一種攝像系統(tǒng)及其方法。
背景技術
現(xiàn)有圖像傳感器主要有兩種器件, 一是CCD (Charge Couple Device)電荷 耦合器件,另一個是CMOS (Complementary Metal Oxide Semiconductor)互補 型金屬氧化物半導體。采用CMOS傳感技術的攝像頭,內(nèi)建一個感光矩陣。矩 陣大小與分辨率相關,如VGA是640x480個像素,CIF是352x288個像素。每 個像素由紅R、綠G、藍B三個感光單元組成,每個感光單元均有一個ADC模 數(shù)轉(zhuǎn)換單元與之相連。感光單元是以集成電路半導體制造技術制成在晶原上。 攝像頭模組的透鏡系統(tǒng)將外部圖像投射到感光矩陣上,相應色彩的感光單元 因光線強弱產(chǎn)生不同強度的電壓(電流),由ADC將其轉(zhuǎn)換成數(shù)字信號,在內(nèi) 建的邏輯電路和外部時鐘信號的控制下以一定的規(guī)則和速度對外輸出圖像信 息。
其中,對于ISP在CMOS模組上的應用原理,ISP(Image Signal Process) 圖像信號處理單元,無論數(shù)碼相機、攝像機或者攝像手機,其影像數(shù)據(jù)從前 端感應后,皆須經(jīng)過ASP (Analog Signal Processing)、 ADC (Analog-Digital Converter)、前期影像處理(Pre-ISP)與后端影像處理(Post-ISP)四個階 段后,影像數(shù)據(jù)才能最終呈現(xiàn)于終端設備上。但由于圖像傳感器的像素高低 不同、及其他成本等的考慮,ISP各功能區(qū)域會依手機市場特性做分散配置或 整合處理,例如,低端相機將Pre-ISP與傳感器整合在一起,2.0M像素手機 將所有的ISP功能單獨做成一個芯片等。ASP (Analog Signal Processor) 主要是針對圖像傳感器采集的電壓或電流信號進行處理,主要作用是信號放 大、自動曝光調(diào)整、時序控制、像素抽樣控制等。因其與初始信號的絕對相關性, 一般的圖像傳感器廠商皆會將此項功能直接與傳感器做在一塊。在圖
一中即為藍色部分。傳感數(shù)據(jù)經(jīng)過ASP處理后,輸出數(shù)據(jù)為Raw Data。 Pre-ISP (Image Signal Processor)為前端影像處理,主要針對ADC轉(zhuǎn)換后傳 出的數(shù)字數(shù)據(jù)(Raw data),進行影像壞點修補、白平衡、gamma校正、銳利 度、顏色插值等。在低像素的產(chǎn)品中,例如0.3M像素,因影像數(shù)據(jù)較少,不 需要大規(guī)模的復雜處理,會將Pre-ISP與圖像傳感器做在同一顆芯片中;但 高像素CMOS傳感器,因需要處理的像素數(shù)越來越多,雖然將Pre-ISP集成在 sensor內(nèi)部從制造技術上來講不困難,但因成本及成像質(zhì)量的原因,有些手 機設計公司在設計時會將集成于sensor內(nèi)部的Pre-ISP功能屏蔽掉,并維持 傳感器ADC輸出的原始資料,交由單獨的ISP芯片或集成在Baseband的ISP 進行處理。
由Pre-ISP處理完后的數(shù)據(jù)分為RGB和YUV, RGB為三原色,數(shù)據(jù)比YUV 較大,可以方便后續(xù)處理單元(Post-ISP)做更為多元的變化;YUV為RGB 三原色經(jīng)內(nèi)插法所得,數(shù)據(jù)量較小,但不利于后續(xù)的處理單元進行處理。
對于實力強的手機研發(fā)公司比較傾向于使用Raw data數(shù)據(jù)或者RGB數(shù)據(jù), 這樣可以根據(jù)自己的需要調(diào)整出更完美的畫面質(zhì)量。Raw data數(shù)據(jù)也為以后 高端市場的使用方向,但國內(nèi)現(xiàn)階段2. OM像素的模組應用還處于初級階段。 因此還是以YUV輸出的為主。
Post-ISP雖然也稱為后端影響處理,但其與成像相關的工作不多,主要 負責數(shù)據(jù)壓縮與后端接口界面控制,以及數(shù)據(jù)傳輸、控制等工作,其中還包 括LCD影像預覽、鏡頭對焦控制、使用界面等。
在現(xiàn)有技術中攝像頭控制器(Camera Controller)集成了前述的ISP功 能,并且還具有如下其它功能l)與主控處理器的接口(HOST I/F); 2)與顯 示屏的接口 (LCD I/F); 3)與攝像頭的接口 (Camera I/F); 4)圖像處理模塊 (壓縮插值特效縮放等);5) USB接口 (可選);6)存儲卡接口(可選);7) 其它附加功能;不使用攝像頭時,攝像頭控制器(Camera controller)處于休 眠狀態(tài),主控處理器(Host)通過bypass模式直接控制顯示屏。當使用攝像頭 (Camera)時,主控處理器(Host)通過特定引腳或寄存器喚醒攝像頭控制器(Camera controller)。攝像頭控制器(Camera controller)向攝像頭(Camera) 輸出時鐘信號,通過I2C總線向攝像頭(Camera)的寫入初始化代碼,使攝像 頭(Camera)開始采集并輸出圖像信息。攝像頭控制器(Camera controller)通 過Camera 1/F接口接收數(shù)據(jù),并通過LCD I/F接口輸出到顯示屏顯示。拍照 時,攝像頭控制器(Camera controller)將接收下來的圖像數(shù)據(jù)送至圖像處理 模塊,壓縮成Jpeg圖片后,回傳給主控(Host),或者放于存儲卡中。
總之,現(xiàn)有技術中需增加專用于處理攝像頭輸出數(shù)據(jù)的控制處理器,成 本較高;需要增加協(xié)處理器及其外圍電路,提升了系統(tǒng)電路的復雜度。協(xié)處 理器另有一套控制寄存器和通訊協(xié)議,與主控制處理器芯片配合工作時,需 移植相關的驅(qū)動程序,增加軟件復雜度。低端的VGA 30萬像素,CIF10萬像 素的攝像頭已集成Pre-ISP功能,主控制處理器芯片也有一定的運算能力, 均未得到有效利用。
本發(fā)明要解決的技術問題在于,針對現(xiàn)有技術的上述整個產(chǎn)品的成本較 高,系統(tǒng)電路的復雜度較高,系統(tǒng)的軟件復雜度較高,未充分利用主控制處 理器芯片等缺陷,提供一種攝像系統(tǒng)及其方法。
本發(fā)明解決其技術問題所采用的技術方案是構造一種攝像系統(tǒng),包括 主控制處理器芯片、LCD顯示屏和攝像頭,所述LCD顯示屏和攝像頭通過共用 數(shù)據(jù)線直接連接到所述主控制處理器芯片的LCD顯示屏接口,其中,所述攝 像頭還分別連接到所述主控制處理器芯片的輸出時鐘信號引腳、同步信號檢 測引腳、通用輸入/輸出引腳和I2C總線接口。
在本發(fā)明所述的攝像系統(tǒng)中,所述數(shù)據(jù)線是8比特的數(shù)據(jù)總線。
在本發(fā)明所述的攝像系統(tǒng)中,所述輸出時鐘信號引腳是具有通用輸入/輸 出和時鐘輸出功能的復用引腳;或者
所述輸出時鐘信號引腳包括兩個引腳,其中, 一個引腳為通用輸入/輸出 引腳,另一個引腳為時鐘輸出引腳。
在本發(fā)明所述的攝像系統(tǒng)中,所述同步信號檢測引腳包括兩個輸入引腳,其中, 一個引腳用于檢測所述攝像頭輸出的幀同步信號,另一個引腳用于檢 測攝像頭輸出的行同步信號。
在本發(fā)明所述的攝像系統(tǒng)中,所述I2C總線接口是I2C芯片或I2C軟件 模塊,用于讀寫所述攝像頭的控制寄存器,控制其工作狀態(tài)。
在本發(fā)明所述的攝像系統(tǒng)中,所述通用輸入/輸出引腳包括兩個輸出引 腳,其中, 一個引腳用于攝像頭的復位控制,另一個引腳用于省電模式控制。
根據(jù)本發(fā)明的另一個方面,提供一種針對該攝像系統(tǒng)的控制方法,包括 以下步驟
Sl:系統(tǒng)上電,初始化所述主控制處理器芯片和LCD顯示屏; S2:所述輸出時鐘信號引腳向所述攝像頭發(fā)送時鐘信號; S3:所述主控制處理芯片讀取所述攝像頭的ID,判斷所述攝像頭是否處 于正常工作狀態(tài),如果是,進入步驟S4,否則,進入步驟S10; S4:所述主控制處理器芯片啟動所述攝像頭;
S5:所述主控制處理器芯片讀取所述攝像頭輸出的幀同步信號,以尋找 所述攝像頭輸出的圖像的每一幀的幀頭;
S6:所述主控制處理器芯片讀取所述攝像頭輸出的行同步信號,以尋找 所述攝像頭輸出的圖像的每一行的起始點;
S7:所述主控制處理器芯片讀取所述攝像頭輸出的圖像的每一個像素, 以組合成圖像;
S8:所述主控制處理器芯片將所述組合成的圖像發(fā)送到所述LCD顯示屏; S9:所述主控制處理器芯片判斷是否要顯示下一幀圖像,如果是,進入 步驟S5,否則,進入步驟S10; S10:結(jié)束攝像顯示。
在本發(fā)明所述的控制方法中,在所述步驟S4和S5之間還包括停止所述
輸出時鐘信號弓I腳向所述攝像頭發(fā)送時鐘信號,將所述輸出時鐘信號弓I腳切 換成通用輸入/輸出引腳,并通過將其電平拉高或拉低以輸出模擬時鐘信號。
在本發(fā)明所述的控制方法中,在所述步驟si中,初始化所述主控制處理
器芯片包括初始化所述主控制處理芯片控制所述攝像頭所需的各個輸入輸出引腳,其中,將所述同步信號撿測引腳設置為輸入,所述I2C總線接口設置為I2C模式,所述通用輸入/輸出引腳設置為輸出,所述輸出時鐘信號引腳設置為時鐘輸出模式。
在本發(fā)明所述的控制方法中,在所述步驟S1中,初始化所述LCD顯示屏包括設置所述LCD顯示屏的各項參數(shù),指定圖像的顯示區(qū)域。
實施本發(fā)明的一種攝像系統(tǒng)及其方法,具有以下有益效果通過節(jié)省專用于攝像頭控制處理器,以極小的成本,增加手機、數(shù)碼相機等具有攝像系統(tǒng)的產(chǎn)品的拍照和攝像功能。簡化相應電路及驅(qū)動軟件,提升系統(tǒng)穩(wěn)定度。經(jīng)測試,本技術方案在MTK6223A平臺上,ARM7架構下,52朋Z主頻時,能實現(xiàn)10像素的攝像頭以約10幀/秒進行圖象顯示,拍照時,只需將取下的圖像數(shù)據(jù)通過軟件壓縮成Jpeg即可實現(xiàn)。因攝像頭已具有Pre-ISP功能,圖像效果的優(yōu)化調(diào)試則通過12C調(diào)節(jié)相關寄存器實現(xiàn)。另外采用具有通用輸入/輸出和時鐘輸出功能的復用引腳來模擬時鐘信號,控制攝像頭的工作,使之與主控制處理器芯片同步工作,并通過主控制處理器芯片的數(shù)據(jù)總線讀取攝像頭輸出的圖象信息的技術。


下面將結(jié)合附圖及實施例對本發(fā)明作進一步說明,附圖中
圖1是本發(fā)明攝像系統(tǒng)的電路原理框圖2是圖1所示的攝像頭圖像數(shù)據(jù)輸出時序示意圖3是對圖1所示的攝像系統(tǒng)的控制流程圖。
具體實施例方式
如圖l所示,在本發(fā)明的攝像系統(tǒng)中,包括主控制處理器芯片、LCD顯示屏和攝像頭,LCD顯示屏和攝像頭通過共用8比特的數(shù)據(jù)總線直接連接到所述主控制處理器芯片的LCD顯示屏接口,從而取消現(xiàn)有技術中為攝像頭增加的相關控制器和協(xié)處理器,該攝像頭還分別連接到主控制處理器芯片的輸出時鐘信號引腳、同步信號檢測引腳、通用輸入/輸出引腳和I2C總線接口。另外,針對攝像頭和LCD顯示屏的片選CS可共用,也可分開使用,當主控制處理器芯片與LCD顯示屏連接的數(shù)據(jù)線是獨立的時候,緩沖器可去掉。攝像頭主要由鏡頭、影像感測單元、以及相關電路構成。視頻信號由攝像頭采集得到,經(jīng)過內(nèi)部的圖像處理芯片后編碼為規(guī)定的格式, 一般為RGB或者YUV格式,本發(fā)明的其中一個發(fā)明點在于攝像頭發(fā)送給主控制處理器芯片的的數(shù)據(jù)是不打包的,如圖2所示,每幀數(shù)據(jù)開始時會有一個幀同步信號,低有效(typel)或高有效(typell),幀同步信號有效的時間里有很多的行同步信號,在行同步信號有效的時候,每一個PCLK,數(shù)據(jù)總線會送出一個字節(jié)的數(shù)據(jù),這個數(shù)據(jù)就是圖像數(shù)據(jù),沒有任何的包頭包尾。這個圖像數(shù)據(jù)可以是RGB或者是YUV格式,但是由于LCD顯示屏顯示圖像的時候,支持的是RGB數(shù)據(jù),所以在本發(fā)明中攝像頭發(fā)送出去的也是RGB格式,這樣就可以不需要任何的變換,直接送到LCD顯示屏上去就可以顯示出來了,可以節(jié)省軟件的工作量,減少了整個裝置的復雜度。在本發(fā)明中攝像頭設備不需要去獲取,由于攝像頭的引腳也不多,不容易出現(xiàn)硬件連接的問題。通常,只要給攝像頭上電(一般DVDD2.8AVDD2. 8 VC0RE1. 8),供上時鐘,然后以標準I2C方式,讀取攝像頭的一個ID寄存器,如能讀到正確的ID (—般是攝像頭型號),攝像頭基本就沒問題了,接下來只要把一組相關的寄存器設置到正確的狀態(tài),最后啟動,攝像頭就會一幀幀的往外送數(shù)據(jù)。因為攝像頭往外送數(shù)據(jù)時是以PCLK為基準的,而PCLK又以GPIO(CLK一OUT)引腳的時鐘為基準,因此當需要接收攝像頭數(shù)據(jù)時,主控CPU將GPI0(CLK—OUT)引腳的功能配置為GPIO,通過軟件拉髙或拉低此引腳的電平來模擬時鐘,就可以實現(xiàn)攝像頭在受控下輸出圖像數(shù)據(jù)。
如圖l所示,GPIO(CLK一OUT)引腳用于輸出時鐘信號,其作為攝像頭工作時的時間基準。應選用可以有GPIO (通用輸入/輸出接口)和CLK—OUT (時鐘輸出接口)兩種功能的復用引腳,否則應使用分別具有前述兩種功能的兩個引腳并聯(lián)使用。GPIO(IN)引腳用于同步信號檢測,可使用主控制處理器芯片的兩個輸入引腳, 一個引腳用于檢測攝像頭輸出的幀同步信號,另一個引腳用于檢測攝像頭輸出的行同步信號。LCD顯示屏接口用于主控制處理器芯片與的LCD顯示屏的連接,其數(shù)據(jù)線與攝像頭共用其中的低8位,攝像頭輸出的
9數(shù)據(jù)是RGB565格式。主控制處理器芯片的I2C總線,可以是硬件I2C芯片,也可以是軟件模擬的I2C模塊,用于讀寫攝像頭的控制寄存器,控制其工作狀態(tài)。GPIO(OUT)引腳是主控制處理器芯片的兩根輸出腳, 一根引腳用于攝像頭的復位控制, 一根引腳用于省電模式控制。本系統(tǒng)工作時,先對LCD顯示屏進行初始化,當LCD顯示屏完成初始化后,主控制處理器芯片將向攝像頭發(fā)送時鐘信號,進入工作狀態(tài)。另外,關于主控制處理器芯片對攝像頭和LCD顯示屏進行的初始化可以是以軟件方式、硬件方式或軟硬件結(jié)合的方式實施。當使用軟件方式實施時,對LCD顯示屏或攝像頭的初始化是一套程序代碼,該程序代碼對LCD顯示屏或攝像頭的寄存器進行設置,并控制相關的引腳、電源和時鐘。
如圖2所示攝像頭圖像數(shù)據(jù)輸出時序示意圖,GPIO (IN)引腳檢測的幀同步信號是VSYNC, 一般攝像頭都可以產(chǎn)生兩種幀同步信號,即Typel (類型1)和Type2 (類型2)。 GPIO (IN)引腳檢測的行同步信號是HSYNC, 一幀圖像中包含有多行,如CIF(352x288)格式下, 一幀含有288行。行與行之間有一定的空余時間,該時間可調(diào)。攝像頭和LCD顯示屏共用的數(shù)據(jù)總線D[7:0],其用于攝像頭輸出圖像數(shù)據(jù),可配置輸出YUV格式或RGB565格式的數(shù)據(jù),RGB565格式下, 一個像素對應兩個字節(jié)。每一行有多個像素,如CIF(352x288)格式下, 一行有352個像素,對應704個字節(jié)。PCLK為攝像頭輸出的同步時鐘信號,在該時鐘信號的上升沿或下降沿,D[7:0]輸出有效的圖像數(shù)據(jù)。
如圖3所示,對于使用該攝像系統(tǒng)進行攝像時的控制方法,其具體工作原理,包括以下步驟
SI:系統(tǒng)上電,初始化所述主控制處理器芯片和LCD顯示屏;包括初始化主控制處理器芯片控制攝像頭所需的各輸入輸出口,其中,將GPIO(IN)引腳的HSYNC和VSYNC設置輸入,I2C總線接口的SCL和SDA配置成I2C模式,GPIO(OUT)引腳的RST和PDN設置為輸出,GPIO(CLK—OUT)引腳配置成時鐘輸出模式。設置LCD顯示屏的各項參數(shù),指定圖像的顯示區(qū)域。
S2: GPIO(CLKJ)UT)引腳向攝像頭發(fā)送時鐘信號;
S3:主控制處理芯片讀取攝像頭的ID,判斷攝像頭是否處于正常工作狀態(tài),如果是,進入步驟S4,否則,進入步驟SIO,結(jié)束攝像顯示;S4:主控制處理器芯片啟動攝像頭;
S5:主控制處理器芯片讀取攝像頭輸出的幀同步信號,以尋找攝像頭輸出的圖像的每一幀的幀頭;
S6:主控制處理器芯片讀取攝像頭輸出的行同步信號,以尋找攝像頭輸出的圖像的每一行的起始點;
S7:主控制處理器芯片讀取攝像頭輸出的圖像的每一個像素,以組合成圖像;
S8:主控制處理器芯片將組合成的圖像發(fā)送到LCD顯示屏;S9:主控制處理器芯片判斷是否要顯示下一幀圖像,如果是,進入步驟S5,否則,進入步驟S10;S10:結(jié)束攝像顯示。
在實施中,在發(fā)明的另一個技術要點在于,通過GPIO引腳來模擬時鐘信號,控制攝像頭的工作,使之與主控制處理器芯片同步工作,因此在步驟S4和S5之間還包括停止GPIO(CLKJ)UT)引腳向攝像頭發(fā)送時鐘信號,將GPIO(CLKJ)UT)引腳切換成普通的GPIO引腳,并通過將其電平拉高或拉低以輸出模擬時鐘信號。
本發(fā)明是通過幾個具體實施例進行說明的,本領域技術人員應當明白,在不脫離本發(fā)明范圍的情況下,還可以對本發(fā)明進行各種變換及等同替代。另外,針對特定情形或具體情況,可以對本發(fā)明做各種修改,而不脫離本發(fā)明的范圍。因此,本發(fā)明不局限于所公開的具體實施例,而應當包括落入本發(fā)明權利要求范圍內(nèi)的全部實施方式。
權利要求
1、一種攝像系統(tǒng),包括主控制處理器芯片、LCD顯示屏和攝像頭,其特征在于,所述LCD顯示屏和攝像頭通過共用數(shù)據(jù)線直接連接到所述主控制處理器芯片的LCD顯示屏接口,其中,所述攝像頭還分別連接到所述主控制處理器芯片的輸出時鐘信號引腳、同步信號檢測引腳、通用輸入/輸出引腳和I2C總線接口。
2、 根據(jù)權利要求1所述的攝像系統(tǒng),其特征在于,所述數(shù)據(jù)線是8比特 的數(shù)據(jù)總線。
3、 根據(jù)權利要求2所述的攝像系統(tǒng),其特征在于,所述輸出時鐘信號引 腳是具有通用輸入/輸出和時鐘輸出功能的復用引腳;或者所述輸出時鐘信號引腳包括兩個引腳,其中, 一個引腳為通用輸入/輸出 引腳,另一個引腳為時鐘輸出引腳。
4、 根據(jù)權利要求2所述的攝像系統(tǒng),其特征在于,所述同步信號檢測引 腳包括兩個輸入引腳,其中, 一個引腳用于檢測所述攝像頭輸出的幀同步信 號,另一個引腳用于檢測攝像頭輸出的行同步信號。
5、 根據(jù)權利要求2所述的攝像系統(tǒng),其特征在于,所述I2C總線接口是 12C芯片或12C軟件模塊,用于讀寫所述攝像頭的控制寄存器,控制其工作狀 態(tài)。
6、 根據(jù)權利要求2所述的攝像系統(tǒng),其特征在于,所述通用輸入/輸出 引腳包括兩個輸出引腳,其中, 一個引腳用于攝像頭的復位控制,另一個引 腳用于省電模式控制。
7、 一種針對如權利要求1 6任一所述的攝像系統(tǒng)的控制方法,其特征 在于,包括以下步驟Sl:系統(tǒng)上電,初始化所述主控制處理器芯片和LCD顯示屏; S2:所述輸出時鐘信號引腳向所述攝像頭發(fā)送時鐘信號; S3:所述主控制處理芯片讀取所述攝像頭的ID,判斷所述攝像頭是否處 于正常工作狀態(tài),如果是,進入步驟S4,否則,進入步驟S10;S4:所述主控制處理器芯片啟動所述攝像頭;S5:所述主控制處理器芯片讀取所述攝像頭輸出的幀同步信號,以尋找 所述攝像頭輸出的圖像的每一幀的幀頭;S6:所述主控制處理器芯片讀取所述攝像頭輸出的行同步信號,以尋找 所述攝像頭輸出的圖像的每一行的起始點;S7:所述主控制處理器芯片讀取所述攝像頭輸出的圖像的每一個像素, 以組合成圖像;S8:所述主控制處理器芯片將所述組合成的圖像發(fā)送到所述LCD顯示屏; S9:所述主控制處理器芯片判斷是否要顯示下一幀圖像,如果是,進入 步驟S5,否則,進入步驟S10; S10:結(jié)束攝像顯示。
8、 根據(jù)權利要求7所述的控制方法,其特征在于,在所述步驟S4和S5 之間還包括停止所述輸出時鐘信號弓I腳向所述攝像頭發(fā)送時鐘信號,將所述 輸出時鐘信號引腳切換成通用輸入/輸出引腳,并通過將其電平拉高或拉低以 輸出模擬時鐘信號。
9、 根據(jù)權利要求8所述的控制方法,其特征在于,在所述步驟S1中, 初始化所述主控制處理器芯片包括初始化所述主控制處理芯片控制所述攝像 頭所需的各個輸入輸出引腳,其中,將所述同步信號檢測引腳設置為輸入, 所述I2C總線接口設置為I2C模式,所述通用輸入/輸出引腳設置為輸出,所 述輸出時鐘信號引腳設置為時鐘輸出模式。
10、 根據(jù)權利要求9所述的控制方法,其特征在于,在所述步驟S1中, 初始化所述LCD顯示屏包括設置所述LCD顯示屏的各項參數(shù),指定圖像的顯 示區(qū)域。
全文摘要
本發(fā)明涉及一種攝像系統(tǒng)及其控制方法,該系統(tǒng)包括主控制處理器芯片、LCD顯示屏和攝像頭,所述LCD顯示屏和攝像頭通過共用數(shù)據(jù)線直接連接到所述主控制處理器芯片的LCD顯示屏接口,其中,所述攝像頭還分別連接到所述主控制處理器芯片的輸出時鐘信號引腳、同步信號檢測引腳、通用輸入/輸出引腳和I2C總線接口。實施本發(fā)明的攝像系統(tǒng)及其控制方法,通過節(jié)省專用用于攝像頭控制處理器,以極小的成本,增加手機、數(shù)碼相機等具有攝像系統(tǒng)的產(chǎn)品的拍照和攝像功能。另外采用具有通用輸入/輸出和時鐘輸出功能的復用引腳來模擬時鐘信號,控制攝像頭的工作,使之與主控制處理器芯片同步工作,并通過主控制處理器芯片的數(shù)據(jù)總線讀取攝像頭輸出的圖象信息的技術。
文檔編號H04N5/225GK101674400SQ20081021621
公開日2010年3月17日 申請日期2008年9月12日 優(yōu)先權日2008年9月12日
發(fā)明者許毅勇 申請人:深圳市經(jīng)緯科技有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1