專利名稱:使用map網(wǎng)絡(luò)實(shí)現(xiàn)多種顯示模塊兼容的電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明屬于電視機(jī)電路技術(shù)領(lǐng)域,更明確地說涉及使用MAP網(wǎng)絡(luò)實(shí)現(xiàn)多種顯示模塊兼容的電路的設(shè)計(jì)。
背景技術(shù):
隨著數(shù)字顯示技術(shù)的發(fā)展,PDP(等離子)和LCD(液晶)顯示模塊已經(jīng)成為平板顯示器件的主要成員。在電視機(jī)領(lǐng)域,PDP和LCD顯示模塊被世界上幾個(gè)大公司控制著。由于PDP和LCD都屬于新的顯示技術(shù),沒有統(tǒng)一的標(biāo)準(zhǔn)來規(guī)范開發(fā),因此各個(gè)廠家都根據(jù)自己的開發(fā)經(jīng)驗(yàn)和技術(shù)積累,采用不同的技術(shù)方案實(shí)現(xiàn)最終的圖象顯示。這就導(dǎo)致各個(gè)廠家的顯示模塊和外部電路的接口定義不一致。LVDS為高性能的信號(hào)傳輸方式,具有抗干擾和較長的傳輸特性。因此,各大顯示模塊廠家大都以此來實(shí)現(xiàn)模塊和外部電路的連接。但各個(gè)廠家的信號(hào)順序定義不一致,這就給電視機(jī)整機(jī)生產(chǎn)廠家和外部電路開發(fā)商帶來了需兼容多模塊顯示的難題。
發(fā)明內(nèi)容
本發(fā)明的目的,就在于克服上述缺點(diǎn)和不足,提供一種使用MAP網(wǎng)絡(luò)實(shí)現(xiàn)多種顯示模塊兼容的電路。它在電路設(shè)計(jì)中采用MAP網(wǎng)絡(luò)架構(gòu),使各組數(shù)位圖象信號(hào)通過不同的網(wǎng)絡(luò)連接到LVDS信號(hào)編碼器中,再通過LVDS編碼器統(tǒng)一編碼為各種模塊所需的LVDS信號(hào)格式,通過LVDS連接線連接到各種顯示模塊上,實(shí)現(xiàn)了多種顯示模塊的兼容。
本發(fā)明的又一個(gè)目的是減少電路開發(fā)的難度,提高產(chǎn)品開發(fā)的速度和種類。
本發(fā)明的另一個(gè)目的是降低開發(fā)成本,實(shí)現(xiàn)一款設(shè)計(jì)滿足不同顯示模塊的需求,減少各個(gè)模塊的開發(fā)費(fèi)用。
本發(fā)明的再一個(gè)目的是便于部品的存庫管理,同款設(shè)計(jì)可滿足多種需求,從而減少因多種電路開發(fā)所帶來的庫存管理和小批量采購難,實(shí)現(xiàn)同款電路的低價(jià)大批量采購。
為了達(dá)到上述目的,本發(fā)明包括連接圖象處理芯片的MAP網(wǎng)絡(luò)、與MAP網(wǎng)絡(luò)連接的LVDS編碼芯片、與LVDS編碼芯片連接的LVDS輸出連接器,LVDS輸出連接器再與顯示模塊的解碼芯片連接。
MAP網(wǎng)絡(luò)由串聯(lián)在數(shù)位圖象連接線中的電阻或排阻構(gòu)成。MAP網(wǎng)絡(luò)的單色圖象數(shù)位為10bit或8bit時(shí),已可滿足一般PDP和LCD電視機(jī)的需要。
MAP網(wǎng)絡(luò)架構(gòu)包括滿足多種圖象顯示模塊要求的數(shù)位圖象連接關(guān)系,這種連接關(guān)系可以通過改變串接在連接線中的器件如電阻,排阻來改變從而滿足每個(gè)模塊的要求。
LVDS編碼芯片以THINE公司的THC63LVD103為主處理芯片。LVDS編碼芯片一般為不可控制芯片,具有固定的編碼方式。在此發(fā)明中,我們可以選用多bit位的編碼芯片,從而滿足高性能設(shè)備的要求。當(dāng)然,為了滿足成本需求,也可選用低bit位的編碼芯片。另外,此編碼芯片的選擇要滿足顯示模塊端解碼芯片的要求。
LVDS輸出連接器是連接外部電路和顯示模塊的重要器件,此連接器管腳的定義要能滿足后端多數(shù)顯示模塊的要求。如果后端接口定義太多,可通過修改連接線或者增加LVDS輸出連接器的方法解決。
本發(fā)明的任務(wù)就是這樣完成的。
本發(fā)明實(shí)現(xiàn)了多種顯示模塊的兼容,提高了產(chǎn)品開發(fā)的效率,降低了開發(fā)費(fèi)用和生產(chǎn)成本,減少了相應(yīng)部件的庫存,簡(jiǎn)化了生產(chǎn)工藝。它可廣泛應(yīng)用于各種PDP和LCD電視機(jī)中。
圖1.1為本發(fā)明8bit的MAP網(wǎng)絡(luò)的結(jié)構(gòu)圖。
圖1.2為10bit的MAP網(wǎng)絡(luò)的結(jié)構(gòu)圖。
圖2為10bit的LVDS編碼芯片的電路圖。
圖3為LVDS連接器的原理圖。
具體實(shí)施例方式
實(shí)施例1。一種使用MAP網(wǎng)絡(luò)實(shí)現(xiàn)多種顯示模塊兼容的電路,如圖1.2~圖3所示。它包括連接圖象處理芯片的MAP網(wǎng)絡(luò)、與MAP網(wǎng)絡(luò)連接的LVDS編碼芯片、與LVDS編碼芯片連接的LVDS輸出連接器,LVDS輸出連接器再與顯示模塊的解碼芯片連接。
MAP網(wǎng)絡(luò)由串聯(lián)在連接線中的排阻構(gòu)成,其數(shù)位為10bit。它可與部分10bit顯示模塊生產(chǎn)廠家的模塊配套,用于生產(chǎn)PDP和LCD電視機(jī)的需要。也就是說,安裝圖1.2中的元件時(shí),LVDS編碼芯片可將10bit的數(shù)位圖象信號(hào)編碼為LVDS信號(hào)滿足10bit模塊的需求。
圖2是LVDS編碼電路,以一個(gè)10bit的編碼芯片為核心。10bit的LVDS編碼芯片以THINE公司的THC63LVD103為主處理芯片,通過對(duì)輸入管腳的信號(hào)的調(diào)整,使THC63LVD103輸出的LVDS信號(hào)滿足模塊LVDS解碼器的要求。使用10bit的LVDS編碼芯片同時(shí)滿足10bit和8bit模塊的要求,可通過編碼器信號(hào)輸入端只輸入8bit模塊所需的數(shù)位圖象信號(hào)或者在LVDS信號(hào)的輸出端只連接高bit位數(shù)據(jù),省掉表示低bit位的數(shù)據(jù)連線。
實(shí)施例2。一種使用MAP網(wǎng)絡(luò)實(shí)現(xiàn)多種顯示模塊兼容的電路,如圖1.1、圖2和圖3所示。它包括連接圖象處理芯片的MAP網(wǎng)絡(luò)、與MAP網(wǎng)絡(luò)連接的LVDS編碼芯片、與LVDS編碼芯片連接的LVDS輸出連接器,LVDS輸出連接器再與顯示模塊的解碼芯片連接。
MAP網(wǎng)絡(luò)由串聯(lián)在連接線中的排阻構(gòu)成,其數(shù)位為8bit。安裝圖1.1中的元件時(shí),LVDS編碼芯片可將8bit的數(shù)位圖象信號(hào)編碼為LVDS信號(hào)滿足8bit顯示模塊的需求。
其余同實(shí)施例1。
實(shí)施例1和2實(shí)現(xiàn)了多種顯示模塊的兼容,提高了產(chǎn)品開發(fā)的效率,降低了開發(fā)費(fèi)用和生產(chǎn)成本,減少了相應(yīng)部件的庫存,簡(jiǎn)化了生產(chǎn)工藝。它可廣泛應(yīng)用于各種PDP和LCD電視機(jī)中。
權(quán)利要求
1.一種使用MAP網(wǎng)絡(luò)實(shí)現(xiàn)多種顯示模塊兼容的電路,其特征在于它包括連接圖象處理芯片的MAP網(wǎng)絡(luò)、與MAP網(wǎng)絡(luò)連接的LVDS編碼芯片、與LVDS編碼芯片連接的LVDS輸出連接器,LVDS輸出連接器再與顯示模塊的解碼芯片連接。
2.按照權(quán)利要求1所述的使用MAP網(wǎng)絡(luò)實(shí)現(xiàn)多種顯示模塊兼容的電路,其特征在于所說的MAP網(wǎng)絡(luò)由串聯(lián)在數(shù)位圖象連接線中的電阻或排阻構(gòu)成。
3.按照權(quán)利要求2所述的使用MAP網(wǎng)絡(luò)實(shí)現(xiàn)多種顯示模塊兼容的電路,其特征在于所說的MAP網(wǎng)絡(luò)的數(shù)位為10bit或8bit。
4.按照權(quán)利要求1或2所述的使用MAP網(wǎng)絡(luò)實(shí)現(xiàn)多種顯示模塊兼容的電路,其特征在于所說的LVDS編碼芯片以THINE公司的THC63LVD103為主處理芯片。
5.按照權(quán)利要求3所述的使用MAP網(wǎng)絡(luò)實(shí)現(xiàn)多種顯示模塊兼容的電路,其特征在于所說的LVDS編碼芯片以THINE公司的THC63LVD103為主處理芯片。
全文摘要
一種使用MAP網(wǎng)絡(luò)實(shí)現(xiàn)多種顯示模塊兼容的電路,屬于電視機(jī)技術(shù)。它包括連接在視放電路上的MAP網(wǎng)絡(luò)、與MAP網(wǎng)絡(luò)連接的LVDS編碼芯片、與LVDS編碼芯片連接的LVDS輸出連接器,LVDS輸出連接器再與顯示模塊的解碼芯片連接。MAP網(wǎng)絡(luò)由數(shù)位串聯(lián)在連接線中的電阻或排阻構(gòu)成。常用的MAP網(wǎng)絡(luò)的數(shù)位為10bit或8bit。LVDS編碼芯片以THINE公司的THC63LVD103為主處理芯片。它實(shí)現(xiàn)了多種顯示模塊的兼容,提高了產(chǎn)品開發(fā)的效率,降低了開發(fā)費(fèi)用和生產(chǎn)成本,減少了相應(yīng)部件的庫存,簡(jiǎn)化了生產(chǎn)工藝??蓮V泛應(yīng)用于各種PDP和LCD電視機(jī)中。
文檔編號(hào)H04N5/44GK1700750SQ20051004377
公開日2005年11月23日 申請(qǐng)日期2005年6月9日 優(yōu)先權(quán)日2005年6月9日
發(fā)明者張健春, 劉寶平 申請(qǐng)人:海信集團(tuán)有限公司, 青島海信電器股份有限公司