用于邏輯信號(hào)傳輸?shù)难b置的制造方法【專利摘要】本發(fā)明公開一用于邏輯信號(hào)傳輸?shù)难b置,其包含:一驅(qū)動(dòng)電路,用來接收一邏輯信號(hào),以及用來驅(qū)動(dòng)一來源電壓至一第一電路節(jié)點(diǎn);一邊緣檢測(cè)電路,用來接收該邏輯信號(hào),以及用來輸出一脈沖邊緣信號(hào);一電荷泵電路,用來接收該脈沖邊緣信號(hào),以及用來輸出一脈沖電荷泵電流至該第一電路節(jié)點(diǎn);一負(fù)載電路,用來于一第二電路節(jié)點(diǎn)接收一負(fù)載電壓;以及一傳輸線,用來耦接該第一電路節(jié)點(diǎn)與該第二電路節(jié)點(diǎn)?!緦@f明】用于邏輯信號(hào)傳輸?shù)难b置
技術(shù)領(lǐng)域:
[0001]本發(fā)明涉及邏輯信號(hào)的傳輸。【
背景技術(shù):
】[0002]本
技術(shù)領(lǐng)域:
技術(shù)人員能夠了解本【
發(fā)明內(nèi)容】中微電子領(lǐng)域的用語與基本概念,所述用語與基本概念像是電壓、電流、信號(hào)、負(fù)載、邏輯信號(hào)、反相器、電路節(jié)點(diǎn)、傳輸線、特性阻抗、輸入阻抗、輸出阻抗、電流源、電流槽、開關(guān)、寄生電容、邏輯與門(ANDgate)、邏輯或非門(NORgate)、多工器、充電栗等等。諸如此類的用語與基本概念對(duì)本領(lǐng)域技術(shù)人員而言是顯而易知的,因此相關(guān)細(xì)節(jié)在此將不予贅述。[0003]圖1顯不一邏輯信號(hào)傳輸裝置100的一不意圖。所述裝置100包含:一驅(qū)動(dòng)電路110,其包含一反相器111用來接收一邏輯信號(hào)D以及用來輸出一來源電壓Vs至一第一電路節(jié)點(diǎn)121;-負(fù)載130,其包含一電阻131用來從一第二電路節(jié)點(diǎn)122接收一負(fù)載電壓\;以及一特性阻抗為Z。的傳輸線120,用來提供該第一電路節(jié)點(diǎn)121與該第二電路節(jié)點(diǎn)122之間的耦接。所述邏輯信號(hào)D是由驅(qū)動(dòng)電路110傳輸,經(jīng)由傳輸線120到達(dá)負(fù)載130,藉此該負(fù)載電壓\可代表該邏輯信號(hào)D的一反相信號(hào)。為確保信號(hào)傳輸?shù)钠焚|(zhì)良好,驅(qū)動(dòng)電路110的輸出阻抗(于圖1中標(biāo)示為&)必須與特性阻抗Z。匹配良好。于實(shí)務(wù)上,在傳輸路徑上總是會(huì)有一些寄生電容(未顯示于圖1,但對(duì)本領(lǐng)域技術(shù)人員而言顯而易知),該些寄生電容會(huì)拖慢該邏輯信號(hào)D的傳輸,且會(huì)惡化該負(fù)載電壓\的信號(hào)完整度。[0004]后續(xù)公開的方法與裝置是通過減輕不想要的寄生電容所引起的信號(hào)完整度的惡化,以改善邏輯信號(hào)傳輸?!?br/>發(fā)明內(nèi)容】[0005]本發(fā)明的一目的在于改善邏輯信號(hào)傳輸,是通過檢測(cè)一邏輯轉(zhuǎn)換(logictransition)以及促進(jìn)該邏輯轉(zhuǎn)換來實(shí)現(xiàn)。[0006]本發(fā)明的一目的在于改善一邏輯信號(hào)傳輸裝置的效能,是在檢測(cè)到一邏輯轉(zhuǎn)換時(shí)有條件地注入一脈沖電流至該邏輯信號(hào)傳輸裝置來實(shí)現(xiàn)。[0007]本發(fā)明的一目的在于改善一邏輯信號(hào)傳輸裝置的效能,是在檢測(cè)到一邏輯轉(zhuǎn)換時(shí)有條件地注入一脈沖電流至該邏輯信號(hào)傳輸裝置來實(shí)現(xiàn),藉此克服由不想要的寄生電容所引起的邏輯信號(hào)傳輸?shù)臏p慢。[0008]本發(fā)明的一目的在于改善一邏輯信號(hào)傳輸裝置的效能,是在檢測(cè)到一邏輯轉(zhuǎn)換時(shí)有條件地注入一寬度與高度皆可編程(progra_able)的脈沖電流至該邏輯信號(hào)傳輸裝置來實(shí)現(xiàn),藉此克服由不想要的寄生電容所引起的邏輯信號(hào)傳輸?shù)臏p慢。[0009]于一實(shí)施例中,本發(fā)明的一用于邏輯信號(hào)傳輸?shù)难b置包含:一驅(qū)動(dòng)電路,用來接收一邏輯信號(hào),以及用來驅(qū)動(dòng)一來源電壓至一第一電路節(jié)點(diǎn);一邊緣檢測(cè)電路,用來接收該邏輯信號(hào),以及用來輸出一脈沖邊緣信號(hào);一電荷栗電路,用來接收該脈沖邊緣信號(hào),以及用來輸出一脈沖電荷栗電流至該第一電路節(jié)點(diǎn);一負(fù)載電路,用來于一第二電路節(jié)點(diǎn)接收一負(fù)載電壓;以及一傳輸線,用來耦接該第一電路節(jié)點(diǎn)與該第二電路節(jié)點(diǎn)。于一實(shí)施例中,該脈沖邊緣信號(hào)的一寬度是該邏輯信號(hào)的一單位間隔的一部分。于一實(shí)施例中,該脈沖邊緣信號(hào)的一寬度可被調(diào)整以及是由一寬度控制信號(hào)來調(diào)整。于一實(shí)施例中,該脈沖邊緣信號(hào)的寬度是依據(jù)該邏輯信號(hào)的一數(shù)據(jù)率而被調(diào)整。于一實(shí)施例中,該邊緣檢測(cè)電路包含一可編程延遲反相器,該反相器的延遲是由該寬度控制信號(hào)來決定。于一實(shí)施例中,該脈沖邊緣信號(hào)的寬度被調(diào)整以反比于該邏輯信號(hào)的數(shù)據(jù)率。于一實(shí)施例中,該脈沖電荷栗電流的一高度可被調(diào)整且是由一高度控制信號(hào)來調(diào)整。于一實(shí)施例中,該脈沖電荷栗電流的該高度是依據(jù)該裝置的一等效寄生電容值以及該邏輯信號(hào)的一數(shù)據(jù)率而由該高度控制信號(hào)所調(diào)整。于一實(shí)施例中,該脈沖電荷栗電流的該高度被調(diào)整,藉此該脈沖電荷栗的高度除以該裝置的該等效寄生電容值能追循該邏輯信號(hào)的該數(shù)據(jù)率。于一實(shí)施例中,該脈沖邊緣信號(hào)包含一第一脈沖邏輯信號(hào)與一第二脈沖邏輯信號(hào),該第一脈沖邏輯信號(hào)是因應(yīng)該邏輯信號(hào)的一第一轉(zhuǎn)變,該第二脈沖邏輯信號(hào)是因應(yīng)該邏輯信號(hào)的一第二轉(zhuǎn)變。于一實(shí)施例中,該電荷栗電路包含一第一電荷栗電路由該第一脈沖邏輯信號(hào)所控制,以及包含一第二電荷栗電路由該第二脈沖邏輯信號(hào)所控制。[0010]于一實(shí)施例中,本發(fā)明的一用于邏輯信號(hào)傳輸?shù)姆椒ò航邮找贿壿嬓盘?hào);利用一驅(qū)動(dòng)電路以于一第一電路節(jié)點(diǎn)驅(qū)動(dòng)一來源電壓;通過檢測(cè)該邏輯信號(hào)的一轉(zhuǎn)變以產(chǎn)生一脈沖邊緣信號(hào);利用一電荷栗電路以將該脈沖邊緣信號(hào)轉(zhuǎn)換成一脈沖電荷栗電流;將該脈沖電荷栗電流注入該第一電路節(jié)點(diǎn);經(jīng)由一傳輸線將該來源電壓傳輸至一第二電路節(jié)點(diǎn);以及通過一負(fù)載以終止該第二電路節(jié)點(diǎn)。于一實(shí)施例中,該方法進(jìn)一步包含:通過一寬度控制信號(hào)使得該脈沖邊緣信號(hào)的寬度可調(diào)整。于一實(shí)施例中,該方法進(jìn)一步包含:使用一可編程延遲反相器來調(diào)整該脈沖邊緣信號(hào)的寬度,其中該可編程延遲反相器的延遲是由該寬度控制信號(hào)來決定。于一實(shí)施例中,該脈沖邊緣信號(hào)的寬度是該邏輯信號(hào)的一單位間隔的一部分。于一實(shí)施例中,該脈沖邊緣信號(hào)的寬度被調(diào)整以反比于該邏輯信號(hào)的數(shù)據(jù)率。于一實(shí)施例中,該脈沖電荷栗電流的一高度可被調(diào)整且是由一高度控制信號(hào)來調(diào)整。于一實(shí)施例中,該脈沖電荷栗電流的該高度是依據(jù)前述裝置的一等效寄生電容值以及該邏輯信號(hào)的一數(shù)據(jù)率而由該高度控制信號(hào)所調(diào)整。于一實(shí)施例中,該脈沖電荷栗電流的該高度被調(diào)整,藉此該脈沖電荷栗的高度除以該等效寄生電容值能追循該邏輯信號(hào)的該數(shù)據(jù)率。于一實(shí)施例中,該脈沖邊緣信號(hào)包含一第一脈沖邏輯信號(hào)與一第二脈沖邏輯信號(hào),該第一脈沖邏輯信號(hào)是因應(yīng)該邏輯信號(hào)的一第一轉(zhuǎn)變,該第二脈沖邏輯信號(hào)是因應(yīng)該邏輯信號(hào)的一第二轉(zhuǎn)變。于一實(shí)施例中,該電荷栗電路包含一第一電荷栗電路由該第一脈沖邏輯信號(hào)所控制,以及包含一第二電荷栗電路由該第二脈沖邏輯信號(hào)所控制。【附圖說明】[0011]圖1顯示一現(xiàn)有的邏輯信號(hào)傳輸裝置的示意圖。[0012]圖2A顯示依據(jù)本發(fā)明的一實(shí)施例的一邏輯信號(hào)傳輸裝置的示意圖。[0013]圖2B顯不圖2A的邏輯信號(hào)傳輸裝置的一時(shí)序圖的范例。[0014]圖3A顯示適用于圖2A的邏輯信號(hào)傳輸裝置的一邊緣檢測(cè)電路的示意圖。[0015]圖3B顯示圖3A的邊緣檢測(cè)電路的一時(shí)序圖的范例。[0016]圖3C顯示適用于圖3A的邊緣檢測(cè)電路的一可編程延遲反相器的示意圖。[0017]圖4顯示適用于圖2A的邏輯信號(hào)傳輸裝置的一電荷栗電路的示意圖[0018]附圖標(biāo)記說明:[0019]100邏輯信號(hào)傳輸裝置[0020]110驅(qū)動(dòng)電路[0021]111反相器[0022]120傳輸線[0023]121第一電路節(jié)點(diǎn)[0024]122第二電路節(jié)點(diǎn)[0025]130負(fù)載[0026]131電阻[0027]D邏輯信號(hào)[0028]Vs來源電壓[0029]VL負(fù)載電壓[0030]Zs輸出阻抗[0031]Z。特性阻抗[0032]輸入阻抗[0033]200邏輯信號(hào)傳輸裝置[0034]210驅(qū)動(dòng)器[0035]211反相器[0036]220傳輸線[0037]221第一電路節(jié)點(diǎn)[0038]222第二電路節(jié)點(diǎn)[0039]230負(fù)載[0040]231電阻[0041]240邊緣檢測(cè)電路[0042]250電荷栗電路[0043]255、CP寄生電容[0044]WC寬度控制信號(hào)[0045]HC高度控制信號(hào)[0046]E邊緣信號(hào)[0047]電荷栗電流[0048]261時(shí)間點(diǎn)[0049]262脈沖[0050]263時(shí)間點(diǎn)[0051]264脈沖[0052]265~266負(fù)脈沖[0053]267~268正脈沖[0054]UP邏輯信號(hào)[0055]DN邏輯信號(hào)[0056]WUP期間、寬度[0057]WDN期間、寬度[0058]IUP電平、高度[0059]IDN電平、高度[0060]300邊緣檢測(cè)電路[0061]310第一可編程延遲反相器[0062]320第二可編程延遲反相器[0063]330或非門[0064]340與門[0065]D1第一延遲信號(hào)[0066]D2第二延遲信號(hào)[0067]WC1正脈沖寬度控制信號(hào)[0068]WC2負(fù)脈沖寬度控制信號(hào)[0069]350可編程延遲反相器[0070]351~355反相器[0071]356多工器[0072]361上升緣[0073]362脈沖[0074]363下降緣[0075]364脈沖[0076]DX0~DX2中間信號(hào)[0077]DX多工信號(hào)[0078]WCX控制信號(hào)[0079]400電荷栗電路[0080]401可編程電流源[0081]402第一開關(guān)[0082]403第二開關(guān)[0083]404可編程電流槽[0084]IC1第一電流控制信號(hào)[0085]IC2第二電流控制信號(hào)[0086]VDD電源供應(yīng)節(jié)點(diǎn)[0087]VSS接地節(jié)點(diǎn)[0088]IUP電流[0089]IDN電流【具體實(shí)施方式】[0090]本發(fā)明涉及邏輯信號(hào)的傳輸。盡管本說明書提及數(shù)個(gè)本發(fā)明的實(shí)施范例,其涉及本發(fā)明實(shí)施時(shí)的較佳樣態(tài),然而本發(fā)明可通過許多方式來實(shí)現(xiàn),亦即本發(fā)明并不受限于后述的特定實(shí)施范例或特定方式,其中該特定實(shí)施范例或方式載有被實(shí)施的技術(shù)特征。此外,已知的細(xì)節(jié)不會(huì)被顯示或說明,藉此避免妨礙本發(fā)明的特征的呈現(xiàn)。[0091]依據(jù)本發(fā)明的一實(shí)施例,圖2A顯示一邏輯信號(hào)傳輸裝置200的示意圖。所述邏輯信號(hào)傳輸裝置200包含:一驅(qū)動(dòng)器210,包含一反相器211,用來接收一邏輯信號(hào)D以及于一第一電路節(jié)點(diǎn)221驅(qū)動(dòng)一來源電壓Vs;-負(fù)載230,包含一電阻231,用來于一第二電路節(jié)點(diǎn)222接收一負(fù)載電壓一特性阻抗為Z。的傳輸線,用來提供該第一電路節(jié)點(diǎn)221與該第二電路節(jié)點(diǎn)222之間的耦接;一邊緣檢測(cè)電路240,用來接收該邏輯信號(hào)D以及依據(jù)一寬度控制信號(hào)WC輸出一邊緣信號(hào)E;以及一電荷栗電路250,用來接收該邊緣信號(hào)E以及依據(jù)一高度控制信號(hào)HC輸出一電荷栗電流IeP至該第一電路節(jié)點(diǎn)221。經(jīng)由傳輸線220,所述邏輯信號(hào)D由驅(qū)動(dòng)器210傳輸至負(fù)載230,藉此該負(fù)載電壓\可確實(shí)代表該邏輯信號(hào)D的一反相信號(hào)。為確保該邏輯信號(hào)D的傳輸?shù)钠焚|(zhì)良好,驅(qū)動(dòng)器210的輸出阻抗Zs與負(fù)載230的輸入阻抗ZJI大概地匹配傳輸線220的特性阻抗Z。。當(dāng)該邏輯信號(hào)D產(chǎn)生一低至高(或高至低)的轉(zhuǎn)變(transition),前述來源電壓Vs會(huì)產(chǎn)生一高至低(或低至高)的轉(zhuǎn)變。然而,所述來源電壓%的高至低(或低至高)的轉(zhuǎn)變會(huì)被傳輸路徑上的各種寄生電容所阻礙,其中該些寄生電容的復(fù)合效應(yīng)可通過位于第一電路節(jié)點(diǎn)221的等效寄生電容CP來表示。為克服該等效電容CP所引起的阻礙,前述電荷栗電容IeP被產(chǎn)生以及注入該第一電路節(jié)點(diǎn)221,藉此促進(jìn)該電壓轉(zhuǎn)變。[0092]于一實(shí)施例中,前述邊緣信號(hào)E是由二邏輯信號(hào)UP與UN來實(shí)現(xiàn),其關(guān)系如底下表1的真值表所示。[0093]表1[0094][0095]圖2B繪示了圖2A的邏輯信號(hào)傳輸裝置200的一時(shí)序圖的范例。該邏輯信號(hào)D包含二個(gè)狀態(tài):低與高(低電平狀態(tài)與高電平狀態(tài))。該邊緣信號(hào)E是一單穩(wěn)態(tài)(mono-stable)三元信號(hào),其本質(zhì)上即為脈沖性的信號(hào)且包含三個(gè)狀態(tài):1、〇、_1(電平狀態(tài)1、電平狀態(tài)〇與電平狀態(tài)-1)。上述電平狀態(tài)〇是唯一穩(wěn)定的狀態(tài),而電平狀態(tài)1與-1皆為不穩(wěn)定(亦即短暫的)狀態(tài)。根據(jù)該邏輯信號(hào)D的一低至高轉(zhuǎn)變的到來,該邊緣信號(hào)E進(jìn)入該電平狀態(tài)-1、保持于該狀態(tài)達(dá)一期間WDN、然后回到該電平狀態(tài)0。根據(jù)該邏輯信號(hào)D的一高至低轉(zhuǎn)變的到來,該邊緣信號(hào)E進(jìn)入該電平狀態(tài)1、保持于該狀態(tài)達(dá)一期間WUP、然后回到該電平狀態(tài)0。該電荷栗電流1為一三階電流模式信號(hào),包含三個(gè)電平IUP、0、-IDN分別代表該邊緣信號(hào)E的三個(gè)狀態(tài)1、0、-1。如圖2B所示,于時(shí)間點(diǎn)261,該邏輯信號(hào)D歷經(jīng)一低至高的轉(zhuǎn)變,因此,該邊緣信號(hào)E暫時(shí)地進(jìn)入電平狀態(tài)-1達(dá)前述期間WDN(如負(fù)脈沖265所示,其通過信號(hào)DN的脈沖262所實(shí)現(xiàn),該脈沖262的寬度為WDN),導(dǎo)致該電荷栗電流IeP的一負(fù)脈沖266具有一寬度WDN與一高度IDN。于時(shí)間點(diǎn)263,該邏輯信號(hào)D歷經(jīng)一高至低的轉(zhuǎn)變,因此,該邊緣信號(hào)E暫時(shí)地進(jìn)入電平狀態(tài)1達(dá)前述期間WUP(如正脈沖267所示,其通過信號(hào)UP的脈沖264所實(shí)現(xiàn),該脈沖264的寬度為WUP),導(dǎo)致該電流模式信號(hào)IeP的一正脈沖268具有一寬度WUP與一高度IUP。當(dāng)該電荷栗信號(hào)1為-IDN,前述電荷栗電路250從該第一電路節(jié)點(diǎn)221汲取電流,使得該來源電壓%較容易實(shí)現(xiàn)所需的高至低轉(zhuǎn)變(如圖2A所示)。當(dāng)該電荷栗電流'為IUP,電荷栗電路250注入電流至該第一電路節(jié)點(diǎn)221,使得該來源電壓Vs較容易實(shí)現(xiàn)所需的低至高轉(zhuǎn)變(同如圖2A所示)。因此,該電荷栗電流ICP可減輕寄生電容所引起的信號(hào)完整度的惡化。[0096]于一實(shí)施例中,圖2A的寬度控制信號(hào)WC包含一正脈沖寬度控制信號(hào)WC1(亦即UP)以及一負(fù)脈沖寬度控制信號(hào)WC2(亦即DN)。于一實(shí)施例中,圖3A顯示一邊緣檢測(cè)電路300的示意圖,該邊緣檢測(cè)電路300適合用來實(shí)現(xiàn)圖2A的邊緣檢測(cè)電路240。邊緣檢測(cè)電路300包含:一第一可編程延遲反相器310,用來接收該邏輯信號(hào)D以及依據(jù)該正脈沖寬度控制信號(hào)WC1輸出一第一延遲信號(hào)D1;-第二可編程延遲反相器320,用來接收該邏輯信號(hào)D以及依據(jù)該負(fù)脈沖寬度控制信號(hào)WC2輸出一第二延遲信號(hào)D2;-或非門(N0Rgate)330,用來接收該邏輯信號(hào)D與該第一延遲信號(hào)D1,并用來輸出該UP信號(hào);以及一與門(ANDgate)340,用來接收該邏輯信號(hào)D以及該第二延遲信號(hào)D2,并用來輸出該DN信號(hào)。圖3B顯示圖3A的邊緣檢測(cè)電路300的一時(shí)序圖的范例。所述第一可編程延遲反相器310的電路延遲可造成該邏輯信號(hào)D與該第一延遲信號(hào)D1之間的一時(shí)間延遲WUP,其中WUP是由該正脈沖寬度控制信號(hào)WC1(即UP)所控制。所述第二可編程延遲反相器320的電路延遲可造成該邏輯信號(hào)D與該第二延遲信號(hào)D2之間的一時(shí)間延遲WDN,其中WDN是由該負(fù)脈沖寬度控制信號(hào)WC2(即DN)所控制。通過圖3A的與門340的邏輯操作,該邏輯信號(hào)D的一低至高轉(zhuǎn)變可引起寬度為WDN的該DN信號(hào)的脈沖(如圖3B的上升緣361與脈沖362所示)。通過圖3A的或非門330的邏輯操作,該邏輯信號(hào)D的一高至低轉(zhuǎn)變可引起寬度為WUP的該UP信號(hào)的脈沖(如圖3B的下降緣363與脈沖364所示)。[0097]于一實(shí)施例中,圖3C繪示一可編程延遲反相器350的示意圖,該反相器350適合用來實(shí)現(xiàn)圖3A的可編程延遲反相器310與320。依據(jù)一非限制性的范例,此處顯示的可編程延遲是一種具有三個(gè)可編程數(shù)值的延遲??删幊萄舆t反相器350包含:串接的反相器351~355用來接收該邏輯數(shù)據(jù)D以及輸出三個(gè)中間信號(hào)DXO、DX1與DX2;以及一多工器356,用來接收該三個(gè)中間信號(hào)DX0、DX1與DX2以及依據(jù)一控制信號(hào)WCX來輸出一多工信號(hào)DX,該多工信號(hào)DX具有三個(gè)可能的數(shù)值0、1、2分別用來選擇信號(hào)DX0、DX1與DX2。當(dāng)該可編程延遲反相器350用來實(shí)現(xiàn)圖3A的第一可編程延遲反相器310時(shí),該控制信號(hào)WCX是前述正脈沖寬度控制信號(hào)WC1,從而該多工信號(hào)DX是前述第一延遲信號(hào)D1;當(dāng)該可編程延遲反相器350用來實(shí)現(xiàn)圖3A的第二可編程延遲反相器320時(shí),該控制信號(hào)WCX是前述負(fù)脈沖寬度控制信號(hào)WC2,從而該多工信號(hào)DX是前述第二延遲信號(hào)D2。于上述任一個(gè)例子中,該控制信號(hào)WCX的值不同會(huì)導(dǎo)致所選擇的從該邏輯信號(hào)D至該多工信號(hào)DX的路徑不同,從而導(dǎo)致不同的電路延遲。該可編程延遲反相器350因此實(shí)現(xiàn)了一具有可編程延遲的反相器功能,其中該可編程延遲是由該正脈沖寬度控制信號(hào)WC1或該負(fù)脈沖寬度控制信號(hào)WC2所控制。[0098]于一實(shí)施例中,前述UP信號(hào)的脈沖寬度(即WUP)相同于前述DN信號(hào)的脈沖寬度(即WDN),此點(diǎn)在應(yīng)用上可能相當(dāng)實(shí)用,因?yàn)閳D2A所示的驅(qū)動(dòng)電路210會(huì)具有對(duì)稱的特性,尤其是考慮到該驅(qū)動(dòng)電路210在低至高轉(zhuǎn)變與高至低轉(zhuǎn)變方面的驅(qū)動(dòng)能力。于另一實(shí)施例中,該UP信號(hào)的脈沖寬度(即WUP)大于該DN信號(hào)的脈沖寬度(即WDN),此點(diǎn)在應(yīng)用上同樣可能相當(dāng)實(shí)用,因?yàn)閳D2A所示的驅(qū)動(dòng)電路210會(huì)具有不對(duì)稱的特性,其中該驅(qū)動(dòng)電路210在低至高轉(zhuǎn)變方面的驅(qū)動(dòng)能力會(huì)弱于在高至低轉(zhuǎn)變方面的驅(qū)動(dòng)能力。于又一實(shí)施例中,該UP信號(hào)的脈沖寬度(即WUP)小于前述DN信號(hào)的脈沖寬度(即WDN),此點(diǎn)在應(yīng)用上也可能相當(dāng)實(shí)用,因?yàn)閳D2A所示的驅(qū)動(dòng)電路210會(huì)具有不對(duì)稱的特性,其中該驅(qū)動(dòng)電路210在低至高轉(zhuǎn)變方面的驅(qū)動(dòng)能力會(huì)強(qiáng)于在高至低轉(zhuǎn)變方面的驅(qū)動(dòng)能力。[0099]于一實(shí)施例中,前述邊緣信號(hào)E的脈沖寬度,無論是WUP或WDN,是該邏輯信號(hào)D的一單位間隔(unitinterval)的一部分(fraction)。舉例而言,該邏輯信號(hào)D的一數(shù)據(jù)率為每秒十億比特(lGb/s),該邏輯信號(hào)D的一單位間隔為一奈秒(1ns),因此該邊緣信號(hào)E的脈沖為一奈秒的一部分,例如為半奈秒(〇.5ns)。[0100]于一實(shí)施例中,前述電荷栗電流1"的正脈沖的高度(g卩IUP)相同于該電荷栗電流ICP的負(fù)脈沖的高度(即IJ,此點(diǎn)在應(yīng)用上可能相當(dāng)實(shí)用,因?yàn)閳D2A所示的驅(qū)動(dòng)電路210會(huì)具有對(duì)稱的特性,尤其是考慮到該驅(qū)動(dòng)電路210在低至高轉(zhuǎn)變與高至低轉(zhuǎn)變方面的驅(qū)動(dòng)能力。于另一實(shí)施例中,該電荷栗電流IeP的正脈沖高度(即IUP)大于該電荷栗電流ICP的負(fù)脈沖高度(即IJ,此點(diǎn)在應(yīng)用上同樣可能相當(dāng)實(shí)用,因?yàn)閳D2A所示的驅(qū)動(dòng)電路210會(huì)具有不對(duì)稱的特性,其中該驅(qū)動(dòng)電路210在低至高轉(zhuǎn)變方面的驅(qū)動(dòng)能力會(huì)弱于在高至低轉(zhuǎn)變方面的驅(qū)動(dòng)能力。于又一實(shí)施例中,該電荷栗電流的正脈沖高度(即IUP)小于該電荷栗電流ICP的負(fù)脈沖高度(即IJ,此點(diǎn)在應(yīng)用上也可能相當(dāng)實(shí)用,因?yàn)閳D2A所示的驅(qū)動(dòng)電路210會(huì)具有不對(duì)稱的特性,其中該驅(qū)動(dòng)電路210在低至高轉(zhuǎn)變方面的驅(qū)動(dòng)能力會(huì)強(qiáng)于在高至低轉(zhuǎn)變方面的驅(qū)動(dòng)能力。[0101]于一實(shí)施例中,圖4繪示了一電荷栗電路400的示意圖,該電荷栗電路400適合用來實(shí)現(xiàn)圖2A的電荷栗電路250。所述電荷栗電路400包含:一可編程電流源401,用來提供(sourcing)-電流IUP,其大小是由一第一電流控制信號(hào)IC1所控制;一第一開關(guān)402,是由前述UP信號(hào)所控制;一第二開關(guān)403,是由前述DN信號(hào)所控制;以及一可編程電流槽404,用來沉降(sinking)-電流IDN,其大小是由一第二電流控制信號(hào)IC2所控制。此處VDD表示一電源供應(yīng)節(jié)點(diǎn),以及VSS表示一接地節(jié)點(diǎn)。于一實(shí)施例中,圖2A的高度控制信號(hào)HC是由該第一電流控制信號(hào)IC1與該第二電流控制信號(hào)IC2的組合來實(shí)現(xiàn),其中該第一電流控制信號(hào)IC1決定該電流源401的電流IUP,而第二電流控制信號(hào)IC2決定該電流槽404的電流IDN。電荷栗電路(包含圖4所顯示的電荷栗電路400)是本領(lǐng)域所熟知且廣泛使用的技術(shù),因此細(xì)節(jié)在此不予贅述。本領(lǐng)域技術(shù)人員可自由選擇替代實(shí)施例以實(shí)現(xiàn)如圖2B所示的時(shí)序圖所代表的功能,尤其是該電荷栗電流ICP與該UP及DN信號(hào)之間的關(guān)系。此外,于圖2B中,該電荷栗電流1的負(fù)脈沖266與正脈沖268不必然是方波。無論該負(fù)脈沖266與該正脈沖268的實(shí)際波形為何,只要該電荷栗電流ICP在該UP信號(hào)被提出(asserted)時(shí)注入電荷至前述第一電路節(jié)點(diǎn)221,以及在該DN信號(hào)被提出(asserted)時(shí)從該第一電路節(jié)點(diǎn)221汲取電荷,圖2A的電荷栗電路250的功能即視為被滿足。[0102]現(xiàn)在重新參照?qǐng)D2A。于檢測(cè)到該邏輯信號(hào)D的一轉(zhuǎn)變后,該邊緣檢測(cè)電路240令該電荷栗電路250(通過該邊緣信號(hào)240)通過該電荷栗電流。對(duì)位于該第一電路節(jié)點(diǎn)221的等效寄生電容快速充電或放電,藉此促進(jìn)此需要發(fā)生的轉(zhuǎn)變。該來源電壓Vs的信號(hào)完整度以及該負(fù)載電壓\的信號(hào)完整度因而被改善,且較不會(huì)被寄生電容所引起的減速(slowdown)所影響。若該電荷栗電路250是通過圖4的電荷栗電路400來實(shí)現(xiàn),由于該電荷栗電路400通過使用該電流源401與該電流槽404而具有一高輸出阻抗,納入該電荷栗電路250并不會(huì)對(duì)該第一電路節(jié)點(diǎn)221上所需的阻抗匹配造成顯著的影響;但若該電荷栗電路250是通過不具備高輸出阻抗的一替代電荷栗電路來實(shí)現(xiàn),納入該電荷栗電路250可能會(huì)對(duì)該第一電路節(jié)點(diǎn)221上所需的阻抗匹配造成影響,然而該影響僅是在一期間(可能是WDN或WUP)內(nèi)暫時(shí)性且有限的影響。電路設(shè)計(jì)者可依其決斷來選用不具有高輸出阻抗的電荷栗電路,前提是他們認(rèn)為對(duì)該阻抗匹配的暫時(shí)性的影響是可以忍受的。[0103]請(qǐng)注意,該邊緣信號(hào)E與該電荷栗電流IeP本質(zhì)上均為脈沖性的信號(hào),以因應(yīng)該邏輯信號(hào)D的轉(zhuǎn)變,這是因?yàn)樵谠摷纳娙莸挠绊懴略搧碓措妷篤s的信號(hào)完整度的惡化主要發(fā)生在當(dāng)該邏輯信號(hào)D歷經(jīng)轉(zhuǎn)變時(shí),從而需要一額外的驅(qū)動(dòng)力量來對(duì)該寄生電容充電或放電。所述額外驅(qū)動(dòng)力量是由該電荷栗電路250于發(fā)生該邏輯信號(hào)的轉(zhuǎn)變時(shí)以脈沖的方式來提供。通過使得該電荷栗電流'的脈沖寬度與脈沖高度可調(diào)整,根據(jù)該等效寄生電容CP的電容值以及該邏輯信號(hào)D的數(shù)據(jù)率所得到的該脈沖寬度與該脈沖高度的組合能夠?qū)崿F(xiàn)一最佳化的表現(xiàn),該脈沖高度被設(shè)定以正比于該寄生電容CP的電容值以及正比于該邏輯信號(hào)D的數(shù)據(jù)率。通過這樣的安排,該來源電壓^^的回轉(zhuǎn)率(slewrate)得以追循(track)該邏輯信號(hào)D的數(shù)據(jù)率,該回轉(zhuǎn)率大約等于該電荷栗電流。的大小除以該等效電容CP的電容值。于一實(shí)施例中,該脈沖寬度被設(shè)定以反比于該邏輯信號(hào)D的數(shù)據(jù)率。[0104]于一實(shí)施例中,圖2A的邏輯傳輸裝置200是一DDR(雙倍數(shù)據(jù)率同步動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器)PHY(實(shí)體層電路)的一部分,其包含一平行總線(parallelbus)用以同步傳輸多筆邏輯信號(hào)。舉一非限制性的例子而言,所述多筆邏輯信號(hào)中的一第一邏輯信號(hào)的傳輸是由圖2A的邏輯傳輸裝置200所實(shí)施,其中該等效寄生電容CP的電容值為lpF、該邊緣信號(hào)E的脈沖寬度(可以是WUP或WJ是200ps(或400ps)、以及該電荷栗電流ICP的脈沖高度(可以是^或IJ是2mA(或1mA),此時(shí)該平行總線的數(shù)據(jù)率為2000Mb/s(或1000Mb/s);同時(shí)間,所述多筆邏輯信號(hào)中的一第二邏輯信號(hào)的傳輸同樣由圖2A的邏輯傳輸裝置200所實(shí)施,其中該等效寄生電容CP的電容值為2pF、該邊緣信號(hào)E的脈沖寬度(可以是WUP或WDN)是200ps(或400ps)、以及該電荷栗電流ICP的脈沖高度(可以是I『或IJ是4mA(或2mA)。于一替代實(shí)施例中,所述多筆邏輯信號(hào)中的該第二邏輯信號(hào)的傳輸是由圖2A的邏輯傳輸裝置200所實(shí)施,其中該等效寄生電容CP的電容值為2pF、該邊緣信號(hào)E的脈沖寬度(可以是WUP或WJ是400ps(或800ps)、以及該電荷栗電流ICP的脈沖高度(可以是I即或IJ是2mA(或1mA)。換言的,于該平行總線中的每個(gè)邏輯信號(hào)的參數(shù)(例如WUP、WDN、Iur^IDN)可單獨(dú)地被設(shè)定或調(diào)整。[0105]雖然本發(fā)明的實(shí)施例如上所述,然而該些實(shí)施例并非用來限定本發(fā)明,本
技術(shù)領(lǐng)域:
技術(shù)人員可依據(jù)本發(fā)明的明示或隱含的內(nèi)容對(duì)本發(fā)明的技術(shù)特征施以變化,凡此種種變化均可能屬于本發(fā)明所尋求的專利保護(hù)范疇,換言的,本發(fā)明的專利保護(hù)范圍須視本說明書的權(quán)利要求所界定者為準(zhǔn)?!局鳈?quán)項(xiàng)】1.一種用于邏輯信號(hào)傳輸?shù)难b置,包含:一驅(qū)動(dòng)電路,用來接收一邏輯信號(hào),以及用來驅(qū)動(dòng)一來源電壓至一第一電路節(jié)點(diǎn);一邊緣檢測(cè)電路,用來接收該邏輯信號(hào),以及用來輸出一脈沖邊緣信號(hào);一電荷栗電路,用來接收該脈沖邊緣信號(hào),以及用來輸出一脈沖電荷栗電流至該第一電路節(jié)點(diǎn);一負(fù)載電路,用來于一第二電路節(jié)點(diǎn)接收一負(fù)載電壓;以及一傳輸線,用來耦接該第一電路節(jié)點(diǎn)與該第二電路節(jié)點(diǎn)。2.如權(quán)利要求1所述的裝置,其中該脈沖邊緣信號(hào)的一寬度是該邏輯信號(hào)的一單位間隔的一部分,且可被調(diào)整以及是由一寬度控制信號(hào)來調(diào)整。3.如權(quán)利要求2所述的裝置,其中該邊緣檢測(cè)電路包含一可編程延遲反相器,該反相器的延遲是由該寬度控制信號(hào)來決定。4.如權(quán)利要求2所述的裝置,其中該脈沖邊緣信號(hào)的該寬度是依據(jù)該邏輯信號(hào)的一數(shù)據(jù)率而被調(diào)整。5.如權(quán)利要求4所述的裝置,其中該脈沖邊緣信號(hào)的該寬度被調(diào)整以反比于該邏輯信號(hào)的該數(shù)據(jù)率。6.如權(quán)利要求1所述的裝置,其中該脈沖電荷栗電流的一高度可被調(diào)整且是由一高度控制信號(hào)來調(diào)整。7.如權(quán)利要求6所述的裝置,其中該脈沖電荷栗電流的該高度是依據(jù)該裝置的一等效寄生電容值以及該邏輯信號(hào)的一數(shù)據(jù)率而由該高度控制信號(hào)所調(diào)整。8.如權(quán)利要求7所述的裝置,其中該脈沖電荷栗電流的該高度被調(diào)整,藉此該脈沖電荷栗的高度除以該裝置的該等效寄生電容值能追循該邏輯信號(hào)的該數(shù)據(jù)率。9.如權(quán)利要求8所述的裝置,其中該脈沖邊緣信號(hào)包含一第一脈沖邏輯信號(hào)與一第二脈沖邏輯信號(hào),該第一脈沖邏輯信號(hào)是因應(yīng)該邏輯信號(hào)的一第一轉(zhuǎn)變,該第二脈沖邏輯信號(hào)是因應(yīng)該邏輯信號(hào)的一第二轉(zhuǎn)變。10.如權(quán)利要求9所述的裝置,其中該電荷栗電路包含一第一電荷栗電路由該第一脈沖邏輯信號(hào)所控制,以及包含一第二電荷栗電路由該第二脈沖邏輯信號(hào)所控制?!疚臋n編號(hào)】H03K19/0175GK105958992SQ201510749205【公開日】2016年9月21日【申請(qǐng)日】2015年11月6日【發(fā)明人】周格至,林嘉亮【申請(qǐng)人】瑞昱半導(dǎo)體股份有限公司