一種pcb的制作方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及PCB(印制電路板)技術(shù)領(lǐng)域,特別涉及一種PCB。
【背景技術(shù)】
[0002]隨著IC (interchange,集成電路)技術(shù)的高速發(fā)展,作為IC技術(shù)載體的PCB,在進(jìn)行PCB走線設(shè)計(jì)時(shí)需要滿足Intel Spec (因特爾規(guī)格),該Intel Spec規(guī)定一個(gè)時(shí)鐘芯片與一個(gè)負(fù)載相連接。
[0003]為了減少PCB中時(shí)鐘芯片的使用數(shù)量,降低產(chǎn)品開發(fā)成本,如圖1所示,傳統(tǒng)的PCB廠商根據(jù)用戶需求進(jìn)行如下PCB走線的定制化設(shè)計(jì):將一個(gè)單端時(shí)鐘芯片通過分支鏈路連接多個(gè)負(fù)載,其中,每一條分支鏈路連接一個(gè)負(fù)載。
[0004]針對(duì)該P(yáng)CB走線設(shè)計(jì)的一條分支鏈路(以負(fù)載A對(duì)應(yīng)的分支鏈路為例)上的時(shí)鐘信號(hào)仿真如圖2所示,根據(jù)負(fù)載可以確定其信號(hào)仿真中上升沿及下降沿的斜率測(cè)量范圍、上升沿及下降沿的斜率范圍,例如,該斜率測(cè)量范圍可以包括0.8V-2V,斜率范圍可以包括l-4V/ns,即當(dāng)一個(gè)信號(hào)的上升沿所用的時(shí)間和其下降沿所用的時(shí)間范圍均在0.3ns至
1.2ns范圍之內(nèi),上升沿和下降沿所用時(shí)間約占整個(gè)信號(hào)周期的0.05至0.2倍,有效信號(hào)傳輸?shù)臅r(shí)間約為整個(gè)信號(hào)周期的0.8至0.95倍才能完整傳輸信號(hào);根據(jù)圖2可知,在上升沿和下降沿分別對(duì)應(yīng)斜率測(cè)量范圍中均出現(xiàn)波形上下振蕩的非單調(diào)狀態(tài),其波形震蕩的點(diǎn)在斜率測(cè)量范圍0.8V-2V之間,導(dǎo)致其上升沿和下降沿的斜率均超出負(fù)載對(duì)斜率的要求范圍之外,該信號(hào)的上升沿所用時(shí)間為1.33ns,其下降沿所用時(shí)間為4.3ns,約占整個(gè)信號(hào)周期的0.5倍,即有效信號(hào)傳輸?shù)臅r(shí)間只占整個(gè)信號(hào)周期的0.5倍,明顯不能完全傳遞原本需要至少0.8個(gè)信號(hào)周期才能傳遞完成的信號(hào),即該技術(shù)方案中所傳遞的時(shí)鐘信號(hào)的完整性受到破壞。
【發(fā)明內(nèi)容】
[0005]有鑒于此,本發(fā)明提供了一種PCB,可確保時(shí)鐘信號(hào)的完整性。
[0006]本發(fā)明提供了一種PCB,包括:
[0007]—個(gè)時(shí)鐘芯片、多條第一連接線、通過每一條第一連接線與所述時(shí)鐘芯片相連接的多個(gè)負(fù)載、以及在每一條第一連接線上對(duì)地端接入的電阻。
[0008]進(jìn)一步的,
[0009]每一條所述第一連接線在連接所述時(shí)鐘芯片與相對(duì)應(yīng)的負(fù)載時(shí)的長(zhǎng)度值相等。
[0010]進(jìn)一步的,
[0011]所述第一連接線的長(zhǎng)度值取值范圍包括:不大于lOOOOmil。
[0012]進(jìn)一步的,
[0013]所述第一連接線的長(zhǎng)度值包括lOOOOmil。
[0014]進(jìn)一步的,
[0015]每一條所述第一連接線上對(duì)地端接入的電阻與相應(yīng)負(fù)載之間的第二連接線的長(zhǎng)度取值范圍包括:不大于100mil。
[0016]進(jìn)一步的,
[0017]每一條所述第一連接線上對(duì)地端接入的電阻與相應(yīng)負(fù)載之間的第二連接線的長(zhǎng)度值包括:1000miI。
[0018]進(jìn)一步的,
[0019]每一條所述第一連接線上對(duì)地接入的電阻,其阻值根據(jù)對(duì)相應(yīng)負(fù)載進(jìn)行的信號(hào)仿真效果評(píng)估確定,和/或,其阻值根據(jù)對(duì)樣品的debug調(diào)試確定。
[0020]進(jìn)一步的,
[0021]所述電阻的阻值包括550歐。
[0022]進(jìn)一步的,
[0023]每一條所述第一連接線與所述時(shí)鐘芯片的同一個(gè)腳位相連接。
[0024]通過本發(fā)明的技術(shù)方案,在單端時(shí)鐘芯片引出多分支鏈路連接多個(gè)負(fù)載的情況下,在各分支鏈路中對(duì)地接入一個(gè)電阻,以減弱各分支鏈路的阻抗,可使各分支鏈路時(shí)鐘信號(hào)震蕩的點(diǎn)位于時(shí)鐘信號(hào)上升沿和下降沿定義的兩個(gè)有效電平之外,即各分支鏈路的信號(hào)上升沿斜率和下降沿斜率滿足要求,進(jìn)而確保時(shí)鐘信號(hào)的完整性。
【附圖說明】
[0025]為了更清楚地說明本發(fā)明實(shí)施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對(duì)實(shí)施例或現(xiàn)有技術(shù)描述中所需要使用的附圖作簡(jiǎn)單地介紹,顯而易見地,下面描述中的附圖是本發(fā)明的一些實(shí)施例,對(duì)于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動(dòng)的前提下,還可以根據(jù)這些附圖獲得其他的附圖。
[0026]圖1是現(xiàn)有技術(shù)中單端時(shí)鐘信號(hào)連接多負(fù)載的拓?fù)浣Y(jié)構(gòu)圖;
[0027]圖2是對(duì)圖1中負(fù)載A所接收的信號(hào)進(jìn)行仿真驗(yàn)證的波形圖;
[0028]圖3是本發(fā)明一實(shí)施例提供的PCB結(jié)構(gòu)示意圖;
[0029]圖4是對(duì)圖3中負(fù)載A接收到的信號(hào)進(jìn)行仿真驗(yàn)證的波形圖。
【具體實(shí)施方式】
[0030]為使本發(fā)明實(shí)施例的目的、技術(shù)方案和優(yōu)點(diǎn)更加清楚,下面將結(jié)合本發(fā)明實(shí)施例中的附圖,對(duì)本發(fā)明實(shí)施例中的技術(shù)方案進(jìn)行清楚、完整地描述,顯然,所描述的實(shí)施例是本發(fā)明一部分實(shí)施例,而不是全部的實(shí)施例,基于本發(fā)明中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒有做出創(chuàng)造性勞動(dòng)的前提下所獲得的所有其他實(shí)施例,都屬于本發(fā)明保護(hù)的范圍。
[0031]如圖3所示,本發(fā)明實(shí)施例提供了一種PCB,該P(yáng)CB可以包括:
[0032]—個(gè)時(shí)鐘芯片、多條第一連接線、通過每一條第一連接線與時(shí)鐘芯片相連接的多個(gè)負(fù)載、以及在每一條第一連接線上對(duì)地端接入的電阻。
[0033]通過本發(fā)明的技術(shù)方案,在單端時(shí)鐘芯片引出多分支鏈路連接多個(gè)負(fù)載的情況下,在各分支鏈路中對(duì)地接入一個(gè)電阻,以減弱各分支鏈路的阻抗,可使各分支鏈路時(shí)鐘信號(hào)震蕩的點(diǎn)位于時(shí)鐘信號(hào)上升沿和下降沿定義的兩個(gè)有效電平之外,即各分支鏈路的信號(hào)上升沿斜率和下降沿斜率滿足要求,確保時(shí)鐘信號(hào)的完整性。
[0034]如圖3所示,下面以一個(gè)時(shí)鐘芯片通過三條分支鏈路連接三個(gè)負(fù)載為例,該三個(gè)負(fù)載為負(fù)載A、負(fù)載B和負(fù)載C,對(duì)本實(shí)施例中的PCB進(jìn)行說明。
[0035]由于時(shí)鐘信號(hào)在連接線上每經(jīng)過一段距離的傳輸就會(huì)出現(xiàn)一定時(shí)間的延遲,在每一條第一連接線不相等時(shí),可能導(dǎo)致不同的負(fù)載接收到的信號(hào)不同步,如果連接線的距離相差太大,則可能導(dǎo)致較遠(yuǎn)的負(fù)載的反射信號(hào)反射至其它較近的負(fù)載上,增強(qiáng)較近的負(fù)載所接收到的信號(hào)強(qiáng)度,而減弱了較遠(yuǎn)的負(fù)載所接收到的信號(hào)強(qiáng)度,因此,為了確保各分支鏈路上的信號(hào)強(qiáng)度,使整個(gè)鏈路具有正常的功效,在本發(fā)明一個(gè)優(yōu)選實(shí)施例中,每一條第一連接線在連接時(shí)鐘芯片與相對(duì)應(yīng)的負(fù)載時(shí)的長(zhǎng)度值相等。
[0036]需要說明的是,如果不同的負(fù)載并不需要保證其接收到的時(shí)鐘信號(hào)與其他負(fù)載接收到的時(shí)鐘信號(hào)同步,那么,在本實(shí)施例中,可以將每一條第一連接線的長(zhǎng)度設(shè)置為不同,只需每一條第一連接線所對(duì)應(yīng)的鏈路能夠有一定強(qiáng)度的信號(hào)確保其能正常工作即可。
[0037]為了保證各鏈路都能具備其正常的功效,即各負(fù)載都能收到一定強(qiáng)度的信號(hào),在本發(fā)明一個(gè)優(yōu)選實(shí)施例中,第一連接線的長(zhǎng)度值取值范圍可以包括:不大于lOOOOmil。例如,在每一條第一連接線的長(zhǎng)度值相等時(shí),每一條第一連接線的長(zhǎng)度值可以是lOOOOmil,其中,該第一連接線的長(zhǎng)度如圖3所示的b距離;或長(zhǎng)度最長(zhǎng)的一條連接線的長(zhǎng)度