亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

一種光模塊及其信號(hào)輸出端口、信號(hào)輸出端口保護(hù)電路的制作方法_2

文檔序號(hào):8945438閱讀:來(lái)源:國(guó)知局
經(jīng)第一電阻Rl與RX_VCC相連實(shí)現(xiàn)其高電平的輸出),第一晶體管Tl導(dǎo)通,由于Tl的射極接地,此時(shí),所述保護(hù)電路的輸出端輸出低電平。
[0028]不同于光模塊芯片的芯片級(jí)制造工藝,本發(fā)明提供的保護(hù)電路可采用傳統(tǒng)的PCB板結(jié)構(gòu),可有效防止被主機(jī)側(cè)接收端口的上拉電源反方向擊穿。
[0029]實(shí)施例2:如圖3所示,本實(shí)施例提供的OC保護(hù)電路在實(shí)施例1的基礎(chǔ)上還包括, 第二晶體管T2,所述第二晶體管T2的射極接地;所述第二晶體管T2的基極與所述第一晶體管Tl的集極連接;所述第二晶體管T2的集極為所述OC保護(hù)電路的輸出端,所述輸出端與主機(jī)側(cè)的輸入端口連接;
第三電阻R3,設(shè)置在所述上拉電源及第二晶體管T2的基極之間,用于為所述第二晶體管T2的基極提供上拉電壓。
[0030]增加了第二晶體管T2的作用是,使得保護(hù)電路的輸出與光模塊芯片的信號(hào)輸出端口的輸出保持一致;即,當(dāng)光模塊芯片信號(hào)輸出端口的輸出信號(hào)LOS為低電平時(shí),所述第一晶體管Tl截止,所述第二晶體管T2的基極由于與上拉電源RX_VCC通過(guò)第三電阻R3連接,因此,此時(shí)T2的基極接收到高電平,第二晶體管T2導(dǎo)通,同樣由于T2的射極接地,進(jìn)而此時(shí)所述保護(hù)電路的輸出(第二晶體管T2的集極)為低電平,與所述光模塊芯片的信號(hào)輸出端口的輸出一致;同理,當(dāng)光模塊芯片信號(hào)輸出端口的輸出信號(hào)為高電平時(shí)(通過(guò)將光模塊芯片信號(hào)輸出端口經(jīng)第一電阻Rl與RX_VCC相連實(shí)現(xiàn)其高電平的輸出),所述第一晶體管TI導(dǎo)通,由于Tl的射極接地,因此Tl的集極輸出低電平,進(jìn)而第二晶體管T2截止,所述保護(hù)電路的輸出端口(第二晶體管T2的集極)由于與主機(jī)端的上拉電源HOST VCC連接而輸出高電平,從而使得所述保護(hù)電路的最終輸出與所述光模塊芯片信號(hào)輸出端口的輸出信號(hào)保持一致。
[0031]所述第一電阻Rl及第三電阻R3的阻值均為10k,所述第二電阻R2的阻值為lk。
[0032]實(shí)施例3:如圖2所示,本實(shí)施例本發(fā)明同時(shí)提供一種光模塊信號(hào)輸出端口,所述光模塊信號(hào)輸出端口包含光模塊芯片信號(hào)輸出端口,所述光模塊芯片信號(hào)輸出端口外連接有OC保護(hù)電路;所述OC包含電路包括,輸入端,通過(guò)第二電阻R2與第一晶體管Tl的基極連接,用于接收光模塊芯片信號(hào)輸出端口的輸出信號(hào)LOS ;上拉電源,通過(guò)第一電阻Rl與所述輸入端連接,用于為所述第一晶體管Tl的基極提供上拉電壓;第一晶體管Tl,所述第一晶體管Tl的射極接地;所述第一晶體管Tl的集極為所述OC保護(hù)電路的輸出端,所述輸出端與主機(jī)側(cè)的輸入端口連接。
[0033]實(shí)施例4:如圖3所示,所述光模塊信號(hào)輸出端口中所述光模塊芯片信號(hào)輸出端口連接的OC保護(hù)電路在實(shí)施例3的基礎(chǔ)上,還包括,第二晶體管T2,所述第二晶體管T2的射極接地;所述第二晶體管T2的基極與所述第一晶體管Tl的集極連接;所述第二晶體管T2的集極為所述OC保護(hù)電路的輸出端,所述輸出端與主機(jī)側(cè)的輸入端口連接;
第三電阻R3,設(shè)置在所述上拉電源及第二晶體管T2的基極之間,用于為所述第二晶體管T2的基極提供上拉電壓。
[0034]實(shí)施例5:如圖4所示,本實(shí)施例提供一種光模塊信號(hào)輸出端口 OD保護(hù)電路,包括,
輸入端,與第一場(chǎng)效應(yīng)管Ql的柵極連接,用于接收光模塊信號(hào)輸出端口的輸出信號(hào)
LOS ;
上拉電源,通過(guò)第四電阻R4與所述輸入端連接,用于為所述第一場(chǎng)效應(yīng)管Ql的柵極提供上拉電壓;
第一場(chǎng)效應(yīng)管Ql,所述第一場(chǎng)效應(yīng)管Ql的源極接地;所述第一場(chǎng)效應(yīng)管Ql的漏極為所述OD保護(hù)電路的輸出端,所述輸出端與主機(jī)側(cè)的輸入端口連接。
[0035]當(dāng)光模塊芯片信號(hào)輸出端口的輸出信號(hào)為高電平或低電平,當(dāng)其輸出為低電平時(shí),第一場(chǎng)效應(yīng)管Ql截止,此時(shí),由于主機(jī)側(cè)上拉電源HOST VCC的存在,所述保護(hù)電路輸出端(第一場(chǎng)效應(yīng)管Ql的漏極)輸出高電平;而當(dāng)光模塊芯片信號(hào)輸出端口的輸出信號(hào)為高電平時(shí)(通過(guò)將光模塊芯片信號(hào)輸出端口經(jīng)第四電阻R4與RX_VCC相連實(shí)現(xiàn)其高電平的輸出),第一場(chǎng)效應(yīng)管Ql導(dǎo)通,由于Ql的源極接地,此時(shí),所述保護(hù)電路輸出端(第一場(chǎng)效應(yīng)管Ql的漏極)輸出低電平。
[0036]實(shí)施例6:如圖5所示,本實(shí)施例提供的OD保護(hù)電路在實(shí)施例5的基礎(chǔ)上還包括, 第二場(chǎng)效應(yīng)管Q2,所述第二效應(yīng)管Q2的源極接地;所述第二效應(yīng)管Q2的柵極與所述第一效應(yīng)管Ql的漏極連接;所述第二效應(yīng)管Q2的漏極為所述OD保護(hù)電路的輸出端,所述輸出端與主機(jī)側(cè)的輸入端口連接;
第五電阻R5,設(shè)置在所述上拉電源及第二效應(yīng)管Q2的柵極之間,用于為所述第二效應(yīng)管Q2的柵極提供上拉電壓。
[0037]增加了第二場(chǎng)效應(yīng)管Q2的作用是,使得保護(hù)電路的輸出與光模塊芯片的信號(hào)輸出端口的輸出保持一致;即,當(dāng)光模塊芯片信號(hào)輸出端口的輸出信號(hào)為低電平時(shí),所述第一場(chǎng)效應(yīng)管Ql截止,所述第二場(chǎng)效應(yīng)管Q2的柵極由于與上拉電源RX_VCC通過(guò)第五電阻R5連接,因此,此時(shí)其柵極接收到高電平,第二場(chǎng)效應(yīng)管Q2導(dǎo)通,同樣由于Q2的源極接地,進(jìn)而此時(shí)所述保護(hù)電路的輸出端(第二場(chǎng)效應(yīng)管Q2的漏極)輸出為低電平;與所述光模塊芯片的信號(hào)輸出端口一致;同理,當(dāng)光模塊芯片信號(hào)輸出端口的輸出信號(hào)為高電平時(shí)(通過(guò)將光模塊芯片信號(hào)輸出端口經(jīng)第四電阻R4與RX_VCC相連實(shí)現(xiàn)其高電平的輸出),所述第一場(chǎng)效應(yīng)管Ql導(dǎo)通,同時(shí)由于Ql的源極接地,因此Ql的漏極輸出低電平,進(jìn)而第二場(chǎng)效應(yīng)管Q2截止,所述保護(hù)電路的輸出(第二場(chǎng)效應(yīng)管Q2的漏極)由于與主機(jī)端的上拉電源HOST VCC連接而輸出高電平,從而實(shí)現(xiàn)所述保護(hù)電路的最終輸出與所述光模塊芯片信號(hào)輸出端口的輸出信號(hào)保持一致。
[0038]所述第四電阻R4及第五電阻R5的阻值均為10k。
[0039]實(shí)施例7:如圖4所不,本實(shí)施例提供一種光模塊信號(hào)輸出端口,所述光模塊輸出端口包含如實(shí)施例5所述的OD保護(hù)電路及光模塊芯片信號(hào)輸出端口,所述光模塊芯片的信號(hào)輸出端口外連接有OD保護(hù)電路;所述OD包括,輸入端,與第一場(chǎng)效應(yīng)管Ql的柵極連接,用于接收光模塊信號(hào)輸出端口的輸出信號(hào)LOS ;上拉電源,通過(guò)第四電阻R4與所述輸入端連接,用于為所述第一場(chǎng)效應(yīng)管Ql的柵極提供上拉電壓;第一場(chǎng)效應(yīng)管Q1,所述第一場(chǎng)效應(yīng)管Ql的源極接地;所述第一場(chǎng)效應(yīng)管Ql的漏極為所述OD保護(hù)電路的輸出端,所述輸出端與主機(jī)側(cè)的輸入端口連接。
[0040]實(shí)施例8:如圖5所示,本實(shí)施例提供的光模塊信號(hào)輸出端口在實(shí)施例7的基礎(chǔ)上,所述光模塊芯片信號(hào)輸出端口外連接有的OD保護(hù)電路還包括第二場(chǎng)效應(yīng)管Q2,所述第二效應(yīng)管Q2的源極接地;所述第二效應(yīng)管Q2的柵極與所述第一效應(yīng)管Ql的漏極連接;所述第二效應(yīng)管Q2的漏極為所述OD保護(hù)電路的輸出端,所述輸出端與主機(jī)側(cè)的輸入端口連接;第五電阻R5,設(shè)置在所述上拉電源及第二效應(yīng)管Q2的柵極之間,用于為所述第二效應(yīng)管Q2的柵極提供上拉電壓。
[0041]實(shí)施例9:本發(fā)明同時(shí)一種光模塊,包含如實(shí)施例3、實(shí)施例4、實(shí)施例7、或?qū)嵤├?所述的光模塊信號(hào)輸出端口 ;所述光模塊信號(hào)輸出端口與主機(jī)側(cè)的輸入端連接。
【主權(quán)項(xiàng)】
1.一種光模塊信號(hào)輸出端口 OC保護(hù)電路,其特征在于,包括, 輸入端,通過(guò)第二電阻R2與第一晶體管Tl的基極連接,用于接收光模塊芯片信號(hào)輸出端口的輸出信號(hào)LOS ; 上拉電源,通過(guò)第一電阻Rl與所述輸入端連接,用于為所述第一晶體管Tl的基極提供上拉電壓; 第一晶體管Tl,所述第一晶體管Tl的射極接地;所述第一晶體管Tl的集極為所述OC保護(hù)電路的輸出端,所述輸出端與主機(jī)側(cè)的輸入端口連接。2.如權(quán)利要求1所述的光模塊信號(hào)輸出端口OC保護(hù)電路,其特征在于,所述OC保護(hù)電路還包括, 第二晶體管T2,所述第二晶體管T2的射極接地;所述第二晶體管T2的基極與所述第一晶體管Tl的集極連接;所述第二晶體管T2的集極為所述OC保護(hù)電路的輸出端,所述輸出端與主機(jī)側(cè)的輸入端口連接; 第三電阻R3,設(shè)置在所述上拉電源及第二晶體管T2的基極之間,用于為所述第二晶體管T2的基極提供上拉電壓。3.一種光模塊信號(hào)輸出端口,其特征在于,包含如權(quán)利要求1所述的OC保護(hù)電路及光模塊芯片信號(hào)輸出端口,所述光模塊芯片信號(hào)輸出端口外連接有如權(quán)利要求1所述的OC保護(hù)電路。4.如權(quán)利要求3所述的光模塊信號(hào)輸出端口,其特征在于,包含如權(quán)利要求2所述的OC保護(hù)電路,所述光模塊芯片信號(hào)輸出端口外連接有如權(quán)利要求2所述的OC保護(hù)電路。5.一種光模塊信號(hào)輸出端口 OD保護(hù)電路,其特征在于,包括, 輸入端,與第一場(chǎng)效應(yīng)管Ql的柵極連接,用于接收光模塊信號(hào)輸出端口的輸出信號(hào)LOS ; 上拉電源,通過(guò)第四電阻R4與所述輸入端連接,用于為所述第一場(chǎng)效應(yīng)管Ql的柵極提供上拉電壓; 第一場(chǎng)效應(yīng)管Ql,所述第一場(chǎng)效應(yīng)管Ql的源極接地;所述第一場(chǎng)效應(yīng)管Ql的漏極為所述OD保護(hù)電路的輸出端,所述輸出端與主機(jī)側(cè)的輸入端口連接。6.如權(quán)利要求5所述的光模塊信號(hào)輸出端口OD保護(hù)電路,其特征在于,所述OD保護(hù)電路還包括, 第二場(chǎng)效應(yīng)管Q2,所述第二效應(yīng)管Q2的源極接地;所述第二效應(yīng)管Q2的柵極與所述第一效應(yīng)管Ql的漏極連接;所述第二效應(yīng)管Q2的漏極為所述OD保護(hù)電路的輸出端,所述輸出端與主機(jī)側(cè)的輸入端口連接; 第五電阻R5,設(shè)置在所述上拉電源及第二效應(yīng)管Q2的柵極之間,用于為所述第二效應(yīng)管Q2的柵極提供上拉電壓。7.一種光模塊信號(hào)輸出端口,其特征在于,包含如權(quán)利要求5所述的OD保護(hù)電路及光模塊芯片信號(hào)輸出端口,所述光模塊芯片信號(hào)輸出端口外連接有如權(quán)利要求5所述的OD保護(hù)電路。8.如權(quán)利要求7所述的光模塊信號(hào)輸出端口,其特征在于,包含如權(quán)利要求6所述的OD保護(hù)電路,所述光模塊芯片的信號(hào)輸出端口外連接有如權(quán)利要求6所述的OD保護(hù)電路。9.一種光模塊,其特征在于,包含如權(quán)利要求3、4、7或8所述的光模塊信號(hào)輸出端口。
【專(zhuān)利摘要】本發(fā)明涉及光電領(lǐng)域,特別涉及一種光模塊及其信號(hào)輸出端口、信號(hào)輸出端口保護(hù)電路。本發(fā)明通過(guò)設(shè)置OC或OD保護(hù)電路,有效防止光模塊芯片直接與主機(jī)側(cè)的上拉電源HOST?VCC連接,從而防止由于HOST?VCC過(guò)大導(dǎo)致的光模塊芯片被擊穿損壞的問(wèn)題。同時(shí)在一些實(shí)施例中,還通過(guò)設(shè)置反相電路使得OC或OD保護(hù)電路的輸出與光模塊芯片信號(hào)輸出端口的輸出保持一致。
【IPC分類(lèi)】H03K19/14, H03K19/003
【公開(kāi)號(hào)】CN105162454
【申請(qǐng)?zhí)枴緾N201510655613
【發(fā)明人】謝初旭, 黃遠(yuǎn)軍, 許遠(yuǎn)忠
【申請(qǐng)人】索爾思光電(成都)有限公司
【公開(kāi)日】2015年12月16日
【申請(qǐng)日】2015年10月12日
當(dāng)前第2頁(yè)1 2 
網(wǎng)友詢(xún)問(wèn)留言 已有0條留言
  • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1