本實用新型涉及多路數(shù)字電路混合處理技術(shù)領(lǐng)域,尤其涉及一種兩路不同相位方波前沿對齊電路。
背景技術(shù):
實際上多路數(shù)字信號的時鐘源不是同一時鐘源,這樣就造成在混合多路數(shù)字信號時相位無法對齊,進而產(chǎn)生結(jié)果混亂。如圖1,一路方波A,一路方波B,這時定義波形C=A.B,從圖2中C的波形可以看到存在紅色方框的方波,此波形是不正常的波形,而引起這一原因的主因是兩波形的起始相位不一致造成。
技術(shù)實現(xiàn)要素:
有鑒于此,本實用新型的目的是提供一種兩路不同相位方波前沿對齊電路,旨在解決多路信號混合處理時的相位對齊問題,使最終得到的波形沒有失真與波形缺失,以解決現(xiàn)有技術(shù)中的不足。
為了達到上述目的,本實用新型的目的是通過下述技術(shù)方案實現(xiàn)的:
提供一種兩路不同相位方波前沿對齊電路,包括非門、第一D觸發(fā)器、第二D觸發(fā)器、與非門和與門,所述第一D觸發(fā)器和所述第二D觸發(fā)器分別具有D端和CLK端,所述第一D觸發(fā)器的D端連接所述第二D觸發(fā)器的D端,所述第一D觸發(fā)器的CLK端通過所述非門連接所述第二D觸發(fā)器的CLK端,所述第一D觸發(fā)器的輸出和所述第二D觸發(fā)器的輸出分別作為所述與非門的輸入,所述與非門的輸出作為所述與門的一路輸入,所述與門的另一路輸入連接所述第一D觸發(fā)器的CLK端。
與已有技術(shù)相比,本實用新型的有益效果在于:
完成多路數(shù)字電路的相位對齊,使運算后的波形沒有畸變與缺失。
附圖說明
構(gòu)成本實用新型的一部分的附圖用來提供對本實用新型的進一步理解,本實用新型的示意性實施例及其說明用于解釋本實用新型,并不構(gòu)成對本實用新型的不當限定。在附圖中:
圖1示出了現(xiàn)有技術(shù)中相位未對齊電路原理圖;
圖2示出了圖1的相位未對齊時序圖;
圖3示出了本實用新型兩路不同相位方波前沿對齊電路的電路原理圖;
圖4示出了圖3的相位對齊時序圖;
圖5示出了圖3的簡化圖。
具體實施方式
下面將結(jié)合本實用新型實施例中的附圖,對本實用新型實施例中的技術(shù)方案進行清楚、完整地描述,顯然,所描述的實施例僅僅是本實用新型一部分實施例,而不是全部的實施例。基于本實用新型中的實施例,本領(lǐng)域普通技術(shù)人員在沒有作出創(chuàng)造性勞動前提下所獲得的所有其他實施例,都屬于本實用新型保護的范圍。
需要說明的是,在不沖突的情況下,本實用新型中的實施例及實施例中的特征可以相互組合。
參考圖3所示,本實用新型兩路不同相位方波前沿對齊電路包括非門U1、第一D觸發(fā)器U3、第二D觸發(fā)器U2、與非門U4和與門U5,第一D觸發(fā)器U3和第二D觸發(fā)器U2分別具有D端和CLK端,第一D觸發(fā)器U3的D端連接第二D觸發(fā)器U2的D端,第一D觸發(fā)器U3的CLK端通過非門U1連接第二D觸發(fā)器U2的CLK端,第一D觸發(fā)器U3的輸出和第二D觸發(fā)器U2的輸出分別作為與非門U4的輸入,與非門U4的輸出作為與門U5的一路輸入,與門U5的另一路輸入連接第一D觸發(fā)器U3的CLK端。
本電路引用模擬電子中的窗口比較器理論,采用兩D觸發(fā)器(U2、U3),將信號B做大小兩窗口(C、D),然后利用這倆窗口生成最終信號E,或者可以將信號E描述為與信號A相位對齊的信號B,見圖3、圖4,由圖4的F信號可以看到?jīng)]有圖2的現(xiàn)象,得到一完美波形。
圖5中的U2包括了圖3的U1~U4,將U2稱之為相位對齊電路,如果在多路信號需要對齊的情況下,選擇其中一路信號為基準(比如信號A),通過U2模塊將其他所有信號與信號A進行相位對齊,然后做所需處理,得到想要的結(jié)果。這一設(shè)計完全實現(xiàn)了模塊化設(shè)計,便于擴展。
從上述實施例可以看出,本實用新型的優(yōu)勢在于:
完成多路數(shù)字電路的相位對齊,使運算后的波形沒有畸變與缺失。
以上對本實用新型的具體實施例進行了詳細描述,但本實用新型并不限制于以上描述的具體實施例,其只是作為范例。對于本領(lǐng)域技術(shù)人員而言,任何等同修改和替代也都在本實用新型的范疇之中。因此,在不脫離本實用新型的精神和范圍下所作出的均等變換和修改,都應(yīng)涵蓋在本實用新型的范圍內(nèi)。