本發(fā)明涉及濾波領域,具體涉及一種多級濾波電路。
背景技術:
隨著科技的飛速發(fā)展,伴有音頻信息傳遞的電子產品,越來越多的進入了我們的生產、生活和各種各樣的社會活動實踐。對所傳遞的音頻信息,特別是語音信息的質量要求越來越高;重要社會活動中的關鍵語言任何失誤均會導致無可挽回的重大損失;然而,應用場合的隨機性是無法預知的,伴隨而來的噪聲干擾對高質量的語音信息帶來煩惱和不便幾乎是無法克服的;而音頻信號在傳輸過程中非常容易受到各種干擾,就迫切需要從音頻信號采集的源頭上提高進入傳輸系統(tǒng)的抗噪能力,以改善在通訊、傳達信息的質量和效果。
技術實現(xiàn)要素:
本發(fā)明的目的是一種對音頻信號進行多級濾除干擾的多級濾波電路。
本發(fā)明通過以下技術方案實現(xiàn):一種多級濾波電路,包括輸入端口、輸出端口、第一電阻、第二電阻、第三電阻、第四電阻、第五電阻、第六電阻、第七電阻、第八電阻、第九電阻、第十電阻、第十一電阻、第十二電阻、第十三電阻、第十四電阻、第十五電阻、第十六電阻、第十七電阻、第十八電阻、第十九電阻、第二十電阻、第二十一電阻、第二十二電阻、第二十三電阻、第二十四電阻、第二十五電阻、第二十六電阻、第二十七電阻、第二十八電阻、第一電容、第二電容、第三電容、第四電容、第五電容、第六電容、第七電容、第八電容、第九電容、第十電容、第十一電容、第十二電容、第十三電容、第十四電容、第十五電容、第十六電容、第十七電容、第十八電容、第十九電容、第二十電容、第二十一電容、第一電位器、第二電位器、第三電位器、第四電位器、第五電位器、第一三極管、第二三極管、第一運放、第二運放、第三運放、第四運放、第五運放;所述輸入端口連接第一電容的一端,所述第一電容的另一端連接第一電位器的一端和變阻端,所述第一電容的另一端還連接至第二電容的一端,所述第一電位器的另一端連接第一電阻的一端,所述第一電阻的另一端連接至第一運放的負輸入端,所述第一運放的負輸入端連接至第一運放的輸出端,所述第二電容的另一端連接至第一運放的正輸入端,所述第一運放的正輸入端還連接至第二電位器的一端,所述第二電位器的變阻端和另一端相互連接并連接至第二電阻的一端,所述第一運放的輸出端還連接第三電容的一端,所述第三電容的另一端連接第三電阻的一端,所述第三電阻的另一端和第二電阻的另一端都接地,所述第三電容的另一端還連接第四電阻的一端,所述第四電阻的另一端還連接第三電位器的一端,所述第三電位器的變阻端和另一端相互連接并連接至第四電容的一端,所述第四電容的另一端連接至第二運放的負輸入端,所述第四電容的一端還連接第四電位器的一端,所述第四電位器的變阻端和另一端相互連接并連接至第五電阻的一端,所述第五電阻的另一端連接第五電容的一端,所述第五電容的另一端接地,所述第五電容的一端還連接第二運放的正輸入端,所述第二運放的負輸入端還連接至第二運放的輸出端,所述第二運放的輸出端還連接第六電容的一端,所述第六電容的另一端接地,所述第六電容的一端還連接第七電容的一端,所述第七電容的另一端連接第六電阻的一端,所述第六電阻的另一端連接第七電阻的一端,所述第七電阻的另一端連接第八電容的一端,所述第八電容的另一端連接第八電阻的一端,所述第八電阻的另一端接地,所述第八電容的另一端還連接至第一三極管的基極,所述第一三極管的基極還連接第九電阻的一端,所述第九電阻的另一端連接第十電阻的一端,所述第十電阻的另一端連接第一三極管的集電極,所述第一三極管的發(fā)射極連接第十一電阻的一端,所述第十一電阻的另一端接地,所述第十一電阻并聯(lián)第九電容,所述第一三極管的集電極還連接第十電容的一端,所述第十電容的另一端連接第十二電阻的一端,所述第十二電阻的另一端連接第十電阻的一端,所述十二電阻的另一端還連接第十四電阻的一端,所述第十四電阻的一端還連接VCC電源,所述第十四電阻的另一端連接第二三極管的集電極,所述第十電容的另一端還連接第二三極管的基極,所述第二三極管的基極還連接第十三電阻的一端,所述第二三極管的發(fā)射極連接第十五電阻的一端,所述第十五電阻和第十三電阻的另一端都接地,所述第十五電阻并聯(lián)有第十一電容,所述第二三極管的集電極還連接第十二電容的一端,所述第十二電容的一端還連接第十八電阻的一端,所述第十二電容的另一端連接第十六電阻的一端,所述第十六電阻的另一端連接第五電位器的一端,所述第十六電阻的一端還連接第十三電容的一端,所述第十三電容的另一端連接第十七電阻的一端,所述第十七電阻的另一端連接第五電位器的另一端,所述第十七電阻的一端還連接第十四電容的一端,所述第十四電容的另一端連接第十八電阻的另一端,所述第十八電阻的另一端還連接至第三運放的正輸入端,所述第三運放的負輸入端連接至第三運放的輸出端,所述第五電位器的變阻端連接第十九電阻的一端,所述第十九電阻的另一端接地,所述第十九電阻的一端還連接第二十八電阻的一端,所述第二十八電阻的另一端連接至第三運放的輸出端,所述第三運放的輸出端還連接第二十電容的一端,所述第二十電容的另一端接地,所述第二十電容的一端還連接第二十電阻的一端,所述第二十電阻的另一端連接第十五電容的一端,所述第十五電容的一端還連接第二十一電阻的一端,所述第二十一電阻的另一端連接第十六電容的一端,所述第十六電容的一端還連接第四運放的正輸入端,所述第四運放的負輸入端連接第二十二電阻的一端,所述第二十二電阻和第十六電容的另一端都接地,所述第四運放的負輸入端還連接第二十三電阻的一端,所述第二十三電阻的另一端連接第十五電容的另一端,所述第二十三電阻的另一端還連接至第四運放的輸出端,所述第四運放的輸出端還連接第十七電容的一端,所述第十七電容的另一端接地,所述第十七電容的一端還連接至第二十四電阻的一端,所述第二十四電阻的另一端連接第二十五電阻的一端,所述第二十五電阻的一端還連接第十八電容的一端,所述第二十五電阻的另一端連接第十九電容的一端,所述第十九電容的一端還連接第五運放的正輸入端,所述第五運放的負輸入端還連接第二十六電阻的一端,所述第二十六電阻和第十九電容的另一端都接地,所述第五運放的負輸入端還連接第二十七電阻的一端,所述第二十七電阻的另一端連接至第十八電容的另一端,所述第二十七電阻的另一端還連接至第五運放的輸出端,所述第五運放的輸出端連接第二十一電容的一端,所述第二十一電容的另一端接地,所述第二十一電容的一端還連接輸出端口Vout;所述第一運放的正電源接線端連接V+電源,所述第一運放的負電源接線端連接V-電源;所述第二運放的正電源接線端連接V+電源,所述第二運放的負電源接線端連接V-電源;所述第三運放的正電源接線端連接V+電源,所述第三運放的負電源接線端連接V-電源;所述第四運放的正電源接線端連接V+電源,所述第四運放的負電源接線端連接V-電源;所述第五運放的正電源接線端連接V+電源,所述第五運放的負電源接線端連接V-電源。
本發(fā)明通過多級運放的配合獲得良好的靈敏度,在音頻信號進入時對混入其中的各種干擾噪聲進行濾除,其通過設定一個良好的窄帶帶通來保證濾波的有效性和防干擾性,并且通過電位器來調節(jié)低端和高端的截止頻率,還能對交流聲進行抑制,消除不良信號和干擾噪音,從而提高電路的抗噪能力。
本發(fā)明的有益之處在于:1)能對交流聲進行抑制,消除不良信號和干擾噪音;2)設定一個良好的窄帶帶通來保證濾波的有效性和防干擾性從而提高電路的抗噪能力;3)通過電位器調節(jié)低端和高端的截止頻率設定帶通。
附圖說明
圖1為本發(fā)明的電路原理圖。
具體實施方式
下面結合附圖與具體實施方式,對本發(fā)明作進一步描述。
見圖1,一種多級濾波電路,包括輸入端口Vin、輸出端口Vout、第一電阻R1、第二電阻R2、第三電阻R3、第四電阻R4、第五電阻R5、第六電阻R6、第七電阻R7、第八電阻R8、第九電阻R9、第十電阻R10、第十一電阻R11、第十二電阻R12、第十三電阻R13、第十四電阻R14、第十五電阻R15、第十六電阻R16、第十七電阻R17、第十八電阻R18、第十九電阻R19、第二十電阻R20、第二十一電阻R21、第二十二電阻R22、第二十三電阻R23、第二十四電阻R24、第二十五電阻R25、第二十六電阻R26、第二十七電阻R27、第二十八電阻R28、第一電容C1、第二電容C2、第三電容C3、第四電容C4、第五電容C5、第六電容C6、第七電容C7、第八電容C8、第九電容C9、第十電容C10、第十一電容C11、第十二電容C12、第十三電容C13、第十四電容C14、第十五電容C15、第十六電容C16、第十七電容C17、第十八電容C18、第十九電容C19、第二十電容C20、第二十一電容C21、第一電位器RW1、第二電位器RW2、第三電位器RW3、第四電位器RW4、第五電位器RW5、第一三極管Q1、第二三極管Q2、第一運放U1、第二運放U2、第三運放U3、第四運放U4、第五運放U5;所述輸入端口Vin連接第一電容C1的一端,所述第一電容C1的另一端連接第一電位器RW1的一端和變阻端,所述第一電容C1的另一端還連接至第二電容C2的一端,所述第一電位器RW1的另一端連接第一電阻R1的一端,所述第一電阻R1的另一端連接至第一運放U1的負輸入端,所述第一運放U1的負輸入端連接至第一運放U1的輸出端,所述第二電容C2的另一端連接至第一運放U1的正輸入端,所述第一運放U1的正輸入端還連接至第二電位器RW2的一端,所述第二電位器RW2的變阻端和另一端相互連接并連接至第二電阻R2的一端,所述第一運放U1的輸出端還連接第三電容C3的一端,所述第三電容C3的另一端連接第三電阻R3的一端,所述第三電阻R3的另一端和第二電阻R2的另一端都接地,所述第三電容C3的另一端還連接第四電阻R4的一端,所述第四電阻R4的另一端還連接第三電位器RW3的一端,所述第三電位器RW3的變阻端和另一端相互連接并連接至第四電容C4的一端,所述第四電容C4的另一端連接至第二運放U2的負輸入端,所述第四電容C4的一端還連接第四電位器RW4的一端,所述第四電位器RW4的變阻端和另一端相互連接并連接至第五電阻R5的一端,所述第五電阻R5的另一端連接第五電容C5的一端,所述第五電容C5的另一端接地,所述第五電容C5的一端還連接第二運放U2的正輸入端,所述第二運放U2的負輸入端還連接至第二運放U2的輸出端,所述第二運放U2的輸出端還連接第六電容C6的一端,所述第六電容C6的另一端接地,所述第六電容C6的一端還連接第七電容C7的一端,所述第七電容C7的另一端連接第六電阻R6的一端,所述第六電阻R6的另一端連接第七電阻R7的一端,所述第七電阻R7的另一端連接第八電容C8的一端,所述第八電容C8的另一端連接第八電阻R8的一端,所述第八電阻R8的另一端接地,所述第八電容C8的另一端還連接至第一三極管Q1的基極,所述第一三極管Q1的基極還連接第九電阻R9的一端,所述第九電阻R9的另一端連接第十電阻R10的一端,所述第十電阻R10的另一端連接第一三極管Q1的集電極,所述第一三極管Q1的發(fā)射極連接第十一電阻R11的一端,所述第十一電阻R11的另一端接地,所述第十一電阻R11并聯(lián)第九電容C9,所述第一三極管Q1的集電極還連接第十電容C10的一端,所述第十電容C10的另一端連接第十二電阻R12的一端,所述第十二電阻R12的另一端連接第十電阻R10的一端,所述十二電阻R12的另一端還連接第十四電阻R14的一端,所述第十四電阻R14的一端還連接VCC電源,所述第十四電阻R14的另一端連接第二三極管Q2的集電極,所述第十電容C10的另一端還連接第二三極管Q2的基極,所述第二三極管Q2的基極還連接第十三電阻R13的一端,所述第二三極管Q2的發(fā)射極連接第十五電阻R15的一端,所述第十五電阻R15和第十三電阻R13的另一端都接地,所述第十五電阻R15并聯(lián)有第十一電容C11,所述第二三極管Q2的集電極還連接第十二電容C12的一端,所述第十二電容C12的一端還連接第十八電阻R18的一端,所述第十二電容C12的另一端連接第十六電阻R16的一端,所述第十六電阻R16的另一端連接第五電位器RW5的一端,所述第十六電阻R16的一端還連接第十三電容C13的一端,所述第十三電容C13的另一端連接第十七電阻R17的一端,所述第十七電阻R17的另一端連接第五電位器RW5的另一端,所述第十七電阻R17的一端還連接第十四電容C14的一端,所述第十四電容C14的另一端連接第十八電阻R18的另一端,所述第十八電阻R18的另一端還連接至第三運放U3的正輸入端,所述第三運放U3的負輸入端連接至第三運放U3的輸出端,所述第五電位器RW5的變阻端連接第十九電阻R19的一端,所述第十九電阻R19的另一端接地,所述第十九電阻R19的一端還連接第二十八電阻R28的一端,所述第二十八電阻R28的另一端連接至第三運放U3的輸出端,所述第三運放U3的輸出端還連接第二十電容C20的一端,所述第二十電容C20的另一端接地,所述第二十電容C20的一端還連接第二十電阻R20的一端,所述第二十電阻R20的另一端連接第十五電容C15的一端,所述第十五電容C15的一端還連接第二十一電阻R21的一端,所述第二十一電阻R21的另一端連接第十六電容C16的一端,所述第十六電容C16的一端還連接第四運放U4的正輸入端,所述第四運放U4的負輸入端連接第二十二電阻R22的一端,所述第二十二電阻R22和第十六電容C16的另一端都接地,所述第四運放U4的負輸入端還連接第二十三電阻R23的一端,所述第二十三電阻R23的另一端連接第十五電容C15的另一端,所述第二十三電阻R23的另一端還連接至第四運放U4的輸出端,所述第四運放U4的輸出端還連接第十七電容C17的一端,所述第十七電容C17的另一端接地,所述第十七電容C17的一端還連接至第二十四電阻R24的一端,所述第二十四電阻R24的另一端連接第二十五電阻R25的一端,所述第二十五電阻R25的一端還連接第十八電容C18的一端,所述第二十五電阻R25的另一端連接第十九電容C19的一端,所述第十九電容C19的一端還連接第五運放U5的正輸入端,所述第五運放U5的負輸入端還連接第二十六電阻R26的一端,所述第二十六電阻R26和第十九電容C19的另一端都接地,所述第五運放U5的負輸入端還連接第二十七電阻R27的一端,所述第二十七電阻R27的另一端連接至第十八電容C18的另一端,所述第二十七電阻R27的另一端還連接至第五運放U5的輸出端,所述第五運放U5的輸出端連接第二十一電容C21的一端,所述第二十一電容C21的另一端接地,所述第二十一電容C21的一端還連接輸出端口Vout;所述第一運放U1的正電源接線端連接V+電源,所述第一運放U1的負電源接線端連接V-電源;所述第二運放U2的正電源接線端連接V+電源,所述第二運放U2的負電源接線端連接V-電源;所述第三運放U3的正電源接線端連接V+電源,所述第三運放U3的負電源接線端連接V-電源;所述第四運放U4的正電源接線端連接V+電源,所述第四運放U4的負電源接線端連接V-電源;所述第五運放U5的正電源接線端連接V+電源,所述第五運放U5的負電源接線端連接V-電源。
本實施方式中,信號通過電位器調整的低端和高端截止頻率設定的帶通來實現(xiàn)第一級的濾出,再通過多級運放和反饋電路的結合來保證帶寬的良好窄度,從而保證信號的質量,濾出其中音頻信號的噪聲,對交流聲進行抑制,消除不良信號和干擾噪音,從而提高整個電路的抗噪能力和抗干擾性,提高音頻信號的質量,提升應用于該電路產品的整體性能。
本發(fā)明的保護范圍包括但不限于以上實施方式,本發(fā)明的保護范圍以權利要求書為準,任何對本技術做出的本領域的技術人員容易想到的替換、變形、改進均落入本發(fā)明的保護范圍。