亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

一種集成芯片及控制系統(tǒng)、發(fā)光管的制作方法

文檔序號(hào):12631514閱讀:196來源:國(guó)知局
一種集成芯片及控制系統(tǒng)、發(fā)光管的制作方法與工藝

本發(fā)明屬于集成電路技術(shù)領(lǐng)域,具體涉及一種集成芯片及控制系統(tǒng)、發(fā)光管。



背景技術(shù):

隨著工農(nóng)業(yè)和科技的發(fā)展,人民生活水平的不斷提高,越來越多的智能設(shè)備進(jìn)入人們的生活,已成為生活中不可或缺的一員,例如電視、冰箱、洗衣機(jī)、電飯煲等。但是,隨著智能電子技術(shù)的飛速發(fā)展,控制對(duì)象變得多而復(fù)雜,給產(chǎn)品裝配以及質(zhì)量控制帶來很多困擾。比如工業(yè)機(jī)器人的機(jī)械手上,可能需要配置多個(gè)控制元件來執(zhí)行一個(gè)復(fù)雜動(dòng)作,如果按常規(guī)思路布線,不僅復(fù)雜,而且線路纏繞在運(yùn)動(dòng)的關(guān)節(jié)上,導(dǎo)致該機(jī)械手的可靠性差。以及未來的智能可穿戴的設(shè)備,必定會(huì)包含有一些互動(dòng)的多個(gè)執(zhí)行元件,如何緊湊地驅(qū)動(dòng)它們使得裝配簡(jiǎn)單可靠,也是一個(gè)行業(yè)困擾。還有日常很多普通電子產(chǎn)品甚至禮品中,都有這些困難。功能智能化和多樣化帶來被控制元件多樣化,從而使得布線復(fù)雜化,耗費(fèi)人工和材料。

現(xiàn)有技術(shù)中,驅(qū)動(dòng)控制集成電路上既有傳輸電流的線,又有傳輸控制信號(hào)的線,智能設(shè)備執(zhí)行某一個(gè)動(dòng)作,可能會(huì)需要多個(gè)控制元件一起來控制該設(shè)備執(zhí)行這個(gè)動(dòng)作,這就需要多個(gè)連接線將上述的控制元件連接起來,另外,加上電路里面存在的傳輸電流的線路,這就導(dǎo)致驅(qū)動(dòng)控制電路布線復(fù)雜,給產(chǎn)品的裝配帶來困擾。



技術(shù)實(shí)現(xiàn)要素:

鑒于此,本發(fā)明的目的在于提供一種集成芯片及控制系統(tǒng)、發(fā)光管,以有效地改善上述問題。

本發(fā)明的實(shí)施例是這樣實(shí)現(xiàn)的:

本發(fā)明實(shí)施例提供了一種集成芯片,包括:直流線傳輸數(shù)據(jù)解碼電路和匹配模塊。所述直流線傳輸數(shù)據(jù)解碼電路與所述匹配模塊耦合,所述直流線傳輸數(shù)據(jù)解碼電路用于對(duì)外部控制電路傳輸?shù)拈_槽脈沖信號(hào)進(jìn)行解碼以獲得該開槽脈沖信號(hào)中攜帶的所有控制指令,并將得到的所有控制指令傳輸給所述匹配模塊,其中,每個(gè)控制指令對(duì)應(yīng)一個(gè)地址信息。所述匹配模塊用于在所接收的所有控制指令中,查找與所存儲(chǔ)的地址數(shù)據(jù)相匹配的地址信息對(duì)應(yīng)的控制指令,將所查找到的控制指令傳輸給與該查找到的控制指令的地址信息相對(duì)應(yīng)的地址端口的負(fù)載。

在本發(fā)明較佳的實(shí)施例中,所述匹配模塊包括:第一控制單元和存儲(chǔ)器。所述第一控制單元分別與所述直流線傳輸數(shù)據(jù)解碼電路和所述存儲(chǔ)器耦合,所述第一控制單元用于在所接收的所有控制指令中,查找與所述存儲(chǔ)器存儲(chǔ)的地址數(shù)據(jù)相匹配的地址信息對(duì)應(yīng)的控制指令,將所查找到的控制指令傳輸給與該查找到的控制指令的地址信息相對(duì)應(yīng)的地址端口的負(fù)載。

在本發(fā)明較佳的實(shí)施例中,所述集成芯片還包括:接收電路、輸出電路和振蕩電路。所述振蕩電路分別與所述接收電路、所述直流線傳輸數(shù)據(jù)解碼電路和所述匹配模塊耦合,所述振蕩電路用于產(chǎn)生振蕩脈沖信號(hào),并將所述振蕩脈沖信號(hào)傳輸給所述接收電路、所述直流線傳輸數(shù)據(jù)解碼電路和所述匹配模塊。所述接收電路分別與所述直流線傳輸數(shù)據(jù)解碼電路和外部控制電路耦合,所述接收電路用于接收所述外部控制電路傳輸?shù)拈_槽脈沖信號(hào),并將所述開槽脈沖信號(hào)傳輸給所述直流線傳輸數(shù)據(jù)解碼電路。所述輸出電路分別與所述匹配模塊和負(fù)載耦合,所述輸出電路將所述匹配模塊傳輸?shù)目刂浦噶顐鬏斀o對(duì)應(yīng)該控制指令地址的地址端口的負(fù)載。

在本發(fā)明較佳的實(shí)施例中,所述輸出電路包括:邏輯控制元件和多個(gè)輸出端口。所述邏輯控制元件分別與所述第一控制單元和所述多個(gè)輸出端口中的每個(gè)輸出端口耦合,接收所述第一控制單元傳輸?shù)目刂浦噶?,并傳輸所述控制指令給與所述控制指令的地址信息相對(duì)應(yīng)的輸出端口。

在本發(fā)明較佳的實(shí)施例中,所述振蕩電路為RC振蕩電路或LC振蕩電路。

本發(fā)明實(shí)施例還提供了一種控制系統(tǒng),包括:控制電路、負(fù)載和上述的集成芯片。所述集成芯片分別與所述控制電路和所述負(fù)載耦合,所述控制電路用于產(chǎn)生控制信號(hào),并將該控制信號(hào)轉(zhuǎn)化為開槽脈沖信號(hào)傳輸給所述集成芯片的直流線傳輸數(shù)據(jù)解碼電路。

在本發(fā)明較佳的實(shí)施例中,所述控制電路包括:第二控制單元和信號(hào)轉(zhuǎn)化電路。所述信號(hào)轉(zhuǎn)化電路與所述第二控制單元耦合,所述信號(hào)轉(zhuǎn)化電路用于接收所述第二控制單元傳輸?shù)目刂菩盘?hào),并將所述控制信號(hào)轉(zhuǎn)換為開槽脈沖信號(hào)傳輸給所述集成芯片的直流線傳輸數(shù)據(jù)解碼電路。

在本發(fā)明較佳的實(shí)施例中,所述信號(hào)轉(zhuǎn)化電路包括:編碼器和開槽脈沖發(fā)生器。所述編碼器分別與所述第二控制單元和所述開槽脈沖發(fā)生器耦合,用于接收所述第二控制單元傳輸?shù)目刂菩盘?hào),將所述控制信號(hào)進(jìn)行編碼,并將得到的編碼信號(hào)傳輸給所述開槽脈沖發(fā)生器,由所述開槽脈沖發(fā)生器將所述編碼信號(hào)轉(zhuǎn)化為開槽脈沖信號(hào)傳輸給所述集成芯片的直流線傳輸數(shù)據(jù)解碼電路。

在本發(fā)明較佳的實(shí)施例中,所述控制電路還包括:穩(wěn)壓電路,所述穩(wěn)壓電路分別與電源、所述第二控制單元和所述信號(hào)轉(zhuǎn)化電路耦合,接收所述電源傳輸?shù)碾妷?,并將所述電壓轉(zhuǎn)化為穩(wěn)定的直流電流傳輸給所述第二控制單元和所述信號(hào)轉(zhuǎn)化電路。

本發(fā)明實(shí)施例還提供了一種發(fā)光管,包括:管殼、發(fā)光芯片和上述的集成芯片,所述集成芯片與所述發(fā)光芯片耦合,且均封裝于所述管殼內(nèi),其中,所述集成芯片封裝于該管殼的負(fù)極,所述發(fā)光芯片封裝于該管殼的正極。

本發(fā)明實(shí)施例提供了一種集成芯片及控制系統(tǒng)、發(fā)光管。該集成芯片包括:匹配模塊和直流線傳輸數(shù)據(jù)解碼電路。該集成芯片針對(duì)現(xiàn)有集成電路的不足,即在使用現(xiàn)有產(chǎn)品時(shí)需要對(duì)每個(gè)集成電路配置地址,該電路才能將對(duì)應(yīng)的控制指令輸送給對(duì)應(yīng)該地址的負(fù)載,既耗費(fèi)人工又浪費(fèi)材料,因此在使用現(xiàn)有產(chǎn)品時(shí),帶來了諸多不便。本發(fā)明提供的集成芯片在應(yīng)用中無須人工配置地址,且能完全識(shí)別外部控制電路的尋址地址。進(jìn)一步地,該集成芯片接收到外部控制電路發(fā)送的控制信號(hào)后,該集成芯片中的直流線傳輸數(shù)據(jù)解碼電路解碼出該控制信號(hào)中攜帶的所有控制指令,同時(shí)該集成芯片中的匹配模塊在所有控制指令中,查找與所存儲(chǔ)的地址數(shù)據(jù)相匹配的地址信息對(duì)應(yīng)的控制指令,將所查找到的控制指令傳輸給與該查找到的控制指令的地址信息相對(duì)應(yīng)的地址端口的負(fù)載。因此該集成芯片具備提高效率和節(jié)省工時(shí)以及降低成本等諸多優(yōu)點(diǎn)。

本發(fā)明的其他特征和優(yōu)點(diǎn)將在隨后的說明書闡述,并且,部分地從說明書中變得顯而易見,或者通過實(shí)施本發(fā)明實(shí)施例而了解。本發(fā)明的目的和其他優(yōu)點(diǎn)可通過在所寫的說明書、權(quán)利要求書以及附圖中所特別指出的結(jié)構(gòu)來實(shí)現(xiàn)和獲得。

附圖說明

為了更清楚地說明本發(fā)明實(shí)施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對(duì)實(shí)施例中所需要使用的附圖作簡(jiǎn)單地介紹,顯而易見地,下面描述中的附圖僅僅是本發(fā)明的一些實(shí)施例,對(duì)于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動(dòng)的前提下,還可以根據(jù)這些附圖獲得其他的附圖。通過附圖所示,本發(fā)明的上述及其它目的、特征和優(yōu)勢(shì)將更加清晰。在全部附圖中相同的附圖標(biāo)記指示相同的部分。并未刻意按實(shí)際尺寸等比例縮放繪制附圖,重點(diǎn)在于示出本發(fā)明的主旨。

圖1示出了本發(fā)明第一實(shí)施例提供的一種集成芯片的結(jié)構(gòu)框圖。

圖2示出了本發(fā)明第二實(shí)施例提供的一種集成芯片的結(jié)構(gòu)框圖。

圖3示出了本發(fā)明實(shí)施例提供的一種控制系統(tǒng)的結(jié)構(gòu)框圖。

圖4示出了本發(fā)明實(shí)施例提供的圖3中控制電路的結(jié)構(gòu)框圖。

圖5示出了本發(fā)明實(shí)施例提供的一種控制系統(tǒng)中的電路連接圖。

圖6示出了本發(fā)明實(shí)施例提供的一種發(fā)光管的結(jié)構(gòu)示意圖。

圖7示出了本發(fā)明實(shí)施例提供的一種發(fā)光管的電路原理圖。

圖標(biāo):10-集成芯片;11-DCTD解碼電路/直線流傳輸數(shù)據(jù)解碼電路;12-匹配模塊;121-第一控制單元;122-存儲(chǔ)器;13-接收電路;14-輸出電路;15-振蕩電路;20-控制系統(tǒng);21-控制電路;211-第二控制單元;212-信號(hào)轉(zhuǎn)化電路;2121-編碼器;2122-開槽脈沖發(fā)生器;213-穩(wěn)壓電路;22-負(fù)載;30-發(fā)光管;31-管殼;32-發(fā)光芯片。

具體實(shí)施方式

為使本發(fā)明實(shí)施例的目的、技術(shù)方案和優(yōu)點(diǎn)更加清楚,下面將結(jié)合本發(fā)明實(shí)施例中的附圖,對(duì)本發(fā)明實(shí)施例中的技術(shù)方案進(jìn)行清楚、完整地描述,顯然,所描述的實(shí)施例是本發(fā)明一部分實(shí)施例,而不是全部的實(shí)施例。通常在此處附圖中描述和示出的本發(fā)明實(shí)施例的組件可以以各種不同的配置來布置和設(shè)計(jì)。

因此,以下對(duì)在附圖中提供的本發(fā)明的實(shí)施例的詳細(xì)描述并非旨在限制要求保護(hù)的本發(fā)明的范圍,而是僅僅表示本發(fā)明的選定實(shí)施例?;诒景l(fā)明中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒有作出創(chuàng)造性勞動(dòng)前提下所獲得的所有其他實(shí)施例,都屬于本發(fā)明保護(hù)的范圍。

應(yīng)注意到:相似的標(biāo)號(hào)和字母在下面的附圖中表示類似項(xiàng),因此,一旦某一項(xiàng)在一個(gè)附圖中被定義,則在隨后的附圖中不需要對(duì)其進(jìn)行進(jìn)一步定義和解釋。

在本發(fā)明的描述中,需要說明的是,術(shù)語“第一”、“第二”等僅用于區(qū)分描述,而不能理解為指示或暗示相對(duì)重要性。

在本發(fā)明的描述中,還需要說明的是,除非另有明確的規(guī)定和限定,術(shù)語“耦合”、“相連”、“連接”應(yīng)做廣義理解,例如,可以是固定連接,也可以是可拆卸連接,或一體地連接;可以是機(jī)械連接,也可以是電連接;可以是直接相連,也可以通過中間媒介間接相連,可以是兩個(gè)元件內(nèi)部的連通。對(duì)于本領(lǐng)域的普通技術(shù)人員而言,可以具體情況理解上述術(shù)語在本發(fā)明中的具體含義。

本發(fā)明實(shí)施例提供了一種集成芯片10,如圖1所示。該集成芯片10包括:直線流傳輸數(shù)據(jù)(Direct Current Wire Transmit Data,DCTD)解碼電路11和匹配模塊12。其中,為了簡(jiǎn)化起見,所述直線流傳輸數(shù)據(jù)解碼電路11簡(jiǎn)稱為DCTD解碼電路11。

所述DCTD解碼電路11與所述匹配模塊12耦合,所述DCTD解碼電路11用于對(duì)外部控制電路傳輸?shù)拈_槽脈沖信號(hào)進(jìn)行解碼以獲得該開槽脈沖信號(hào)中攜帶的所有控制指令,并將得到的所有控制指令傳輸給所述匹配模塊12,其中,每個(gè)控制指令對(duì)應(yīng)一個(gè)地址信息。

所述匹配模塊12用于在所接收的所有控制指令中,查找與所存儲(chǔ)的地址數(shù)據(jù)相匹配的地址信息對(duì)應(yīng)的控制指令,將所查找到的控制指令傳輸給與該查找到的控制指令的地址信息相對(duì)應(yīng)的地址端口的負(fù)載。該匹配模塊12可以是包含數(shù)據(jù)存儲(chǔ)和數(shù)據(jù)處理功能的芯片,例如,單片機(jī)、微處理控制芯片等。于本實(shí)施例中,優(yōu)選,所述匹配模塊12包括:第一控制單元121和存儲(chǔ)器122。

所述第一控制單元121分別與所述DCTD解碼電路11和所述存儲(chǔ)器122耦合,所述第一控制單元121用于在所接收的所有控制指令中,查找與所述存儲(chǔ)器122存儲(chǔ)的地址數(shù)據(jù)相匹配的地址信息對(duì)應(yīng)的控制指令,將所查找到的控制指令傳輸給與該查找到的控制指令的地址信息相對(duì)應(yīng)的地址端口的負(fù)載。

其中,所述第一控制單元121可以是一種集成電路芯片,具有信號(hào)的處理能力。該第一控制單元121可以是但不限于通用處理器,包括中央處理器(Central Processing Unit,CPU)、網(wǎng)絡(luò)處理器(Network Processor,NP)等;還可以是數(shù)字信號(hào)處理器(Digital Signal Processing,DSP)、專用集成電路(Application Specific Integrated Circuit,ASIC)、現(xiàn)成可編程門陣列(Field Programmable Gate Array,F(xiàn)PGA)或者其他可編程邏輯器件、分立門或者晶體管邏輯器件、分立硬件組件。通用處理器可以是微處理器或者該處理器也可以是任何常規(guī)的處理器等。

所述存儲(chǔ)器122與所述第一控制單元121耦合,用于存儲(chǔ)該集成芯片10的地址數(shù)據(jù)。其中,所述存儲(chǔ)器122可以是一種集成電路芯片,具有儲(chǔ)存能力。上述的存儲(chǔ)器122可以是,但不限于隨機(jī)存取存儲(chǔ)器(Random Access Memory,RAM),只讀存儲(chǔ)器(Read Only Memory,ROM),可編程只讀存儲(chǔ)器(Programmable Read-Only Memory,PROM),可擦除只讀存儲(chǔ)器(Erasable Programmable Read-Only Memory,EPROM),電可擦除只讀存儲(chǔ)器(Electric Erasable Programmable Read-Only Memory,EEPROM),閃存(Flash Memory)等。在本實(shí)施例中,優(yōu)選存儲(chǔ)器122為可擦除只讀存儲(chǔ)器。

作為另一種實(shí)施方式,如圖2所示,該集成芯片10包括:接收電路13、DCTD解碼電路11、匹配模塊12、輸出電路14和振蕩電路15。

所述接收電路13分別與所述DCTD解碼電路11和外部控制電路耦合,所述接收電路13用于接收所述外部控制電路傳輸?shù)拈_槽脈沖信號(hào),并將所述開槽脈沖信號(hào)傳輸給所述DCTD解碼電路11。

所述輸出電路14分別與所述匹配模塊12和負(fù)載耦合,所述輸出電路14將所述匹配模塊12傳輸?shù)目刂浦噶顐鬏斀o對(duì)應(yīng)該控制指令地址的地址端口的負(fù)載。于本實(shí)施例中,優(yōu)選,所述輸出電路14包括:邏輯控制元件和多個(gè)輸出端口。

所述邏輯控制元件分別與所述第一控制單元121和所述多個(gè)輸出端口中的每個(gè)輸出端口耦合。該邏輯控制元件用于接收所述第一控制單元121傳輸?shù)目刂浦噶睿鬏斔隹刂浦噶罱o與所述控制指令的地址信息相對(duì)應(yīng)的輸出端口。進(jìn)一步地,當(dāng)外部控制電路傳輸?shù)拈_槽脈沖信號(hào)包括多個(gè)控制指令時(shí),或者包括多個(gè)開槽脈沖信號(hào)時(shí),所述第一控制單元121會(huì)將查找到的控制指令發(fā)送給邏輯控制元件。邏輯控制元件會(huì)將接收到的控制指令傳輸給與該控制指令中地址信息對(duì)應(yīng)的輸出端口,從而傳輸給與之對(duì)應(yīng)的負(fù)載執(zhí)行該控制指令。

所述輸出端口用于與負(fù)載連接,所述輸出端口的數(shù)量可以是一個(gè),也可以是兩個(gè),還可以是兩個(gè)以上,于本實(shí)施例中,優(yōu)選所述輸出端口的數(shù)量為三個(gè)。應(yīng)當(dāng)理解的是,輸出端口的數(shù)量應(yīng)根據(jù)實(shí)際需求來確定,當(dāng)該集成芯片10連接的負(fù)載較多時(shí),輸出端口的數(shù)量也較多,當(dāng)該集成芯片10連接的負(fù)載較少時(shí),輸出端口的數(shù)量也較少,因此該輸出端口的數(shù)量不應(yīng)該理解成是對(duì)本發(fā)明的限制。

所述振蕩電路15分別與所述接收電路13、所述DCTD解碼電路11和所述匹配模塊12耦合,用于傳輸振蕩脈沖信號(hào)給所述接收電路13、所述DCTD解碼電路11和所述匹配模塊12。該振蕩電路15將電源輸出的電源信號(hào)轉(zhuǎn)化成低頻率振蕩脈沖信號(hào),傳輸給所述接收電路13、所述DCTD解碼電路11和所述匹配模塊12。該低頻率振蕩脈沖信號(hào)作為所述接收電路13、所述DCTD解碼電路11和所述匹配模塊12的信號(hào)源,使其能正常工作。其中,該振蕩電路15與所述匹配模塊12中的第一控制單元121耦合,傳輸該振蕩脈沖信號(hào)給所述第一控制單元121。于本實(shí)施例中,所述振蕩電路15可以是RC振蕩電路15,也可以是LC振蕩電路15。

本發(fā)明提供的一種集成芯片10的工作原理為:接收電路13將外部控制信號(hào)傳輸?shù)拈_槽脈沖信號(hào)傳輸給DCTD解碼電路11;DCTD解碼電路11對(duì)該開槽脈沖信號(hào)進(jìn)行解碼以獲得該開槽脈沖信號(hào)中攜帶的所有控制指令,并將得到的所有控制指令傳輸給所述匹配模塊12;匹配模塊12在所接收的所有控制指令中,查找與所存儲(chǔ)的地址數(shù)據(jù)相匹配的地址信息對(duì)應(yīng)的控制指令,將所查找到的控制指令傳輸給輸出電路14;所述輸出電路14將所述匹配模塊12傳輸?shù)目刂浦噶顐鬏斀o對(duì)應(yīng)該控制指令地址的的負(fù)載;該振蕩電路15將電源輸出的電源信號(hào)轉(zhuǎn)化成低頻率振蕩脈沖信號(hào),傳輸給所述接收電路13、所述DCTD解碼電路11和所述匹配模塊12。該低頻率振蕩脈沖信號(hào)作為所述接收電路13、所述DCTD解碼電路11和所述匹配模塊12的信號(hào)源,使其能正常工作。該集成芯片10針對(duì)現(xiàn)有集成電路的不足,即在使用現(xiàn)有產(chǎn)品時(shí)需要對(duì)每個(gè)集成電路配置地址,該電路才能將對(duì)應(yīng)的控制指令輸送給對(duì)應(yīng)該地址的負(fù)載,既耗費(fèi)人工和材料,因此在使用現(xiàn)有產(chǎn)品時(shí),帶來了諸多不便。本發(fā)明提供的集成芯片10在應(yīng)用中無須人工配置地址,且能完全識(shí)別外部控制電路的尋址地址,具備高效率和節(jié)省工時(shí)以及降低成本等諸多優(yōu)點(diǎn)。同時(shí)該集成芯片10只需要從外部控制電路中取正負(fù)極兩根線,并不需要額外添加數(shù)據(jù)線便可接收外部控制電路發(fā)送的控制信號(hào),因此大大簡(jiǎn)化了電路之間的布線,使其結(jié)構(gòu)更加簡(jiǎn)單,給產(chǎn)品的裝配帶來諸多便捷。

本發(fā)明實(shí)施例還提供了一種控制系統(tǒng)20,如圖3所示。該控制系統(tǒng)20包括:控制電路21、負(fù)載22和上述的集成芯片10。

所述控制電路21與所述集成芯片10耦合,所述控制電路21用于產(chǎn)生控制信號(hào),并將該控制信號(hào)轉(zhuǎn)化為開槽脈沖信號(hào)傳輸給所述集成芯片10中的DCTD解碼電路11。于本實(shí)施例中,優(yōu)選所述控制電路21包括:第二控制單元211、信號(hào)轉(zhuǎn)化電路212和穩(wěn)壓電路213,如圖4所示。

所述第二控制單元211用于產(chǎn)生控制信號(hào),并傳輸該控制信號(hào)給信號(hào)轉(zhuǎn)化電路212。進(jìn)一步地,所述第二控制單元211與所述信號(hào)轉(zhuǎn)化電路212耦合。其中,所述第二控制單元211可以是一種集成電路芯片,具有信號(hào)的處理能力。該第二控制單元211可以是但不限于通用處理器,包括中央處理器(Central Processing Unit,CPU)、網(wǎng)絡(luò)處理器(Network Processor,NP)等;還可以是數(shù)字信號(hào)處理器(Digital Signal Processing,DSP)、專用集成電路(Application Specific Integrated Circuit,ASIC)、現(xiàn)成可編程門陣列(Field Programmable Gate Array,F(xiàn)PGA)或者其他可編程邏輯器件、分立門或者晶體管邏輯器件、分立硬件組件。通用處理器可以是微處理器或者該處理器也可以是任何常規(guī)的處理器等。

其中,所述第二控制單元211與所述第一控制單元121可以相同,也可以不同,在此不作進(jìn)一步限定。

所述信號(hào)轉(zhuǎn)化電路212用于接收所述第二控制單元211傳輸?shù)目刂菩盘?hào),并將所述控制信號(hào)轉(zhuǎn)換為開槽脈沖信號(hào)傳輸給所述集成芯片10中的DCTD解碼電路11。于本實(shí)施例中,優(yōu)選,所述信號(hào)轉(zhuǎn)化電路212包括:編碼器2121和開槽脈沖發(fā)生器2122。

所述編碼器2121分別與所述開槽脈沖發(fā)生器2122和所述第二控制單元211耦合。該編碼器2121用于將第二控制單元211傳輸?shù)目刂菩盘?hào)進(jìn)行編碼,并將編碼后的控制信號(hào)傳輸給開槽脈沖發(fā)生器2122。該編碼器2121可以按照預(yù)先設(shè)定的規(guī)則將接收的信號(hào)或者數(shù)據(jù)轉(zhuǎn)換成規(guī)定的電脈沖信號(hào)。于本實(shí)施例中,該編碼器2121可以是目前市面上常用的編碼器,例如,增量型編碼器、主軸編碼器、絕對(duì)式編碼器、EC11編碼器、光電編碼器等等。

所述開槽脈沖發(fā)生器2122用于將接收到的編碼信號(hào)轉(zhuǎn)化為開槽脈沖信號(hào)并傳輸給接收電路13。進(jìn)一步地,該開槽脈沖信號(hào)分別與所述編碼器2121和接收電路13耦合。該開槽脈沖信號(hào)接收到編碼器2121傳輸?shù)木幋a信號(hào)后將其轉(zhuǎn)化為開槽脈沖信號(hào),并通過該開槽脈沖發(fā)生器2122與接收電路13之間的電源線將該開槽脈沖信號(hào)傳輸給接收電路13。

為了保證在輸入電壓或者電路參數(shù)等發(fā)生變化時(shí),輸出信號(hào)仍然能穩(wěn)定在一范圍內(nèi),該控制電路21還包括穩(wěn)壓電路213。進(jìn)一步地,該穩(wěn)壓電路213分別與所述第二控制單元211、電源和信號(hào)轉(zhuǎn)化電路212耦合,所述穩(wěn)壓電路213將電源傳輸?shù)妮斎腚妷恨D(zhuǎn)化為穩(wěn)定的直流電源傳輸給第二控制單元211和信號(hào)轉(zhuǎn)化電路212。

其中,所述穩(wěn)壓電路213就是指能夠在輸入電壓、電路參數(shù)等發(fā)生變化時(shí)依然能保持輸出電壓恒定的電路,且能夠提供穩(wěn)定的直流電源。

所述負(fù)載22與所述集成芯片10中的輸出電路14耦合,于本實(shí)施例中,為了更加清楚地說明該控制電路21、集成芯片10及負(fù)載22之間的關(guān)系,特以發(fā)光二極管進(jìn)行舉例說明,如圖5所示。其中,應(yīng)當(dāng)理解的是,該負(fù)載22包括但不限于該發(fā)光二極管。

于本實(shí)施例中,優(yōu)選發(fā)光二極管的數(shù)量為三個(gè),應(yīng)當(dāng)理解的是,該發(fā)光二極管的數(shù)量可以為一個(gè),也可以為兩個(gè),還可以為三個(gè)以上;或者將發(fā)光二極管用別的器件代替,例如,三極管、電阻等其他器件,因此該發(fā)光二極管以及二極管的數(shù)量不應(yīng)理解成是對(duì)本發(fā)明的限制。

其中,該控制電路21的正輸出端通過電源線與該集成芯片10的VDD端連接,該控制電路21的負(fù)輸出端通過電源線與該集成芯片10的VSS端連接,該集成芯片10的輸出端OUTB與發(fā)光二極管B的一端連接,該發(fā)光二極管B的另一端與該控制電路21的正輸出端連接;該集成芯片10的輸出端OUTR與發(fā)光二極管R的一端連接,該發(fā)光二極管R的另一端與該控制電路21的正輸出端連接;該集成芯片10的輸出端OUTG與發(fā)光二極管G的一端連接,該發(fā)光二極管G的另一端與該控制電路21的正輸出端連接。

其中,優(yōu)選地,該發(fā)光二極管B的一端為負(fù)極端,該發(fā)光二極管B的另一端為正極端;該發(fā)光二極管R的一端為負(fù)極端,該發(fā)光二極管R的另一端為正極端;該發(fā)光二極管G的一端為負(fù)極端,該發(fā)光二極管G的另一端為正極端。輸出端OUTB、輸出端OUTR和輸出端OUTG均為該集成芯片10的負(fù)輸出端口。

該控制系統(tǒng)20只需要從控制電路21中取正負(fù)極兩根線與集成芯片10連接,該集成芯片10并不需要額外添加數(shù)據(jù)線便可接收控制電路21發(fā)送的控制信號(hào),該集成芯片10識(shí)別出該控制信號(hào)后,根據(jù)不同的信號(hào)實(shí)現(xiàn)不同的輸出控制,例如控制不同發(fā)光二極管的常亮、閃爍等。

本發(fā)明實(shí)施例還提供了一種發(fā)光管30,如圖6所示。該發(fā)光管30包括:管殼31、發(fā)光芯片32和上述的集成芯片10。

所述集成芯片10與所述發(fā)光芯片32耦合,且均封裝于所述管殼31內(nèi)。于本實(shí)施例中,所述發(fā)光芯片32的數(shù)量可以是1個(gè),也可以是2個(gè),還可以是2個(gè)以上。于本實(shí)施例中,優(yōu)選所述發(fā)光芯片32的數(shù)量為三個(gè),即紅色發(fā)光芯片、綠色發(fā)光芯片、藍(lán)色發(fā)光芯片。其中紅色發(fā)光芯片是指該發(fā)光芯片發(fā)出的光的顏色是紅色的,綠色發(fā)光芯片和藍(lán)色發(fā)光芯片與此類似,為了避免累贅,不再敘述。

為了使好發(fā)光管30的原理更加清楚、明白,于本實(shí)施例中,以發(fā)光二極管進(jìn)行舉例說明。即將集成芯片10與紅色LED芯片、藍(lán)色LED芯片和綠色LED芯片一起封裝于該管殼31內(nèi)。其中,所述集成芯片10封裝于該管殼31的負(fù)極,所述發(fā)光芯片32(例如,紅色LED芯片、藍(lán)色LED芯片和綠色LED芯片等)封裝于該管殼31的正極。

應(yīng)當(dāng)理解的是,該發(fā)光芯片32和集成芯片10可以通過不同的殼體及模條封裝成不同的外形,例如#3、#5、#8、食人魚、5050、3528等。因此該發(fā)光芯片32和集成芯片10封裝的形狀不應(yīng)理解成是對(duì)本發(fā)明的限制。

其中,該集成芯片10與發(fā)光芯片32的電路連接圖如圖7所示。該集成芯片10的VDD端與外部電源端連接,該集成芯片10的VSS端接地,該集成芯片10的輸出端OUTB與發(fā)光二極管B的一端連接,該發(fā)光二極管B的另一端與集成芯片10的VDD端連接;該集成芯片10的輸出端OUTR與發(fā)光二極管R的一端連接,該發(fā)光二極管R的另一端與集成芯片10的VDD端連接;該集成芯片10的輸出端OUTG與發(fā)光二極管G的一端連接,該發(fā)光二極管G的另一端與集成芯片10的VDD端連接。

其中,優(yōu)選地,該發(fā)光二極管B的一端為負(fù)極端,該發(fā)光二極管B的另一端為正極端;該發(fā)光二極管R的一端為負(fù)極端,該發(fā)光二極管R的另一端為正極端;該發(fā)光二極管G的一端為負(fù)極端,該發(fā)光二極管G的另一端為正極端。輸出端OUTB、輸出端OUTR和輸出端OUTG均為該集成芯片10的負(fù)輸出端口。

其中,該發(fā)光管30采用的集成芯片10是采用DCTD協(xié)議(Direct Current Wire Transmit Data,DCTD)來實(shí)現(xiàn)LED芯片的點(diǎn)亮控制,該集成芯片10通過接收不同的控制指令,并識(shí)別出該控制指令的地址,將相應(yīng)的控制指令輸送給對(duì)應(yīng)該控制指令的地址端口的發(fā)光芯片32,從而控制不同的發(fā)光芯片32的運(yùn)行狀態(tài)。例如,用上位機(jī)在驅(qū)動(dòng)LED燈的電源線上傳輸一串開槽脈沖信號(hào),該LED等內(nèi)部的集成芯片10將該開槽脈沖信號(hào)進(jìn)行解碼并識(shí)別出該開槽脈沖信號(hào)中攜帶的所有控制指令,查找與存儲(chǔ)的地址數(shù)據(jù)相匹配的地址信息對(duì)應(yīng)的控制指令,將所查找到的控制指令傳輸給與該查找到的控制指令的地址信息相對(duì)應(yīng)的發(fā)光芯片32,例如(紅色LED芯片、藍(lán)色LED芯片和/或綠色LED芯片),進(jìn)而控制LED的顏色和花樣。

綜上所述,本發(fā)明實(shí)施例提供了一種集成芯片及控制系統(tǒng)、發(fā)光管。該集成芯片不需要人工配置地址,且能完全識(shí)別外部控制電路的尋址地址,更進(jìn)一步優(yōu)化了控制元件間的線路連接,簡(jiǎn)化了連接電線的用量、以及裝配工時(shí),具備高效率和節(jié)省工時(shí)以及降低成本等諸多優(yōu)點(diǎn)。同時(shí)該集成芯片只需要從外部控制電路中取正負(fù)極兩根線,并不需要額外添加數(shù)據(jù)線便可接收外部控制電路發(fā)送的控制信號(hào),因此大大簡(jiǎn)化了電路之間的布線,使其結(jié)構(gòu)更加簡(jiǎn)單,給產(chǎn)品的裝配帶來諸多便捷。以及應(yīng)用該集成芯片的控制系統(tǒng)與應(yīng)用該集成芯片的發(fā)光管等設(shè)備及系統(tǒng)效率都得到了明顯提高、既省時(shí)又節(jié)約成本。例如,應(yīng)用該集成芯片的控制系統(tǒng),不需要額外添加數(shù)據(jù)線,只需要正負(fù)極兩根線可接收外部控制電路發(fā)送的控制信號(hào)。簡(jiǎn)化了線路連接,便于發(fā)生故障時(shí)能及時(shí)排除故障、提高了維修速度,同時(shí)也提高了系統(tǒng)等的調(diào)試、效率等。

以上所述僅為本發(fā)明的優(yōu)選實(shí)施例而已,并不用于限制本發(fā)明,對(duì)于本領(lǐng)域的技術(shù)人員來說,本發(fā)明可以有各種更改和變化。凡在本發(fā)明的精神和原則之內(nèi),所作的任何修改、等同替換、改進(jìn)等,均應(yīng)包含在本發(fā)明的保護(hù)范圍之內(nèi)。

當(dāng)前第1頁1 2 3 
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1