分頻系統(tǒng)及輸入電平觸發(fā)元件的制作方法【專利摘要】一種分頻電路及輸入電平觸發(fā)元件,分頻系統(tǒng)包括:控制電路;第一多輸入共享輸入電平觸發(fā)元件MILTD,用于接收第一分頻信號(hào)以根據(jù)第一時(shí)鐘信號(hào)的電平產(chǎn)生一回饋信號(hào),或接收第二分頻信號(hào)以根據(jù)第二時(shí)鐘信號(hào)的電平產(chǎn)生回饋信號(hào);第一輸入電平觸發(fā)群組ILTG,若被控制而啟動(dòng)時(shí),根據(jù)該回饋信號(hào)產(chǎn)生第一分頻信號(hào)至第一MILTD,若被控制而為非啟動(dòng)時(shí),輸出一固定電壓至該第一MILTD;第二ILTG,若被控制而啟動(dòng)時(shí),根據(jù)回饋信號(hào)產(chǎn)生該第二分頻信號(hào)至第一MILTD,若被控制而為非啟動(dòng)時(shí),輸出固定電壓至第一MILTD。其中該第一ILTG與第一MILTD一起運(yùn)作而提供第一分頻比,該第二ILTG與該第一MILTD一起運(yùn)作而提供第二分頻比。本發(fā)明可節(jié)省電路面積及功率消耗,整體噪聲表現(xiàn)也可獲得改善?!緦@f(shuō)明】分頻系統(tǒng)及輸入電平觸發(fā)元件【【
技術(shù)領(lǐng)域:
】】[0001]本案有關(guān)于輸入電平觸發(fā)元件以及分頻系統(tǒng),特別有關(guān)于一種可作為多工器的輸入電平觸發(fā)元件以及包含此類輸入電平觸發(fā)元件的分頻系統(tǒng)?!尽?br>背景技術(shù):
】】[0002]圖1所示為現(xiàn)有的分頻系統(tǒng)的模塊圖。如第1圖所示,輸入電平觸發(fā)元件(inputleveltriggeringdevice,簡(jiǎn)稱為ILTD)D_1、D_2、D_3以及D_4以串聯(lián)方式f禹接。至少兩個(gè)輸入電平觸發(fā)元件可形成一分頻元件,分頻元件的分頻比由輸入電平觸發(fā)元件的數(shù)量決定。在此例中,每?jī)蓚€(gè)輸入電平觸發(fā)元件組成一分頻元件,因此會(huì)產(chǎn)生具有不同頻率的分頻信號(hào)FDS_1、FDS_2。多工器M用以選擇分頻信號(hào)FDS_1、FDS_2其中之一來(lái)輸出。[0003]多工器M的輸出可作為一分頻輸出信號(hào)FD0,也可作為輸入到輸入電平觸發(fā)元件D_1的輸入信號(hào)INS。[0004]分頻信號(hào)可如圖1所示由偶數(shù)個(gè)輸入電平觸發(fā)元件產(chǎn)生,但也可由奇數(shù)個(gè)輸入電平觸發(fā)元件產(chǎn)生。[0005]然而此類分頻系統(tǒng)因?yàn)榫哂休^多的多工器以及多數(shù)串聯(lián)的輸入電平觸發(fā)元件,可能具有較大的負(fù)載。多工器也可能使信號(hào)具有較大的相位噪聲并消耗較多電流。【【
發(fā)明內(nèi)容】】[0006]因此,本發(fā)明實(shí)施例一目的為提供一種分頻系統(tǒng),其包含可作為多工器的輸入電平觸發(fā)元件。[0007]本發(fā)明實(shí)施例另一目的為提供一種可作為多工器的輸入電平觸發(fā)元件。[0008]本發(fā)明實(shí)施例提供了一種分頻系統(tǒng),其包含一控制電路、一第一多輸入共享輸入電平觸發(fā)元件、一第一輸入電平觸發(fā)群組、以及一第二輸入電平觸發(fā)群組。第一多輸入共享輸入電平觸發(fā)兀件包含一第一輸入端、一第二輸入端、一第一時(shí)鐘端以及一第二時(shí)鐘端,其中該第一多輸入共享輸入電平觸發(fā)元件于該第一輸入端接收一第一分頻信號(hào)以根據(jù)該第一時(shí)鐘端接收的一第一時(shí)鐘信號(hào)的電平產(chǎn)生一回饋信號(hào),或是于該第二輸入端接收一第二分頻信號(hào)以根據(jù)該第二時(shí)鐘端接收的一第二時(shí)鐘信號(hào)的電平產(chǎn)生該回饋信號(hào)。第一輸入電平觸發(fā)群組包含至少一輸入電平觸發(fā)元件,若被該控制電路控制而啟動(dòng)時(shí),根據(jù)該回饋信號(hào)產(chǎn)生該第一分頻信號(hào)至該第一多輸入共享輸入電平觸發(fā)元件,若被該控制電路控制而為非啟動(dòng)時(shí),輸出一固定電壓至該第一多輸入共享輸入電平觸發(fā)兀件。第二輸入電平觸發(fā)群組包含至少一輸入電平觸發(fā)元件,若被該控制電路控制而啟動(dòng)時(shí),根據(jù)該回饋信號(hào)產(chǎn)生該第二分頻信號(hào)至該第一多輸入共享輸入電平觸發(fā)元件,若被該控制電路控制而為非啟動(dòng)時(shí),輸出該固定電壓至該第一多輸入共享輸入電平觸發(fā)兀件。其中該第一輸入電平觸發(fā)群組與該第一多輸入共享輸入電平觸發(fā)元件一起運(yùn)作而提供一第一分頻比,且該第二輸入電平觸發(fā)群組與該第一多輸入共享輸入電平觸發(fā)元件一起運(yùn)作而提供一第二分頻比。[0009]本發(fā)明實(shí)施例另揭露一種多輸入共享輸入電平觸發(fā)兀件,包含:一鎖存電路;一第一接收電路,用以接收一第一輸入信號(hào)以及一第一時(shí)鐘信號(hào);一第二接收電路,用以接收一第二輸入信號(hào)以及一第二時(shí)鐘信號(hào)。其中該鎖存電路根據(jù)該第一輸入信號(hào)以及該第一時(shí)鐘信號(hào)的一電平產(chǎn)生一輸出信號(hào),或根據(jù)該第二輸入信號(hào)以及該第二時(shí)鐘信號(hào)的一電平產(chǎn)生該輸出信號(hào)。[0010]根據(jù)本發(fā)明實(shí)施例,分頻系統(tǒng)可共享至少一多輸入共享輸入電平觸發(fā)元件且具有多輸入的多輸入共享輸入電平觸發(fā)元件可作為一多工器。藉此可省去現(xiàn)有技術(shù)中的多工器,以節(jié)省電路面積及功率消耗,整體噪聲表現(xiàn)也可獲得改善?!尽緦@綀D】【附圖說(shuō)明】】[0011]圖1所示為現(xiàn)有的分頻系統(tǒng)的電路示意圖;[0012]圖2所示為依據(jù)本發(fā)明第一實(shí)施例的分頻系統(tǒng)的電路示意圖;[0013]圖3所示為圖2所示分頻系統(tǒng)的詳細(xì)結(jié)構(gòu)的電路圖;[0014]圖4所示為圖3所示分頻系統(tǒng)的更詳細(xì)結(jié)構(gòu)的電路圖;[0015]圖5A所示為依據(jù)本發(fā)明第二實(shí)施例的分頻系統(tǒng)的電路示意圖;[0016]圖5B所示為依據(jù)本發(fā)明第三實(shí)施例的分頻系統(tǒng)的電路示意圖;[0017]圖6所示為依據(jù)本發(fā)明第四實(shí)施例的分頻系統(tǒng)的電路示意圖;[0018]圖7A所示為依據(jù)本發(fā)明第五實(shí)施例的分頻系統(tǒng)的電路示意圖;[0019]圖7B所示為根據(jù)本發(fā)明第六實(shí)施例的分頻系統(tǒng)的電路示意圖;[0020]圖8所示為圖7A所示實(shí)施例的更詳細(xì)的電路結(jié)構(gòu);[0021]圖9所示為依據(jù)本發(fā)明實(shí)施例的一種多輸入共享輸入電平觸發(fā)元件的詳細(xì)結(jié)構(gòu)的電路圖;[0022]圖10所示為依據(jù)本發(fā)明實(shí)施例的另一種多輸入共享輸入電平觸發(fā)元件的詳細(xì)結(jié)構(gòu)的電路圖?!尽揪唧w實(shí)施方式】】[0023]在說(shuō)明書當(dāng)中使用了某些詞匯來(lái)指稱特定的元件。本領(lǐng)域的技術(shù)人員應(yīng)可理解,硬件制造商可能會(huì)用不同的名詞來(lái)稱呼同一個(gè)元件。本說(shuō)明書并不以名稱的差異來(lái)作為區(qū)分元件的方式,而是以元件在功能上的差異來(lái)作為區(qū)分的準(zhǔn)則。在通篇說(shuō)明書當(dāng)中所提及的「包含」為一開放式的用語(yǔ),故應(yīng)解釋成「包含但不限定于」。此外,「耦接」一詞在此包含任何直接及間接的電氣連接手段,因此,若文中描述一第一裝置耦接于一第二裝置,則代表該第一裝置可直接電氣連接于該第二裝置,或者透過(guò)其他裝置或連接手段間接地電氣連接至該第二裝置。[0024]圖2所示為依據(jù)本發(fā)明實(shí)施例的一種分頻系統(tǒng)的電路示意圖。如圖2所示,分頻系統(tǒng)200包含一控制電路CC、一第一多輸入共享輸入電平觸發(fā)兀件(multiinputleveltriggeringdevice,簡(jiǎn)稱為MILTD)MD_1、一第一輸入電平觸發(fā)群組G_1(inputleveltriggeringgroup,簡(jiǎn)稱為ILTG)、以及一第二輸入電平觸發(fā)群組6_2。第一多輸入共享輸入電平觸發(fā)元件MD_1包含一第一輸入端IN_1、一第二輸入端IN_2、一第一時(shí)鐘端INC_1以及一第二時(shí)鐘端INC_2。第一多輸入共享輸入電平觸發(fā)元件MD_1于第一輸入端IN_1接收一第一分頻信號(hào)FDS_1以根據(jù)第一時(shí)鐘端INC_1接收的一第一時(shí)鐘信號(hào)CLKl(或^I)的電平產(chǎn)生一回饋信號(hào)FBS,或是于第二輸入端IN_2接收一第二分頻信號(hào)FDS_2以根據(jù)第二時(shí)鐘端INC_2接收的一第二時(shí)鐘信號(hào)CLK2(或)的電平產(chǎn)生回饋信號(hào)FBS。回饋信號(hào)FBS可作為第一輸入電平觸發(fā)群組G_1或第二輸入電平觸發(fā)群組G_2的輸入,也可作為整個(gè)系統(tǒng)的分頻輸出信號(hào)FDO。[0025]第一輸入電平觸發(fā)群組G_1包含至少一輸入電平觸發(fā)元件,若被控制電路CC控制而啟動(dòng)時(shí),根據(jù)回饋信號(hào)FBS產(chǎn)生第一分頻信號(hào)FDS_1至第一輸入端IN_1。[0026]第一輸入電平觸發(fā)群組G_1若被控制電路CC控制而為非啟動(dòng)時(shí),輸出一固定電壓至第一多輸入共享輸入電平觸發(fā)元件MD_1。藉由這樣的做法,第一多輸入共享輸入電平觸發(fā)元件MD_1不會(huì)根據(jù)第一時(shí)鐘信號(hào)CLKl(或茂石)的電平改變其輸出。也就是說(shuō),第一輸入電平觸發(fā)群組G_1并不會(huì)啟動(dòng)第一多輸入共享輸入電平觸發(fā)元件MD_1。[0027]第二輸入電平觸發(fā)群組G_2包含至少一輸入電平觸發(fā)元件,若被控制電路CC控制而啟動(dòng)時(shí),根據(jù)回饋信號(hào)FBS產(chǎn)生第二分頻信號(hào)FDS_2至第二輸入端IN_2。[0028]第二輸入電平觸發(fā)群組6_2若被控制電路CC控制而為非啟動(dòng)時(shí),輸出一固定電壓至第一多輸入共享輸入電平觸發(fā)元件MD_1。藉由這樣的做法,第一多輸入共享輸入電平觸發(fā)元件MD_1不會(huì)根據(jù)第二時(shí)鐘信號(hào)CLK2(或)的電平改變其輸出。也就是說(shuō),第二輸入電平觸發(fā)群組G_2并不會(huì)啟動(dòng)第一多輸入共享輸入電平觸發(fā)元件MD_1。[0029]分頻比與分頻路徑中輸入電平觸發(fā)元件的總數(shù)相關(guān)。更詳細(xì)的說(shuō),若第一輸入電平觸發(fā)群組G_1啟動(dòng),分頻比與多輸入共享輸入電平觸發(fā)元件的數(shù)量和第一輸入電平觸發(fā)群組G_1中的輸入電平觸發(fā)元件的數(shù)量有關(guān)。同樣的,若第二輸入電平觸發(fā)群組G_2啟動(dòng),分頻比與多輸入共享輸入電平觸發(fā)元件的數(shù)量和第二輸入電平觸發(fā)群組6_2中的輸入電平觸發(fā)元件的數(shù)量有關(guān)。藉由圖2所示的模塊示意圖,可讓分頻輸出信號(hào)FDO具有所需的頻率。于一實(shí)施例中,第一輸入電平觸發(fā)群組G_1和第二輸入電平觸發(fā)群組G_2不會(huì)同時(shí)啟動(dòng)。[0030]第一輸入電平觸發(fā)群組G_1和第二輸入電平觸發(fā)群組G_2可包含相同數(shù)量的輸入電平觸發(fā)元件,因此在與第一多輸入共享輸入電平觸發(fā)元件MD_1共同運(yùn)作時(shí)可提供相同的分頻比。相反的,第一輸入電平觸發(fā)群組G_1和第二輸入電平觸發(fā)群組G_2可包含不同數(shù)量的輸入電平觸發(fā)元件,因此在與第一多輸入共享輸入電平觸發(fā)元件MD_1共同運(yùn)作時(shí)可提供不同的分頻比。[0031]圖3所示為圖2所示分頻系統(tǒng)的詳細(xì)結(jié)構(gòu)的電路圖。請(qǐng)留意為了便于了解,圖2中的控制電路CC在此并未不出。如圖3所不,第一輸入電平觸發(fā)群組G_1包含一輸入電平觸發(fā)元件〇_1,而第二輸入電平觸發(fā)群組G_2包含三輸入電平觸發(fā)元件D_2、D_3以及D_4。因此第一輸入電平觸發(fā)群組G_1和第二輸入電平觸發(fā)群組G_2可分別和第一多輸入共享輸入電平觸發(fā)元件MD_1共同運(yùn)作而提供不同的分頻比,藉以產(chǎn)生具有不同頻率的回饋信號(hào)FBS。然而,請(qǐng)留意每一輸入電平觸發(fā)群組中的輸入電平觸發(fā)元件的數(shù)量并不受限于圖3中的實(shí)施例。[0032]在圖3的實(shí)施例中,若第一輸入電平觸發(fā)群組G_1啟動(dòng),輸出端0UT_1輸出第一分頻信號(hào)FDS_1至第一多輸入共享輸入電平觸發(fā)元件MD_1。若第一輸入電平觸發(fā)群組G_1未啟動(dòng),輸出端〇UT_l保持一固定電壓使得第一輸入電平觸發(fā)群組G_1不會(huì)啟動(dòng)第一多輸入共享輸入電平觸發(fā)元件MD_1。請(qǐng)留意輸出端0UT_1在此例中雖然示為單一端,但若第一分頻信號(hào)FDS_1為一差分信號(hào),輸出端0UT_1可代表兩輸出端。[0033]同樣的,若第二輸入電平觸發(fā)群組G_2啟動(dòng),輸出端0UT_2輸出第二分頻信號(hào)FDS_2至第一多輸入共享輸入電平觸發(fā)兀件MD_1。若第二輸入電平觸發(fā)群組G_2未啟動(dòng),輸出端0UT_2保持一固定電壓使得第二輸入電平觸發(fā)群組6_2不會(huì)啟動(dòng)第一多輸入共享輸入電平觸發(fā)元件MD_1。請(qǐng)留意輸出端0UT_2在此例中雖然示為單一端,但若第二分頻信號(hào)FDS_2為一差分信號(hào),輸出端0UT_2可代表兩輸出端。[0034]此外,在圖3所示的實(shí)施例中,第一輸入電平觸發(fā)群組G_1和第二輸入電平觸發(fā)群組6_2分別包含第一開關(guān)SW_1以及第二開關(guān)SW_2。在一實(shí)施例中,第一多輸入共享輸入電平觸發(fā)兀件MD_1的接收晶體管為NMOSFET(NMetal-Oxide-SemiconductorField-EffectTransistor,N型金屬氧化物半導(dǎo)體場(chǎng)效晶體管)。接收晶體管用以接收第一輸入電平觸發(fā)群組G_1和第二輸入電平觸發(fā)群組G_2的輸出。在此例中,第一開關(guān)SW_1以及第二開關(guān)SW_2耦接第一輸入電平觸發(fā)群組G_1和第二輸入電平觸發(fā)群組G_2的輸入電平觸發(fā)元件的電源端。若希望第一輸入電平觸發(fā)群組G_1為啟動(dòng)而第二輸入電平觸發(fā)群組G_2為非啟動(dòng),第一開關(guān)SW_1被圖2中的控制電路CC控制而耦接一預(yù)定電壓VCC而第二開關(guān)SW_2被圖2中的控制電路CC控制而耦接地端GND,藉此第一輸入電平觸發(fā)群組G_1的輸入電平觸發(fā)元件會(huì)耦接預(yù)定電壓VCC(即輸入電平觸發(fā)元件的操作電壓)。[0035]相反的,若希望第二輸入電平觸發(fā)群組G_2為啟動(dòng)而第一輸入電平觸發(fā)群組G_1為非啟動(dòng),第一開關(guān)SW_1被圖2中的控制電路CC控制而耦接地端GND,而第二開關(guān)SW_2被圖2中的控制電路CC控制而耦接預(yù)定電壓VCC,藉此第二輸入電平觸發(fā)群組G_2的輸入電平觸發(fā)元件會(huì)耦接預(yù)定電壓VCC(即輸入電平觸發(fā)元件的操作電源)。[0036]在另一實(shí)施例中,第一多輸入共享輸入電平觸發(fā)元件MD_1的接收晶體管為PM0SFET(PMetal-Oxide-SemiconductorField-EffectTransistor,P型金屬氧化物半導(dǎo)體場(chǎng)效晶體管)。接收晶體管用以接收第一輸入電平觸發(fā)群組6_1和第二輸入電平觸發(fā)群組G_2的輸出。在此例中,第一開關(guān)SW_1和第二開關(guān)SW_2耦接第一輸入電平觸發(fā)群組G_1和第二輸入電平觸發(fā)群組G_2的輸入電平觸發(fā)元件的地端。此例中,第一開關(guān)SW_1和第二開關(guān)SW_2的動(dòng)作與接收晶體管為NMOSFET時(shí)的狀況是相反的,在此不再贅述。[0037]請(qǐng)留意前述開關(guān)可被視為包含在控制電路CC中。然而,前述開關(guān)也可被其他元件取代而執(zhí)行相同功能。因此,圖3所示實(shí)施例的第一輸入電平觸發(fā)群組G_1和第二輸入電平觸發(fā)群組G_2的動(dòng)作可簡(jiǎn)示為:其中若該第一輸入電平觸發(fā)群組為啟動(dòng)且該第二輸入電平觸發(fā)群組為非啟動(dòng),該第一輸入電平觸發(fā)群組中的該輸入電平觸發(fā)元件被該控制電路控制以耦接一第一預(yù)定電壓電平且該第二輸入電平觸發(fā)群組中的該輸入電平觸發(fā)元件被該控制電路控制以耦接一第二預(yù)定電壓電平;其中若該第一輸入電平觸發(fā)群組為非啟動(dòng)且該第二輸入電平觸發(fā)群組為啟動(dòng),該第一輸入電平觸發(fā)群組中的該輸入電平觸發(fā)元件被該控制電路控制以耦接該第二預(yù)定電壓電平且該第二輸入電平觸發(fā)群組中的該輸入電平觸發(fā)元件被該控制電路控制以耦接該第一預(yù)定電壓電平。[0038]有關(guān)接收晶體管的詳細(xì)內(nèi)容,將于圖9和圖10中描述。[0039]藉由前述方式,輸出端〇UT_l或0UT_2將于第一輸入電平觸發(fā)群組G_1或第二輸入電平觸發(fā)群組6_2為非啟動(dòng)時(shí)輸出一地電壓,以避免輸入電平觸發(fā)元件的漏電流。而且,藉由此機(jī)制,第一輸入電平觸發(fā)群組G_1或第二輸入電平觸發(fā)群組G_2為非啟動(dòng)時(shí),第一多輸入共享輸入電平觸發(fā)元件MD_1中的鎖存電路將不會(huì)受到分頻信號(hào)FDS_1或FDS_2的影響。[0040]圖3的實(shí)施例中,第一輸入電平觸發(fā)群組G_1和第一多輸入共享輸入電平觸發(fā)元件MD_1形成的分頻路徑提供了值為2的分頻比,而第二輸入電平觸發(fā)群組G_2和第一多輸入共享輸入電平觸發(fā)元件MD_1形成的分頻路徑提供了值為4的分頻比。[0041]圖4所示為圖3所示實(shí)施例的更詳細(xì)結(jié)構(gòu)的電路圖。請(qǐng)留意有些符號(hào)和信號(hào)在圖4中為了方便并未示出。在圖4的實(shí)施例中,輸入電平觸發(fā)元件D_l,D_2,D_3以及D_4為包含單一D端以及單一時(shí)鐘端G的輸入電平觸發(fā)元件,而第一多輸入共享輸入電平觸發(fā)元件MD_1包含多個(gè)D端(即第一輸入端IN_1以及第二輸入端IN_2)以及單一時(shí)鐘端G(也可為多個(gè)時(shí)鐘端)。在此例中,第一多輸入共享輸入電平觸發(fā)元件MD_1的&端輸出回饋信號(hào)FBS至第一輸入電平觸發(fā)群組G_1或第二輸入電平觸發(fā)群組G_2。輸入電平觸發(fā)元件D_l,D_2的D端分別接收回饋信號(hào)FBS。[0042]對(duì)應(yīng)于一分頻路徑中的輸入電平觸發(fā)元件的數(shù)量,輸入電平觸發(fā)元件可對(duì)應(yīng)不同的真值表(truthtable)。分頻路徑指的是第一多輸入共享輸入電平觸發(fā)元件MD_1加上第一輸入電平觸發(fā)群組G_1或第二輸入電平觸發(fā)群組G_2。若分頻路徑中的輸入電平觸發(fā)元件的個(gè)數(shù)為偶數(shù),輸入電平觸發(fā)元件對(duì)應(yīng)真值表Tl,其代表Q的輸出由相同的時(shí)鐘電平觸發(fā)。相反的,若分頻路徑中的輸入電平觸發(fā)元件的個(gè)數(shù)為奇數(shù),輸入電平觸發(fā)元件對(duì)應(yīng)真值表T2,其代表Q的輸出由不同的時(shí)鐘電平觸發(fā)。而且,在一實(shí)施例中,輸入電平觸發(fā)兀件以及多輸入共享輸入電平觸發(fā)元件(也就是MD_1)的輸入為差分信號(hào)?!緳?quán)利要求】1.一種分頻系統(tǒng),其特征在于,包含:一控制電路;一第一多輸入共享輸入電平觸發(fā)元件,包含一第一輸入端、一第二輸入端、一第一時(shí)鐘端以及一第二時(shí)鐘端,其中該第一多輸入共享輸入電平觸發(fā)兀件于該第一輸入端接收一第一分頻信號(hào)以根據(jù)該第一時(shí)鐘端接收的一第一時(shí)鐘信號(hào)的電平產(chǎn)生一回饋信號(hào),或是于該第二輸入端接收一第二分頻信號(hào)以根據(jù)該第二時(shí)鐘端接收的一第二時(shí)鐘信號(hào)的電平產(chǎn)生該回饋信號(hào);一第一輸入電平觸發(fā)群組,包含至少一輸入電平觸發(fā)元件,若被該控制電路控制而啟動(dòng)時(shí),根據(jù)該回饋信號(hào)產(chǎn)生該第一分頻信號(hào)至該第一多輸入共享輸入電平觸發(fā)元件,若被該控制電路控制而為非啟動(dòng)時(shí),輸出一固定電壓至該第一多輸入共享輸入電平觸發(fā)兀件;以及一第二輸入電平觸發(fā)群組,包含至少一輸入電平觸發(fā)元件,若被該控制電路控制而啟動(dòng)時(shí),根據(jù)該回饋信號(hào)產(chǎn)生該第二分頻信號(hào)至該第一多輸入共享輸入電平觸發(fā)元件,若被該控制電路控制而為非啟動(dòng)時(shí),輸出該固定電壓至該第一多輸入共享輸入電平觸發(fā)兀件;其中該第一輸入電平觸發(fā)群組與該第一多輸入共享輸入電平觸發(fā)元件一起運(yùn)作而提供一第一分頻比,且該第二輸入電平觸發(fā)群組與該第二多輸入共享輸入電平觸發(fā)元件一起運(yùn)作而提供一第二分頻比。2.如權(quán)利要求1所述的分頻系統(tǒng),其特征在于:其中若該第一輸入電平觸發(fā)群組為啟動(dòng)時(shí),該第一輸入電平觸發(fā)群組通過(guò)該第一輸入電平觸發(fā)群組的單一輸入電平觸發(fā)元件的至少一輸出端輸出該第一分頻信號(hào);若該第一輸入電平觸發(fā)群組為非啟動(dòng)時(shí),該第一輸入電平觸發(fā)群組通過(guò)該輸出端輸出該固定電壓。3.如權(quán)利要求2所述的分頻系統(tǒng),其特征在于:其中若該第二輸入電平觸發(fā)群組為啟動(dòng)時(shí),該第二輸入電平觸發(fā)群組通過(guò)該第二輸入電平觸發(fā)群組的單一輸入電平觸發(fā)元件的至少一輸出端輸出該第二分頻信號(hào);若該第二輸入電平觸發(fā)群組為非啟動(dòng)時(shí),該第二輸入電平觸發(fā)群組通過(guò)該輸出端輸出該固定電壓。4.如權(quán)利要求1所述的分頻系統(tǒng),其特征在于:其中若該第一輸入電平觸發(fā)群組為啟動(dòng)且該第二輸入電平觸發(fā)群組為非啟動(dòng),該第一輸入電平觸發(fā)群組中的該輸入電平觸發(fā)元件被該控制電路控制以耦接一第一預(yù)定電壓電平且該第二輸入電平觸發(fā)群組中的該輸入電平觸發(fā)元件被該控制電路控制以耦接一第二預(yù)定電壓電平;其中若該第一輸入電平觸發(fā)群組為非啟動(dòng)且該第二輸入電平觸發(fā)群組為啟動(dòng),該第一輸入電平觸發(fā)群組中的該輸入電平觸發(fā)元件被該控制電路控制以耦接該第二預(yù)定電壓電平且該第二輸入電平觸發(fā)群組中的該輸入電平觸發(fā)元件被該控制電路控制以耦接該第一預(yù)定電壓電平。5.如權(quán)利要求1所述的分頻系統(tǒng),其特征在于,該第二輸入電平觸發(fā)群組包含:一第一輸入電平觸發(fā)元件,包含一D端,用以接收該回饋信號(hào);以及一第二輸入電平觸發(fā)元件,包含一D端,用以接收來(lái)自前一輸入電平觸發(fā)元件的Q端的一輸出,并包含一Q端,用以輸出該第二分頻信號(hào)。6.如權(quán)利要求5所述的分頻系統(tǒng),其特征在于,該先前輸入電平觸發(fā)兀件為該第一輸入電平觸發(fā)元件。7.如權(quán)利要求1所述的分頻系統(tǒng),其中該第一輸入電平觸發(fā)群組包含:一第一輸入電平觸發(fā)兀件,包含一D端,用以接收該回饋信號(hào),并包含一Q端,用以輸出該第一分頻信號(hào)。8.如權(quán)利要求1所述的分頻系統(tǒng),其特征在于,該分頻系統(tǒng)還包含:一單一輸入共享輸入電平觸發(fā)元件,僅包含一輸入端,用以接收來(lái)自該第一多輸入共享輸入電平觸發(fā)元件的輸出,且包含一輸出端,用以輸出該回饋信號(hào)。9.如權(quán)利要求1所述的分頻系統(tǒng),其特征在于,該分頻系統(tǒng)還包含:一第三輸入電平觸發(fā)群組,包含一輸入端,用以接收該回饋信號(hào);一第二多輸入共享輸入電平觸發(fā)兀件,包含一第三輸入端以及一第四輸入端,其中該第四輸入端耦接該第三輸入電平觸發(fā)群組的一輸出端。10.如權(quán)利要求9所述的分頻系統(tǒng),其特征在于,該第三輸入端耦接該第一多輸入共享輸入電平觸發(fā)元件的一輸出端。11.如權(quán)利要求9所述的分頻系統(tǒng),其特征在于,該分頻系統(tǒng)還包含一單一輸入共享輸入電平觸發(fā)元件列,該單一輸入共享輸入電平觸發(fā)元件列位于該第一多輸入共享輸入電平觸發(fā)元件以及該第二多輸入共享輸入電平觸發(fā)元件間;其中該單一輸入共享輸入電平觸發(fā)元件列包含至少一單一輸入共享輸入電平觸發(fā)元件;其中該第三輸入端耦接于該單一輸入共享輸入電平觸發(fā)元件列的一輸出端;其中該單一輸入共享輸入電平觸發(fā)元件列的一輸入端耦接該第一多輸入共享輸入電平觸發(fā)元件的一輸出端。12.如權(quán)利要求9所述的分頻系統(tǒng),其特征在于:該第一輸入電平觸發(fā)群組與該第一多輸入共享輸入電平觸發(fā)元件、該第二多輸入共享輸入電平觸發(fā)元件共同運(yùn)作來(lái)提供該第一分頻比;該第二輸入電平觸發(fā)群組與該第一多輸入共享輸入電平觸發(fā)元件、該第二多輸入共享輸入電平觸發(fā)元件共同運(yùn)作以提供該第二分頻比;其中該第三輸入電平觸發(fā)群組僅跟該第二多輸入共享輸入電平觸發(fā)元件共同運(yùn)作以提供一第三分頻比。13.如權(quán)利要求9所述的分頻系統(tǒng),其特征在于,該第一輸入電平觸發(fā)群組包含:一第一輸入電平觸發(fā)元件,包含一D端,耦接至該第二多輸入共享輸入電平觸發(fā)元件的一輸出端,且包含一Q端,f禹接該第一輸入端。14.如權(quán)利要求9所述的分頻系統(tǒng),其特征在于,該第三輸入電平觸發(fā)群組包含:一第二輸入電平觸發(fā)兀件,包含一Q端,稱接該第四輸入端。15.如權(quán)利要求1所述的分頻系統(tǒng),其特征在于,該第一多輸入共享輸入電平觸發(fā)兀件包含:一鎖存電路;一第一接收電路,用以接收該第一分頻信號(hào)以及該第一時(shí)鐘信號(hào);一第二接收電路,用以接收該第二分頻信號(hào)以及該第二時(shí)鐘信號(hào);其中該鎖存電路根據(jù)該第一分頻信號(hào)以及該第一時(shí)鐘信號(hào)的該電平產(chǎn)生該回饋信號(hào),或根據(jù)該第二分頻信號(hào)以及該第二時(shí)鐘信號(hào)的該電平產(chǎn)生該回饋信號(hào)。16.如權(quán)利要求15所述的分頻系統(tǒng),其特征在于:該第一接收電路包含:一第一晶體管,包含一控制端,接收該第一分頻信號(hào),一第一端,耦接該鎖存電路的一輸出端,以及一第二端;以及一第二晶體管,包含一控制端,接收該第一時(shí)鐘信號(hào),一第一端,耦接該第一晶體管的該第二端,以及一第二端,耦接一預(yù)定電壓電平;該第二接收電路包含:一第三晶體管,包含一控制端,接收該第二分頻信號(hào),一第一端,耦接該鎖存電路的該輸出端,以及一第二端;以及一第四晶體管,包含一控制端,接收該第二時(shí)鐘信號(hào),一第一端,耦接該第三晶體管的該第二端,以及一第二端,耦接該預(yù)定電壓電平。17.如權(quán)利要求15所述的分頻系統(tǒng),其特征在于:該第一時(shí)鐘信號(hào)以及該第二時(shí)鐘信號(hào)包含相同的相位;該第二晶體管以及該第四晶體管合并為一單一晶體管。18.-種多輸入共享輸入電平觸發(fā)兀件,其特征在于,包含:一鎖存電路;一第一接收電路,用以接收一第一輸入信號(hào)以及一第一時(shí)鐘信號(hào);一第二接收電路,用以接收一第二輸入信號(hào)以及一第二時(shí)鐘信號(hào);其中該鎖存電路根據(jù)該第一輸入信號(hào)以及該第一時(shí)鐘信號(hào)的一電平產(chǎn)生一輸出信號(hào),或根據(jù)該第二輸入信號(hào)以及該第二時(shí)鐘信號(hào)的一電平產(chǎn)生該輸出信號(hào)。19.如權(quán)利要求18所述的多輸入共享輸入電平觸發(fā)元件,其特征在于,該第一接收電路包含:一第一晶體管,包含一控制端,接收該第一輸入信號(hào),一第一端,耦接該鎖存電路的一輸出端,以及一第二端;以及一第二晶體管,包含一控制端,接收該第一時(shí)鐘信號(hào),一第一端,耦接該第一晶體管的該第二端,以及一第二端,耦接一預(yù)定電壓電平;該第二接收電路包含:一第三晶體管,包含一控制端,接收該第二輸入信號(hào),一第一端,耦接該鎖存電路的該輸出端,以及一第二端;以及一第四晶體管,包含一控制端,接收該第二時(shí)鐘信號(hào),一第一端,耦接該第三晶體管的該第二端,以及一第二端,耦接該預(yù)定電壓電平。20.如權(quán)利要求19所述的多輸入共享輸入電平觸發(fā)元件,其特征在于,該第一時(shí)鐘信號(hào)以及該第二時(shí)鐘信號(hào)包含相同的相位;該第二晶體管以及該第四晶體管合并為一單一晶體管?!疚臋n編號(hào)】H03K21/02GK104426534SQ201410443059【公開日】2015年3月18日申請(qǐng)日期:2014年9月2日優(yōu)先權(quán)日:2013年9月2日【發(fā)明者】曾聖哲申請(qǐng)人:聯(lián)發(fā)科技股份有限公司