晶體振蕩器及振蕩裝置制造方法【專利摘要】本發(fā)明提出一種晶體振蕩器及振蕩裝置。在恒溫晶體振蕩器中,以高精度控制設置著晶體振動元件及振蕩電路的周圍溫度,從而在輸出頻率方面獲得高穩(wěn)定性。若將第一晶體振動元件及第二晶體振動元件的振蕩輸出設為f1、f2,將基準溫度下的所述振蕩輸出的振蕩頻率分別設為f1r、f2r,通過頻率差檢測部對{(f2-f1)/f1}-{(f2r-f1r)/f1r}執(zhí)行運算處理而獲得數(shù)字值。該運算處理是使用鎖相環(huán)路來執(zhí)行。利用檢測范圍外判定部判定鎖相環(huán)路的輸入值是否處于鎖相環(huán)路的捕捉范圍內,若輸入值超出捕捉范圍而偏向高溫側,則將加熱器電路的供給電力設為零,若偏向低溫側,則將所述供給電力設為最大值。【專利說明】晶體振蕩器及振蕩裝置【
技術領域:
】[0001]本發(fā)明涉及一種晶體振蕩器(crystaloscillator)及使用該晶體振蕩器的振蕩裝置,所述晶體振蕩器檢測設置著晶體振動元件(crystalresonator)的周圍的溫度(ambienttemperature),并基于溫度的檢測結果控制加熱部,而使所述周圍的溫度固定?!?br>背景技術:
】[0002]晶體振蕩器在組入至要求極高頻率穩(wěn)定性的應用(application)的情況下,通常普遍使用恒溫晶體振蕩器(ovencontrolledcrystaloscillator,0CX0)。0CX0中的溫度控制是使用熱敏電阻(thermistor)作為溫度檢測器,并使用運算放大器(operationalamplifier)、電阻、電容器(condenser)等個別組件(discretecomponent)而構成,但由于模擬(analog)組件各自的偏差或經年變化,甚至連+20m°C的溫度控制也無法進行。[0003]然而,在基站或中繼站等中,要求廉價地使用穩(wěn)定性極高的時鐘(clock)信號,因此,能夠預想到現(xiàn)有的0CX0難以應對的狀況。[0004]在專利文獻I中,記載了一種溫度補償晶體振蕩器(TemperatureCompensatedCrystalOscillator,TCX0),捕捉對應于兩個晶體振動元件的振蕩頻率差的值來作為溫度檢測值,并利用該溫度檢測值修正振蕩裝置的設定頻率。所述方法涉及的是基于溫度檢測來修正振蕩頻率的TCXO(temperaturecompensatedcrystaloscillator),而非涉及OCXO。[0005][【
背景技術:
】文獻][0006][專利文獻][0007][專利文獻I]日本專利特開2012-170050號公報【
發(fā)明內容】[0008]本發(fā)明是在此種狀況之下完成的,其目的在于提供一種在檢測設置著晶體振動元件的周圍的溫度,基于溫度的檢測結果控制加熱部,而使所述周圍的溫度固定的晶體振蕩器(0CX0)中,可以獲得頻率穩(wěn)定性高的振蕩輸出,并且可以抑制晶體振動元件的良率降低的技術。[0009]本發(fā)明的晶體振蕩器,包括:振蕩器輸出用振蕩電路,連接于振蕩器輸出用晶體振動元件;第一振蕩電路及第二振蕩電路,分別連接于溫度檢測用第一晶體振動元件及第二晶體振動元件;加熱部,用于使設置著所述各晶體振動元件的周圍的溫度固定化;脈沖生成部及頻率差檢測部,若將第一振蕩電路的振蕩頻率設為Π,將基準溫度下的第一振蕩電路的振蕩頻率設為flr,將第二振蕩電路的振蕩頻率設為f2,將基準溫度下的第二振蕩電路的振蕩頻率設為f2r,所述脈沖生成部在已由所述fl與f2中的其中一個鎖存(latch)另一個的時機(timing)輸出脈沖(pulse),所述頻率差檢測部利用鎖相環(huán)路(PhaseLockedLoop,PLL),基于所述脈沖的串,求出與對應于fl與flr的差量的值和對應于f2與f2r的差量的值的差量值相對應的直流電壓來作為溫度檢測值;加法部,提取設置著所述第一晶體振動元件及所述第二晶體振動元件的周圍的溫度的溫度設定值與所述溫度檢測值的偏差量;加熱電力控制用電路部,基于由該加法部所提取的偏差量,控制供給至所述加熱部的電力;頻率測量部,測量所述脈沖的串中的設定時間內的頻率;判定部,判定由所述頻率測量部測量的頻率包含于檢測范圍內、高溫側的檢測范圍外、及低溫側的檢測范圍外中的哪一個;及信號選擇部,若所述脈沖的串中的設定時間內的頻率處于高溫側的檢測范圍外,選擇使供給至所述加熱部的電力變得小于在所述檢測范圍內時的供給電力的控制信號,若所述脈沖的串中的設定時間內的頻率處于低溫側的檢測范圍外,選擇使供給至所述加熱部的電力成為事先設定的大小的控制信號。[0010][發(fā)明的效果][0011]本發(fā)明是一種檢測設置著晶體振動元件的周圍的溫度,基于溫度的檢測結果控制加熱部,而使所述周圍的溫度固定的晶體振蕩器(OCXO),以將對應于兩個晶體振動元件的振蕩頻率的差量的值作為溫度檢測值而處理的裝置作為對象。而且,將由另一個晶體振動元件的振蕩頻率鎖存其中一個晶體振動元件的振蕩頻率而獲得的脈沖的串取入至PLL,生成溫度檢測值。在此種電路中,判定所述脈沖的串的設定時間內的頻率能否被捕捉至PLL,若脈沖的串中的設定時間內的頻率處于高溫側的檢測范圍外,將供給至加熱部的電力例如設為零,若脈沖的串中的設定時間內的頻率處于低溫側的檢測范圍外,將所述電力例如設為最大值。[0012]因此,可以解決若溫度檢測值成為不定值便無法進行正常的加熱器控制的問題,從而能夠獲得頻率穩(wěn)定性高的振蕩輸出。這樣便可放寬對第一晶體振動元件及第二晶體振動元件各自的頻率-溫度特性的要求,結果為,能夠抑制晶體振動元件的良率降低。【專利附圖】【附圖說明】[0013]圖1是表示本發(fā)明的實施方式的整體構成的框圖(blockdiagram)。[0014]圖2是表示本發(fā)明的實施方式的一部分的框圖。[0015]圖3是圖2所示的一部分的輸出的波形圖。[0016]圖4是示意性地表示圖2所示的包含直接數(shù)字合成(DirectDigitalSynthesizer,DDS)電路部的環(huán)路中未鎖定(lock)狀態(tài)的各部的波形圖。[0017]圖5是示意性地表示圖2所示的包含DDS電路部的環(huán)路中鎖定狀態(tài)的各部的波形圖。[0018]圖6是針對對應于所述實施方式的實際的裝置的所述環(huán)路中的各部的波形圖。[0019]圖7是表示第一振蕩電路的頻率fl及第二振蕩電路的頻率f2與溫度的關系的頻率溫度特性圖。[0020]圖8是表示利用基準溫度下的值使各個Π的變化率及f2的變化率標準化所得的值與溫度的關系的頻率溫度特性圖。[0021]圖9是表示圖8所示的OSCl與0SC2的差量和溫度的關系的頻率溫度特性圖。[0022]圖10是表示頻率差檢測部的數(shù)字(digital)輸出值與溫度的關系的特性圖。[0023]圖11是表示構成加熱部的加熱器電路(heatercircuit)的電路圖。[0024]圖12是表示所述實施方式的振蕩裝置的構造的概略縱截面?zhèn)纫晥D。[0025]圖13(a)、圖13(b)是表示第一晶體振動元件及第二晶體振動元件的各頻率溫度特性的一例的特性圖。[0026]圖14(a)、圖14(b)是表示第一晶體振動元件及第二晶體振動元件的各頻率溫度特性的一例的特性圖。[0027]圖15是表示對應于輸入至頻率差檢測部的PLL的信號的值與從PLL提取的數(shù)字值的對應關系的曲線圖(graph),以及表示所述曲線圖與加熱器控制的關系的說明圖。[0028]圖16是表示檢測范圍外判定部的詳細情況的電路圖。[0029]圖17是表示插入至所述PLL的邏輯電路的電路圖。[0030]圖18是表示圖16所示的檢測范圍外判定部的各部的信號或者值的時序圖(timechart)。[0031][符號的說明][0032]1:第一振蕩電路[0033]2:第二振蕩電路[0034]3:頻率差檢測部[0035]4:修正值運算部[0036]5:檢測范圍外判定部[0037]6:第二加法部[0038]7:選擇器[0039]10:第一晶體振動元件[0040]11、12、21、22:電極[0041]20:第二晶體振動元件[0042]30:存儲器[0043]31:正反器電路[0044]32:單觸發(fā)電路[0045]33、72:鎖存電路[0046]34:第一環(huán)路濾波器[0047]35:第一加法部[0048]36、201:DDS電路部[0049]37:平均化電路[0050]38:邏輯電路[0051]38-1?38-n:邏輯元件[0052]50:加熱器電路[0053]51:容器[0054]52:印刷電路板[0055]60:加法部[0056]61:第二環(huán)路濾波器[0057]62:D/A轉換部[0058]63a、63b、63c、63d:晶體管[0059]64a、64b、64c、64d:電阻[0060]71:計數(shù)器[0061]73:計時器[0062]74:第三加法部[0063]74a:絕對值轉換部[0064]75:第四加法部[0065]76:第一極性判定部[0066]77:第二極性判定部[0067]100:電壓控制振蕩器[0068]200:控制電路部[0069]202:電荷泵[0070]204:分頻器[0071]205:相位比較部[0072]206:環(huán)路濾波器[0073]300:集成電路部[0074]fl、flr、f2:振蕩頻率[0075]Vc:電源部[0076]Xb:晶體片[0077]AF、Afr:差量【具體實施方式】[0078][實施方式的概要][0079]在說明本發(fā)明的實施方式的詳細情況之前,簡單敘述該實施方式的概略。圖1中由符號200所表示的部分在該說明書中稱為控制電路部,但實際上一般是利用PLL的具有振蕩功能的電路。符號201是輸出用于PLL的參照信號的直接數(shù)字合成器(DirectDigitalSynthesizer,DDS)。[0080]用于使該DDS動作的時鐘信號,使用的是圖1中由符號I所表示的第一振蕩電路的振蕩輸出。因此,結果是為了使來自電壓控制振蕩器100的輸出(該輸出在該例中相當于產品的振蕩輸出)穩(wěn)定,必須使所述時鐘信號穩(wěn)定。[0081]因此,為了使第一振蕩電路I的振蕩輸出穩(wěn)定,而使用加熱器電路50使第一晶體振動元件10的周圍溫度固定化。通過事先掌握相當于第一晶體振動元件10及第二晶體振動元件20兩者的振蕩頻率的差量的值與溫度的關系,而使用相當于該差量的值作為用于控制加熱器電路50的發(fā)熱量的溫度檢測信號。[0082]關于相當于所述振蕩頻率的差量的值將在下文進行敘述,為了避免用語的繁雜,對求出該值的部分使用頻率差檢測部3這一用語。此外,在該實施方式中,相當于溫度檢測信號的頻率差檢測部3的輸出AF不僅用于加熱器電路50的控制,而且用于相當于電壓控制振蕩器100的輸出頻率的設定值的頻率設定值的修正。所述頻率設定值是由計算機(computer)讀出存儲器(memory)30內的數(shù)據(jù)(data)而輸出。因此,該實施方式的振蕩裝置具備OCXO的功能及TCXO的功能。此外,本發(fā)明也適用于不具備TCXO的功能的情況。[0083]而且,該實施方式包含如下電路部分:在利用頻率差檢測部3生成相當于溫度檢測信號的前文所述的AF時,判定第一振蕩電路I的振蕩頻率與第二振蕩電路2的振蕩頻率的差是否處于頻率差檢測部3的檢測范圍內,并采取適當?shù)膶Σ?。該電路部分在圖1中相當于檢測范圍外判定部5及選擇器(selector)7。[0084][實施方式的整體說明][0085]接著,對本發(fā)明的實施方式的整體情況進行詳細說明。圖1是表示使用本發(fā)明的實施方式的晶體振蕩器而構成的振蕩裝置的整體的框圖。該振蕩裝置構成為輸出所設定的頻率的頻率信號的頻率合成器(frequencysynthesizer),且包括:電壓控制振蕩器100,使用有晶體振動元件;控制電路部200,構成該電壓控制振蕩器100中的PLL;晶體振蕩器(未標注符號),生成用于使用來生成所述PLL的參照信號的DDS電路部201動作的時鐘信號;及作為加熱部的加熱器電路50,用于調整該晶體振蕩器中的設置著第一晶體振動元件10、第二晶體振動元件20的周圍的溫度。[0086]另外,該振蕩裝置還包含溫度補償部,該溫度補償部對輸入至控制電路部200的基準時鐘進行溫度補償。雖未對溫度補償部標注符號,但其相當于圖1中的比控制電路部200更靠左側的部分,且與用于控制所述加熱器電路50的電路部分共用化。[0087]控制電路部200利用相位比較部205比較從DDS電路部201輸出的參考(reference)(參照用)時鐘與利用分頻器204分頻電壓控制振蕩器100的輸出所得的時鐘的相位,并通過電荷泵(chargepump)202將其比較結果即相位差模擬化。經模擬化的信號輸入至環(huán)路濾波器(IOOpfilter)206,以使PLL(Phaselockedloop)穩(wěn)定地進行控制。因此,也可以說控制電路部200就是PLL部。此處,DDS電路部201將從下述第一振蕩電路I輸出的頻率信號用作基準時鐘,而輸入用于輸出作為目的的頻率的信號的頻率數(shù)據(jù)(數(shù)字值(digitalvalue))。[0088]然而,由于所述基準時鐘的頻率具有溫度特性,所以為了消除該溫度特性,而利用加法部60對輸入至DDS電路部201的所述頻率數(shù)據(jù)加上對應于下述頻率修正值的信號。通過修正輸入至DDS電路部201的頻率數(shù)據(jù),而消除基于基準時鐘的溫度特性變動量的DDS電路部201的輸出頻率的溫度變動量,結果為,參照用時鐘的頻率相對于溫度變動而穩(wěn)定,因此,來自電壓控制振蕩器100的輸出頻率變得穩(wěn)定。[0089]如下所述,在該實施方式中,生成基準時鐘的晶體振蕩器是作為OCXO而構成,因此,基準時鐘的頻率穩(wěn)定,因而可以說該基準時鐘的溫度特性消失。然而,該實施方式存在如下優(yōu)點,即,當發(fā)生加熱器的問題等時,通過以補償基于基準時鐘的溫度特性變動量的DDS電路部201的輸出頻率的溫度變動量的方式而構成,可構成可靠性極高的頻率合成器。[0090]接著,對本發(fā)明的相當于晶體振蕩器的OCXO的部分進行說明。該晶體振蕩器包含第一晶體振動元件10及第二晶體振動元件20,且這些第一晶體振動元件10及第二晶體振動元件20是使用共用的晶體片Xb而構成。即,例如將短條狀的晶體片Xb的區(qū)域在長度方向上分割成兩部分,且在各分割區(qū)域(振動區(qū)域)的正背兩面設置激勵用電極。因此,由其中一個分割區(qū)域與一對電極11、電極12構成第一晶體振動元件10,由另一個分割區(qū)域與一對電極21、電極22構成第二晶體振動元件20。因此,可以說第一晶體振動元件10及第二晶體振動元件20是經熱結合而成的。作為晶體片Xb,在該例中使用AT截法(AT-cut)。[0091]在第一晶體振動元件10及第二晶體振動元件20分別連接著第一振蕩電路I及第二振蕩電路2。這些第一振蕩電路1、第二振蕩電路2的輸出均可為例如第一晶體振動元件10、第二晶體振動元件20的泛音(overtone)(高次諧波),也可為基波(fundamentalwave)。在獲得泛音的輸出的情況下,例如也可在包含晶體振動元件與放大器(amplifier)的振蕩環(huán)路(oscillationloop)內設置泛音的調諧電路(tuningcircuit),而利用泛音使振蕩環(huán)路振蕩?;蛘?,也可利用基波使振蕩環(huán)路振蕩,在振蕩段的后段例如作為柯匹子(Colpitts)電路的一部分的放大器的后段設置C級放大器,利用該C級放大器使基波變形,并且在C級放大器的后段設置與泛音調諧的調諧電路,結果為,從第一振蕩電路1、第二振蕩電路2均輸出例如三次泛音的振蕩頻率。[0092]此處為方便起見,若設為從第一振蕩電路I輸出頻率fl的頻率信號,從第二振蕩電路2輸出頻率f2的頻率信號,頻率fl的頻率信號被作為基準時鐘供給至所述控制電路部200。3為頻率差檢測部,概括來說,該頻率差檢測部3是用于提取Π與f2的差量和Λfr的差量,即f2-fl_Afr,的電路部。Afr是基準溫度例如25°C下的fI(fir)與f2(f2r)的差量。若列舉Π與f2的差量的一例,例如為數(shù)MHz。本發(fā)明通過利用頻率差檢測部3計算對應于Π與f2的差量的值和對應于基準溫度例如25°C下的Π與f2的差量的值的差量,g卩AF而成立。在該實施方式的情況下,更詳細而言,利用頻率差檢測部3所獲得的值為{(f2-fl)/fl}-{(f2r-flr)/flr}。但是,在附圖中省略頻率差檢測部3的輸出的表/Jnο[0093]圖2表示頻率差檢測部3的具體例。31是正反器(flip-flop)電路(F/F電路),來自第一振蕩電路I的頻率π的頻率信號輸入至該正反器電路31的其中一個輸入端,從第二振蕩電路2將頻率f2的頻率信號輸入至另一個輸入端,通過來自第二振蕩電路2的頻率f2的頻率信號對來自第一振蕩電路I的頻率fl的頻率信號進行鎖存。以下為了避免冗長的記載,使fl、f2表示頻率或者頻率信號本身而處理。正反器電路31輸出具有對應于fl與f2的頻率差的值即(f2-fl)的頻率的信號。[0094]在正反器電路31的后段設置著單觸發(fā)(one-shot)電路32,在單觸發(fā)電路32中,利用從正反器電路31獲得的脈沖信號的上升,輸出單觸發(fā)的脈沖。圖3是表示以上一系列信號的時序圖。[0095]在單觸發(fā)電路32的后段設置著PLL(PhaseLockedLoop),該PLL包含鎖存電路33、具有積分功能的第一環(huán)路濾波器34、第一加法部35及DDS電路部36。另外,在鎖存電路33與第一環(huán)路濾波器34之間設置著邏輯電路38,該邏輯電路38用于阻止在固定的條件下鎖存電路33的輸出輸入至第一環(huán)路濾波器34。[0096]鎖存電路33用于通過從單觸發(fā)電路32輸出的脈沖鎖存從DDS電路部36輸出的鋸齒波(sawtoothwave),鎖存電路33的輸出為輸出所述脈沖的時機中的所述鋸齒波的信號電平(level)。第一環(huán)路濾波器34對作為該信號電平的直流電壓進行積分,第一加法部35將該直流電壓與對應于Λfr(基準溫度例如25°C下的fl與f2的差量)的直流電壓相力口。對應于Afr的直流電壓的數(shù)據(jù)儲存在圖2所示的存儲器30。[0097]在該例中,第一加法部35中的符號在對應于Λfr的直流電壓的輸入側為“+”,在第一環(huán)路濾波器34的輸出電壓的輸入側為對DDS電路部36輸入如下所述的電壓,即,自利用第一加法部35運算所得的直流電壓,即對應于Afr的直流電壓,減去第一環(huán)路濾波器34的輸出電壓所得的電壓,而輸出與該電壓值相對應的頻率的鋸齒波。為了易于理解PLL的動作,圖4中非常示意性地表示各部的輸出的情況,并且進行非常示意性的說明,以便能夠直觀地掌握。在裝置啟動時,對應于Afr的直流電壓通過第一加法部35輸入至DDS電路部36,例如,若Afr為5MHz,從DDS電路部36輸出與該頻率相對應的頻率的鋸齒波。[0098]所述鋸齒波通過鎖存電路33利用對應于(f2-fI)的頻率的脈沖進行鎖存,若(f2-fl)例如為6MHz,鎖存用脈沖的周期短于鋸齒波,因此,鋸齒波的鎖存點(latchpoint)如圖4的(a)所示那樣逐漸下降,鎖存電路33的輸出及第一環(huán)路濾波器34的輸出如圖4的(b)、(c)所示那樣逐漸向側下降。因為第一加法部35中的第一環(huán)路濾波器34的輸出側的符號為所以從第一加法部35輸入至DDS電路部36的直流電壓上升。因此,從DDS電路部36輸出的鋸齒波的頻率變高,當對DDS電路部36輸入對應于6MHz的直流電壓時,鋸齒波的頻率成為6MHz,而如圖5的(a)?(c)所示那樣鎖定PLL。此時,從第一環(huán)路濾波器34輸出的直流電壓成為對應于Afr-(f2-fl)=-1MHz的值。也就是說,可以說第一環(huán)路濾波器34的積分值相當于鋸齒波從5MHz向6MHz變化時的IMHz的變化量的積分值。[0099]與該例相反地,在Λfr為6MHz,(f2_fI)為5MHz的情況下,因為鎖存用脈沖的周期長于鋸齒波,所以圖4的(a)所示的鎖存點逐漸升高,鎖存電路33的輸出及第一環(huán)路濾波器34的輸出也隨之上升。因此,在第一加法部35中被減去的值變大,所以,鋸齒波的頻率逐漸下降,最終與(f2-fl)同樣成為5MHz時鎖定PLL。此時,從第一環(huán)路濾波器34輸出的直流電壓成為對應于Afr-(f2-fl)=IMHz的值。此外,圖6為實測數(shù)據(jù),在該例中在時刻t0將PLL鎖定。[0100]在此,如前文所述,實際上頻率差檢測部3的輸出,即圖2所示的平均化電路37的輸出,是將Kf2-fl)/fl}-{(f2r-flr)/flr}的值利用34比特(bit)的數(shù)字值表示的值。若將-50°C左右至100°C左右的該值的集合設為(fl-flr)/fIr=OSCl(單位為ppm或者ppb),(f2-f2r)/f2r=0SC2(單位為ppm或者ppb),相對于溫度的變化成為與0SC2-0SC1實質相同的曲線(curve)。因此,頻率差檢測部3的輸出可設為0SC2-0SC1=溫度數(shù)據(jù)而進行處理。[0101]另外,在正反器電路31中通過f2鎖存fl的動作為非同步,所以也存在亞穩(wěn)態(tài)(metastable)(當利用時鐘的邊緣(edge)鎖存輸入數(shù)據(jù)時,鎖存的邊緣的前后固定時間必須保持輸入數(shù)據(jù),但由于時鐘與輸入數(shù)據(jù)大致同時地變化,而使輸出變得不穩(wěn)定的狀態(tài))等不定區(qū)間產生的可能性,從而存在于第一環(huán)路濾波器34的輸出包含瞬間誤差的可能性。因此,在第一環(huán)路濾波器34的輸出側設置求出預先設定的時間的輸入值的移動平均值的平均化電路37,即便產生所述瞬間誤差,也可將其去除。通過設置平均化電路37,最終可高精度地獲取變動溫度量的頻率偏移信息,但也可設為不設置平均化電路37的構成。[0102]此處,參照圖7至圖10,對利用PLL的第一環(huán)路濾波器34所獲得的變動溫度量的頻率偏移信息即0SC2-0SC1進行說明。圖7是利用基準溫度使fI及f2標準化,而表示溫度與頻率的關系的特性圖。此處所說的標準化,是指例如將25°C設為基準溫度,針對溫度與頻率的關系,將基準溫度下的頻率設為零,求出頻率自基準溫度下的頻率的偏移量與溫度的關系。若將第一振蕩電路I中的25°C時的頻率設為fIr,將第二振蕩電路2中的25°C時的頻率設為f2r,也就是將25°C下的fl、f2的值分別設為flr、f2r,圖7的縱軸的值成為(fl-flr)及(f2-f2r)。[0103]另外,圖8表示圖7所示的各溫度的頻率相對于基準溫度(25°C)下的頻率的變化率。因此,圖8的縱軸的值為(fl-flr)/flr及(f2_f2r)/f2r,也就是如前文所述那樣,為OSCl及0SC2。此外,圖8的縱軸的值的單位為ppm。[0104]圖9表示OSCl與溫度的關系(與圖8相同)及(0SC2-0SC1)與溫度的關系,可知(0SC2-0SC1)相對于溫度呈線性關系。因此,可知(0SC2-0SC1)與自基準溫度的溫度變動偏移量相對應。而且,一般來說,晶體振動元件的頻率溫度特性由三次函數(shù)表示,所以,只要求出利用該三次函數(shù)算出的抵消頻率變動量的頻率修正值與(0SC2-0SC1)的關系,便可基于(0SC2-0SC1)的檢測值求出頻率修正值。[0105]另外,圖10表示頻率差檢測部3的輸出信號即34比特的數(shù)字值與溫度的關系。因此,可知(0SC2-0SC1)與自基準溫度的溫度變動偏移量相對應。[0106]若回到圖1進行說明,頻率差檢測部3的輸出值實質上為(0SC2-0SC1),如圖9所示,可將該值稱為設置著第一晶體振動元件10、第二晶體振動元件20的溫度檢測值。因此,在頻率差檢測部3的后段設置第二加法部(偏差量提取電路)6,而提取出作為數(shù)字信號的溫度設定值(設定溫度下的0SC2-0SC1的34比特的數(shù)字值)與作為頻率差檢測部3的輸出的0SC2-0SC1的差量。溫度設定值優(yōu)選為選擇使用于獲得晶體振蕩器的輸出的對應于第一晶體振動元件10的OSCl的值不易因溫度變化而變動的溫度。該溫度可選擇圖8所示的OSCl與溫度的關系曲線中例如對應于底部(bottom)部分的50°C。此外,就使OSCl的值不易因溫度變化而變動的溫度的觀點來說,也可將10度設為設定溫度,這時也有低于室溫的情況,因此,設置組合加熱部及珀爾帖(peltier)元件等的冷卻部而成的調溫部。[0107]而且,在第二加法部6的后段設置著輸出從三個輸入端口(port)選擇的數(shù)字信號的選擇器7,在該選擇器7的后段設置著相當于積分電路部的第二環(huán)路濾波器61。若前文所述的輸入至頻率差檢測部3的Π與f2的差量為檢測范圍,該選擇器7將第二加法部6的輸出信號直接輸出至第二環(huán)路濾波器61。關于選擇器7,將在后文與檢測范圍外判定部5一并進行說明,此處,對第二環(huán)路濾波器61的后段進行敘述。[0108]在第二環(huán)路濾波器61的后段設置著數(shù)字/模擬(Digital-Analog,D/A)轉換部62。在D/A轉換部62的后段設置著相當于加熱部的加熱器電路50。在該例中,第二環(huán)路濾波器61與D/A(數(shù)字/模擬)轉換部62包含于加熱器控制用電路部。[0109]如圖11所示,加熱器電路50包括串聯(lián)電路,該串聯(lián)電路包含在電源部Vc與地線(earth)之間相互并聯(lián)連接的晶體管(transistor)63a(晶體管63b?晶體管63c)及電阻64a(電阻64b?電阻64c)。D/A轉換部62的輸出端連接于四個晶體管63a?晶體管63d的基部(base)。供給至晶體管63a?晶體管63d的各基部的電壓與晶體管63a?晶體管63d的消耗電力及電阻64b?電阻64d的消耗電力的合計電力的關系成為線性關系。因此,根據(jù)前文所述的溫度數(shù)據(jù)與溫度設定值的差量線性地控制發(fā)熱溫度。在該例中,晶體管63a?晶體管63d也是發(fā)熱部的一部分。[0110]圖12是表示圖1所示的振蕩裝置的概略構造的圖。51是容器,52是設置在容器51內的印刷電路板。在印刷電路板52的上表面?zhèn)仍O置著第一晶體振動元件10、第二晶體振動元件20、將包含第一振蕩電路1、第二振蕩電路2及頻率差檢測部3等在內的進行數(shù)字處理的電路單芯片(one-chip)化而成的集成電路部300、以及控制電路部200等。另外,在印刷電路板52的下表面?zhèn)?,例如在與第一晶體振動元件10、第二晶體振動元件20相對向的位置設置著加熱器電路50,通過該加熱器電路50的發(fā)熱,將第一晶體振動元件10、第二晶體振動元件20維持于設定溫度。[0111][實施方式的主要部分的說明][0112]頻率差檢測部的課題[0113]圖13(a)針對兩個晶體振動元件的頻率,表示某溫度下的值相對于作為基準溫度的例如25°C下的值的頻率變化率,圖13(b)表示兩條曲線的頻率變化率的差量與溫度的關系。另外,圖14(a)、圖14(b)針對其他兩個晶體振動元件,表示同樣的關系。從這些曲線圖可知,可以說成為溫度檢測部的兩個晶體振動元件的各頻率-溫度特性根據(jù)兩個晶體振動元件的組合而存在偏差。[0114]在此,若采用表示所述式的值的運算值與溫度的關系的曲線,該曲線成為和表示所述頻率變化率即[Kf2_f2r)/f2r}-{(fl-flr)/flr}]與溫度的關系的曲線相同。因此,利用設置在單觸發(fā)電路32的后段的PLL所獲得的值會求出圖14(b)的縱軸。為了使PLL正常動作,必須使作為PLL的輸入值的單觸發(fā)電路32的輸出頻率(f2_fI)位于PLL可捕捉的頻率的范圍。[0115]圖15的上段是將使單觸發(fā)電路32的輸出頻率(PLL的輸入值)可變時的值作為橫軸,將從第一環(huán)路濾波器34實際所獲得的值作為縱軸的曲線圖。從圖15可知,單觸發(fā)電路32的輸出頻率在PLL可捕捉的范圍內成為線性關系。然而,若單觸發(fā)電路32的輸出頻率超出PLL可捕捉的范圍,第一環(huán)路濾波器34的值成為不定值(對于PLL的輸入值可見大致的趨勢,但值不一定是一直相同的狀態(tài))。[0116]如此一來,若第一環(huán)路濾波器34的值也就是溫度檢測值成為不定值,無法進行正常的加熱器控制。例如,存在如下問題,即,盡管為因設置著晶體振動元件的溫度過高而必須斷開加熱器電路50的狀態(tài),但是加熱器電路50仍保持接通的狀態(tài)?;蛘?,產生如下問題,即,盡管設置著晶體振動元件的周圍的溫度變低而必須增大加熱器電路50的功率(power),但是加熱器電路50斷開或者無法將適當?shù)墓β使┙o至加熱器電路50。因此,必須選定具有適當?shù)念l率-溫度特性的晶體振動元件作為第一晶體振動元件及第二晶體振動元件,這一點關系到晶體振動元件的良率降低。[0117]與頻率差檢測部相關的設計事項[0118]在該實施方式中,具備檢測范圍外判定部5(參照圖1),其構成用于判定取入至頻率差檢測部3的PLL的單觸發(fā)電路32的輸出頻率是否處于PLL可捕捉的范圍(檢測范圍)內的判定部。檢測范圍外判定部5除具備該判定功能外,還具備如下功能:當所述輸出頻率未處于檢測范圍內時,判定其是大于檢測范圍的值,還是小于檢測范圍的值。[0119]現(xiàn)在,將圖15的橫軸中的例如“-50”至“50”的范圍設定為檢測范圍內。為便于說明,將把這些值換算成單觸發(fā)電路32的輸出頻率的值后所得的值分別定義為“f_5(l”及“f5Q”。此外,即便略微超出“-50”至“50”的范圍,但實際上可進行向PLL內的頻率的捕捉,視容限(margin)而設定檢測范圍。[0120]此情況下,檢測范圍外判定部5具備如下功能:檢測來自單觸發(fā)電路32的輸出頻率(輸出脈沖的頻率)的值,判定該所述輸出頻率是否位于”與“f5(l”之間(檢測范圍)。此外,檢測范圍外判定部5具備如下功能:當所述輸出頻率為檢測范圍外時,判定其偏向側(偏向低溫側),還是偏向側(偏向高溫側)。判定所述輸出頻率位于檢測范圍的高溫側還是低溫側的依據(jù)在于加熱器控制的內容根據(jù)其位置而變化。[0121]圖16表示實現(xiàn)此種功能的檢測范圍外判定部5的電路構成的一例。單觸發(fā)電路32的輸出脈沖通過計數(shù)器(counter)71僅在固定時間進行計數(shù)(count),利用鎖存電路72鎖存其計數(shù)值。計時器(timer)73以固定時間間隔對計數(shù)器71清除(clear)計數(shù)值,并且對鎖存電路72輸出用于鎖存該時間之前的計數(shù)值的信號。例如從外部的計算機對存儲器30輸入用于設定計數(shù)區(qū)間的信號,根據(jù)該設定信號調整來自計時器73的所述信號的輸出的時機(所述固定時間間隔)。在該例中,所述計數(shù)器71、鎖存電路72及計時器73構成測量單觸發(fā)電路32的輸出脈沖的串中的設定時間內的頻率的頻率測量部。[0122]以下,為了簡化說明,將來自計時器73的時機信號的時間間隔設為一秒來進行處理以便于說明。[0123]利用第三加法部74對從鎖存電路72輸出的計數(shù)值與基準頻率差參數(shù)(parameter)進行比較,提取出其差量,并利用絕對值轉換部74a求出該差量值(若考慮輸入值的極性,為加法值)的絕對值。該計算相當于在圖15的上段的曲線圖中,求出在橫軸方向上對應于零點的單觸發(fā)電路32的輸出頻率與檢測出的輸出頻率的差量。另外,根據(jù)第三加法部74的輸出值的正、負符號,可知利用鎖存電路72鎖存的頻率與基準頻率參數(shù)中的哪一個大,所以可稱為用于比較兩者的信號的電路。[0124]因此,基準頻率差參數(shù)是[{(f2_f2r)/f2r}-{(fl-flr)/flr}]的值成為零的溫度(在圖7及圖8中縱軸的值成為零的溫度)也就是基準溫度(例如25°C)下的鎖存電路72的輸出值。具體來說,是對應于前文所述的與“f5(l”的中間值(將兩者相加后除以2所得的值)的值。[0125]此外,利用第四加法部75對所述絕對值與檢測范圍設定值進行比較。S卩,在第四加法部75中,自檢測范圍設定值減去所述絕對值。若與圖15的上段的曲線圖相對應,檢測范圍設定值是對應于相當于檢測范圍的上限值(或者下限值)的值與“-50”及“50”的中間值的差量的絕對值(距離)的值。具體來說,檢測范圍設定值是“f_5C1”(或者與這些的中間值的差量的絕對值。[0126]因此,若第四加法部75中的加法值的符號為正,單觸發(fā)電路32的輸出頻率位于“f-5?!迸c“f5?!敝g,處于檢測范圍內。反之,若第四加法部75中的加法值的極性為負,單觸發(fā)電路32的輸出頻率是超出與“f5(l”之間的值,為檢測范圍外。第一極性判定部76判定第四加法部75中的加法值的極性,若加法值的極性為負,輸出邏輯“I”的值來作為檢測范圍外標記(flag)。[0127]另一方面,關于利用第三加法部74所獲得的加法值,利用第二極性判定部77判定該加法值的極性。若該極性為正,由于單觸發(fā)電路32的輸出頻率大于基準頻率差參數(shù)的值,所以相比檢測范圍而更靠高溫側,此情況下從第二極性判定部77輸出邏輯“O”的值。反之,若所述極性為負,由于所述輸出頻率小于基準頻率差參數(shù)的值,所以相比檢測范圍而更靠低溫側,此情況下從第二極性判定部77輸出邏輯“I”的值。[0128]回到圖1中,在第二加法部6的后段側的信號路徑設置著作為信號選擇部的選擇器7。選擇器7是組合邏輯電路而構成,基于來自所述檢測范圍外判定部5的判定信號,從來自第二加法部6的輸出值、加熱器控制信號的最大值、及加熱器控制信號的最小值的三個輸入值中選擇一個輸入值。信號選擇的目的在于:若單觸發(fā)電路32的輸出頻率為所述檢測范圍內,直接輸出來自第二加法部6的輸出值,但若所述輸出頻率為檢測范圍外,根據(jù)加熱器電路50的溫度特性的正、負,使供給至加熱器電路50的電力(功率)成為最小或者最大。圖11所示的加熱器電路50雖具有負溫度特性,但為便于說明,此處設為加熱器電路50為正特性而進行說明。在加熱器電路50為正特性的情況下,選擇器7具有如下功能:若所述輸出頻率偏向檢測范圍的高溫側,使加熱器電路50的功率成為最小,另外,若所述輸出頻率偏向檢測范圍的低溫側。使加熱器電路50的功率成為最大。[0129]為了發(fā)揮此種功能,若從檢測范圍外判定部5輸出的檢測范圍外標記為邏輯“0”,選擇器7輸出來自第二加法部6的信號。另一方面,選擇器7在從檢測范圍外判定部5輸出的檢測范圍外標記為邏輯“I”的情況下,若頻率差極性標記為邏輯“I”,選擇最大值,若頻率差極性標記為邏輯“0”,選擇最小值。圖15的下段的(a)?(d)表示檢測范圍外判定部5的輸出與加熱器電路50的控制狀態(tài)的對應。[0130]在圖1中,在選擇器7的輸入側表示了功率的最小值,但所說的該最小值,例如相當于加熱功率為零,也就是成為不對加熱器電路50供給電力的“斷開”的狀態(tài)的信號。[0131]另外,在該例中,如前文所述,在鎖存電路33與第一環(huán)路濾波器34之間設置著邏輯電路38。在圖2中將信號線設為一根而簡略記載,但若數(shù)字信號為η比特(例如34比特),如圖17所示,與η根信號線相對應而設置著η個邏輯元件38-1?邏輯元件38_η。各邏輯元件38-1?邏輯元件38-η作為對其中一個輸入端輸入輸入信號的反相信號(inversionsignal)的與電路(ANDcircuit)而構成,在其中一個輸入端連接著輸出檢測范圍外判定部5的檢測范圍外標記(判定信號)的線,在另一個輸入端連接著來自鎖存電路33的輸出線。[0132]因此,若檢測范圍外標記為邏輯“O”(若單觸發(fā)電路32的輸出頻率為檢測范圍內),直接輸出來自鎖存電路33的信號,但若檢測范圍外標記為邏輯“1”,34比特的信號變成零,PLL停止。以此方式構成的理由,是為了避免因PLL鎖定為不適當?shù)闹担m然單觸發(fā)電路32的輸出頻率返回至檢測范圍內,但PLL仍無法捕捉正常值的事態(tài)。[0133][關于TCXO的功能的構成部分的說明][0134]另外,如前文所述,該實施方式的振蕩裝置具備TCXO的功能。該功能是進行輸入至控制電路部200的基準時鐘的溫度補償?shù)墓δ堋>唧w來說,將利用PLL的第一環(huán)路濾波器34所獲得的變動溫度量的頻率偏移信息輸入至圖1所示的作為修正值獲取部的修正值運算部4,在此,對頻率的修正值進行運算。所說的變動溫度量的頻率偏移信息,是指對應于將第一晶體振動元件10設置在基準溫度時的第一振蕩電路I的振蕩頻率與第一晶體振動元件10的周圍溫度(收納著第一晶體振動元件10的容器內的溫度)下的第一振蕩電路I的振蕩頻率的差量的值。[0135]在該例中,振蕩裝置具備OCXO的功能,因此,對應于該差量的值通常為固定值,但在設置著振蕩裝置的環(huán)境溫度超過預想而變動的情況下,振蕩裝置發(fā)揮TCXO的功能。[0136]如前文所述,該實施方式的振蕩裝置將從第一振蕩電路I獲得的頻率信號(fl)用作圖1所示的控制電路部200的基準時鐘,由于該基準時鐘存在頻率溫度特性,所以想要對基準時鐘的頻率進行溫度修正。因此,首先預先求出利用基準溫度標準化的表示溫度與fl的關系的函數(shù),而求出用于抵消利用該函數(shù)而算出的fl的頻率變動量的函數(shù)。接著,基于利用頻率差檢測部3所獲得的溫度檢測信號與所述函數(shù),利用修正值運算部4求出用于抵消頻率變動量的修正信號。關于該方面進一步增加記載。[0137]如圖1所示,第一晶體振動元件10及第二晶體振動元件20使用共用的晶體片Xb而構成,且相互熱結合,所以第一振蕩電路1、第二振蕩電路2的頻率差是極準確地對應于環(huán)境溫度的值,因此,頻率差檢測部3的輸出是環(huán)境溫度與基準溫度(在該例中為25°C)的溫度差信息。從第一振蕩電路I輸出的頻率信號fl被用作控制部200的主(main)時鐘,因此,利用修正值運算部4所獲得的修正值是作為如下信號被使用:為了抵消因溫度自25V偏移而引起的fl的頻率偏移量對控制部200的動作的影響,而補償控制電路部200的動作的信號。結果為,本實施方式的振蕩裝置I的輸出,即電壓控制振蕩器100的輸出頻率,變得無關于溫度變動而穩(wěn)定。[0138][實施方式的整體的動作][0139]接著,總結所述的實施方式的整體的動作。若著眼于該振蕩裝置的晶體振蕩器,晶體振蕩器的輸出相當于從第一振蕩電路I輸出的頻率信號。而且,通過加熱器電路50以使設置著第一晶體振動元件10、第二晶體振動元件20的環(huán)境成為設定溫度的方式而加熱。第一晶體振動元件10及第一振蕩電路I生成作為晶體振蕩器的輸出的頻率信號,但與第二晶體振動元件20及第二振蕩電路2—并具有作為溫度檢測部的功能。如前文所述,與溫度相對應,利用第二加法部6提取對應于從這些第一振蕩電路1、第二振蕩電路2分別獲得的頻率信號的頻率差的值0SC2-0SC1與溫度設定值(例如50°C下的0SC2-0SC1的值)的差量。[0140]在單觸發(fā)電路32的輸出頻率為檢測范圍內的情況下,該差量由第二環(huán)路濾波器61積分,之后,利用D/A轉換部62轉換成模擬的直流電壓,而調整加熱器電路50的控制電力。從圖10所示的特性圖可知,若將50°C時的頻率差檢測部3的輸出值設為-1.5X105,第二加法部6的輸出在溫度低于50°C時為正值,且隨著溫度降低而變大。因此,以設置著第一晶體振動元件10、第二晶體振動元件20的周圍溫度越是低于50°C,加熱器電路50的控制電力變得越大的方式發(fā)揮作用。另外,在周圍溫度高于50°C時第二加法部6的輸出成為負值,其絕對值隨著溫度升高而變大。[0141]因此,以溫度越是高于50°C,加熱器的供給電力變得越小的方式發(fā)揮作用。因此,想要將設置著第一晶體振動元件10、第二晶體振動元件20的周圍的溫度維持于設定溫度,即50°C,所以作為振蕩輸出的來自第一振蕩電路I的輸出頻率穩(wěn)定。結果為,在將來自第一振蕩電路I的輸出用作時鐘信號的控制電路部200中,供給至相位比較部205的參照信號的頻率穩(wěn)定,因此,作為振蕩裝置(頻率合成器)的輸出的來自電壓控制振蕩器100的輸出頻率也穩(wěn)定。[0142]此外,已經對關于修正值運算部4的事項進行了敘述,因而將其省略。[0143]接著,一面參照圖18,一面對圖2所示的單觸發(fā)電路32的輸出頻率與加熱器電路50的控制的關系進行說明。圖18是圖16所示的檢測范圍外判定部5的各部的信號或者值的時序圖??梢哉f單觸發(fā)電路32的輸出頻率對應于第一振蕩電路I的振蕩頻率fI與第二振蕩電路2的振蕩頻率f2的頻率差,該頻率差過大或過小均會超出PLL的捕捉范圍(pull-1nrange),必須使其位于某范圍內。[0144]圖16所示的計時器73通過計數(shù)區(qū)間設定參數(shù)利用自由振蕩(free-run)(循環(huán)(endless))對動作時鐘進行計數(shù),每當遞增計數(shù)(countup)時予以清除,而輸出鎖存信號。現(xiàn)在,將檢測范圍外標記設為邏輯“0”,也就是設為單觸發(fā)電路32的輸出頻率為檢測范圍內。此時,圖1所示的選擇器7將來自第二加法部6的值輸出至第二環(huán)路濾波器61,可以說進行正常的加熱器電路50的控制。[0145]接著,通過計時器輸出利用鎖存電路72鎖存所述輸出頻率的計數(shù)值,將其值設為“3456”。另一方面,若將基準頻率參數(shù)設定為“3500”,第三加法部74的輸出成為“_44”。該值的絕對值為“44”,檢測范圍設定值為“40”,所以第四加法部75的輸出值為“_4”。所說的該值的極性為負,是指所述頻率差超出檢測范圍,也就是單觸發(fā)電路32的輸出頻率超出檢測范圍,檢測范圍外標記(判定信號)從邏輯“O”變?yōu)檫壿嫛癐”。因此,圖2所示的邏輯電路38的34比特的輸出成為零,PLL停止。[0146]接著,由于第三加法部74的輸出值的極性為負,所以如前文所述那樣,頻率差極性標記成為邏輯“I”。也就是說,所述頻率差過小,而成為小于檢測范圍(PLL的捕捉范圍)的狀態(tài)。該狀態(tài)是所述頻率差超出檢測范圍而偏向低溫側的狀態(tài)。因此,從選擇器7輸出相當于最大值的信號,而對加熱器電路50供給最大電力。此外,圖18中的數(shù)值是為了方便說明的值。[0147]另外,在通過鎖存電路72使所述輸出頻率的計數(shù)值為“3544”的情況下,檢測范圍外標記成為邏輯“1”,頻率差極性標記成為邏輯“0”,向加熱器電路50的供給電力成為零。[0148][實施方式的效果][0149]如上所述,根據(jù)所述實施方式,將相當于從各個第一晶體振動元件10、第二晶體振動元件20所獲得的頻率信號的頻率差的值的兩者的差量用作溫度檢測值,基于所述溫度檢測值控制加熱器電路50,加熱器電路50用以管理第一晶體振動元件10、第二晶體振動元件20的周圍溫度。因此,可高精度地將周圍溫度維持于設定溫度,從而使晶體振蕩器的輸出(第一振蕩電路I的輸出)穩(wěn)定。[0150]另外,在所述實施方式中,為了求出頻率差檢測信息,生成對應于fl與f2的差量頻率的脈沖,通過所述脈沖利用鎖存電路33鎖存從DDS電路部36輸出的鋸齒波信號,對經鎖存的信號值進行積分,并輸出其積分值作為所述頻率差。接著,提取出該輸出和對應于Hr與f2r的差量的值的差量,輸入至所述DDS電路部36而構成PLL。因此,能夠以高精度獲得所述頻率差檢測信息。[0151]在此種電路中,判定能否將從所述單觸發(fā)電路32輸出的脈沖的串中的設定時間內的頻率捕捉至PLL,若脈沖的串中的設定時間內的頻率處于高溫側的檢測范圍外,將供給至加熱部的電力例如設為零,若處于低溫側的檢測范圍外,將所述電力例如設為最大值。[0152]因此,可解決若溫度檢測值成為不定值,無法進行正常的加熱器控制的問題,從而可獲得頻率穩(wěn)定性高的振蕩輸出。這樣便可放寬對第一晶體振動元件10及第二晶體振動元件20各個的頻率-溫度特性的要求,結果為,可抑制晶體振動元件的良率降低。[0153][其他說明][0154]在從單觸發(fā)電路32輸出的脈沖的串中的設定時間內的頻率處于高溫側(圖15的右側)的檢測范圍外的情況下,將供給至加熱器電路50的電力設為零,但該電力只要為小于設定時間內的頻率處于檢測范圍內時的供給電力的值,并不限于零。另外,在從單觸發(fā)電路32輸出的脈沖的串中的設定時間內的頻率處于低溫側(圖15的左側)的檢測范圍外的情況下,所述電力并不限于最大值,也可為接近最大值,或者并不限于這些值,也可為事先設定的大小。[0155]頻率差檢測部3也可將(fl-flr)與(f2_f2r)的差量值本身用作與對應于fl與fir的差量的值和對應于f2與f2r的差量的值的差量值相對應的值,此情況下,靈活運用圖7的曲線圖而求出溫度。[0156]此外,在所述例中,第一晶體振動元件10及第二晶體振動元件20使用共用的晶體片Xb,但也可不使晶體片Xb共用化。此情況下,例如可列舉在共用的殼體中配置第一晶體振動元件10及第二晶體振動元件20的示例。根據(jù)此種構成,第一晶體振動元件10及第二晶體振動元件20實質上設置在同一溫度環(huán)境下,因此可獲得同樣的效果。[0157]頻率差檢測部3的DDS電路部36的輸出信號并不限于鋸齒波,只要為信號值隨時間反復增加或減少的頻率信號即可,例如也可為正弦波。另外,頻率差檢測部3也可通過計數(shù)器對fl與f2進行計數(shù),自其計數(shù)值的差量值減去相當于Afr的值,輸出對應于所獲得的計數(shù)值的值。[0158]在以上實施方式中,第一晶體振動元件10及第一振蕩電路I具備提取溫度檢測值的功能及生成晶體振蕩器的輸出的功能。也就是說,第一振蕩電路I共用用于溫度檢測的振蕩電路及用于晶體振蕩器的輸出的振蕩電路。然而,本發(fā)明也可例如準備三個晶體振動元件并且準備三個振蕩電路,例如在圖1的構成中,準備第三晶體振動元件及連接于該晶體振動兀件的第三振蕩電路,將第三振蕩電路的輸出設為晶體振蕩器的輸出,將剩余的第一振蕩電路及第二振蕩電路的振蕩輸出輸入至頻率差檢測部,而獲得溫度檢測值。此情況下,若由OCXO與TCXO組合而成,便將第三晶體振蕩電路的輸出用作DDS電路部201的時鐘。[0159]作為圖1及圖16所示的振蕩裝置的頻率合成器是利用包含第一晶體振動元件10、第二晶體振動元件20、第一振蕩電路1、第二振蕩電路2、頻率差檢測部3、第二加法部6?加熱器電路50的部分的本發(fā)明的實施方式的晶體振蕩器而構成。然而,本發(fā)明并不限于構成為頻率合成器,也可以設為將第一振蕩電路I的振蕩輸出作為本發(fā)明的晶體振蕩器的輸出的構成,也就是不使用控制電路部200的構成。【權利要求】1.一種晶體振蕩器,其特征在于,包括:振蕩器輸出用振蕩電路,連接于振蕩器輸出用晶體振動元件;第一振蕩電路及第二振蕩電路,分別連接于溫度檢測用第一晶體振動元件及第二晶體振動元件;加熱部,用于使設置著所述各晶體振動元件的周圍的溫度固定化;脈沖生成部及頻率差檢測部,其中,若將所述第一振蕩電路的振蕩頻率設為Π,將基準溫度下的所述第一振蕩電路的振蕩頻率設為flr,將所述第二振蕩電路的振蕩頻率設為f2,將所述基準溫度下的所述第二振蕩電路的振蕩頻率設為f2r,所述脈沖生成部在已由所述Π與所述f2中的其中一個鎖存另一個的時機輸出脈沖;所述頻率差檢測部利用鎖相環(huán)路,基于所述脈沖的串,求出直流電壓來作為溫度檢測值,所述直流電壓與對應于Π與fir的差量的值和對應于所述f2與所述f2r的差量的值的差量值相對應;加法部,提取設置著所述第一晶體振動元件及所述第二晶體振動元件的周圍的溫度的溫度設定值與所述溫度檢測值的偏差量;加熱電力控制用電路部,基于由所述加法部提取的所述偏差量,控制供給至所述加熱部的電力;頻率測量部,測量所述脈沖的串中的設定時間內的頻率;判定部,判定由所述頻率測量部測量的所述頻率包含于檢測范圍內、高溫側的檢測范圍外、及低溫側的檢測范圍外中的哪一個'及信號選擇部,若所述脈沖的串中的所述設定時間內的頻率處于所述高溫側的檢測范圍外,選擇使供給至所述加熱部的電力變得小于在所述檢測范圍內時的供給電力的控制信號,若所述脈沖的串中的所述設定時間內的頻率處于所述低溫側的檢測范圍外,選擇使供給至所述加熱部的電力成為事先設定的大小的控制信號。2.根據(jù)權利要求1所述的晶體振蕩器,其特征在于,所述頻率差檢測部包括:脈沖生成部,在已由所述fl與所述f2中的其中一個鎖存另一個的時機輸出脈沖;直接數(shù)字合成電路部,輸出信號值以對應于所輸入的所述直流電壓的大小的頻率隨時間反復增加或減少的頻率信號;鎖存電路,利用由所述脈沖生成部生成的所述脈沖鎖存從所述直接數(shù)字合成電路部輸出的所述頻率信號;環(huán)路濾波器,對由所述鎖存電路鎖存的信號值進行積分,并輸出其積分值作為與所述差量值相對應的值;及加法部,提取所述環(huán)路濾波器的輸出和對應于所述Hr與所述f2r的差量的值的差量,作為輸入值輸入至所述直接數(shù)字合成電路部。3.根據(jù)權利要求1所述的晶體振蕩器,其特征在于,使供給至所述加熱部的電力變得小于在所述檢測范圍內時的供給電力的控制信號,是使供給至所述加熱部的電力成為零的控制信號。4.根據(jù)權利要求1所述的晶體振蕩器,其特征在于,使供給至所述加熱部的電力成為事先設定的大小的控制信號,是使供給至所述加熱部的電力為最大值或接近最大值。5.根據(jù)權利要求1所述的晶體振蕩器,其特征在于,所述振蕩器輸出用振蕩電路與所述第一振蕩電路及第二振蕩電路中的其中一個被共用。6.根據(jù)權利要求1所述的晶體振蕩器,其特征在于,所述判定部包括:對由所述頻率測量部測量的所述頻率與所述基準溫度下的所述脈沖的串的脈沖頻率進行比較,并基于比較結果進行所述判定的電路。7.根據(jù)權利要求1所述的晶體振蕩器,其特征在于,所述判定部包括:判定由所述頻率測量部測量的所述頻率與所述基準溫度下的所述脈沖的串的脈沖頻率中哪一個大的電路;及用于對這些頻率差與用來判定為所述檢測范圍內或所述檢測范圍外中的哪一個的設定值進行比較的電路。8.根據(jù)權利要求1所述的晶體振蕩器,其特征在于,設置著如下電路,即,所述電路用于在所述判定部已判定由所述頻率測量部測量的所述頻率為所述高溫側的檢測范圍外或者所述低溫側的檢測范圍外時,基于從所述判定部輸出的對應于檢測范圍外標記的判定信號,使所述頻率差檢測部的所述鎖相環(huán)路停止。9.一種振蕩裝置,其特征在于,包括:根據(jù)權利要求1所述的晶體振蕩器;及振蕩裝置的主體電路部,將所述晶體振蕩器的振蕩輸出作為時鐘信號,且包含鎖相環(huán)路?!疚臋n編號】H03B5/04GK103973223SQ201410041543【公開日】2014年8月6日申請日期:2014年1月28日優(yōu)先權日:2013年1月31日【發(fā)明者】赤池和男,小林薫申請人:日本電波工業(yè)株式會社