非交疊時鐘產(chǎn)生電路的制作方法
【專利摘要】本發(fā)明提供了一種非交疊時鐘產(chǎn)生電路,包括:有限狀態(tài)機(jī)及與所述有限狀態(tài)機(jī)連接的n個觸發(fā)電路;所述有限狀態(tài)機(jī)能夠根據(jù)基礎(chǔ)時鐘順次產(chǎn)生n個驅(qū)動時鐘,分別為第一驅(qū)動時鐘、第二驅(qū)動時鐘……至第n驅(qū)動時鐘;所述n個觸發(fā)電路分別為第一觸發(fā)電路、第二觸發(fā)電路……至第n觸發(fā)電路;每個觸發(fā)電路包括一與門及一觸發(fā)器,所述與門的輸出端與所述觸發(fā)器的置位端連接,通過有限狀態(tài)機(jī)根據(jù)基礎(chǔ)時鐘產(chǎn)生n個驅(qū)動時鐘,每個觸發(fā)電路通過接入驅(qū)動時鐘及前一觸發(fā)電路的輸出信號的反相信號,從而產(chǎn)生一非交疊時鐘,據(jù)此實(shí)現(xiàn)了三相以上非交疊時鐘的產(chǎn)生。
【專利說明】非交疊時鐘產(chǎn)生電路
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及時鐘電路【技術(shù)領(lǐng)域】,特別涉及一種非交疊時鐘產(chǎn)生電路。
【背景技術(shù)】
[0002]兩相非交疊時鐘,常用于Switch-C (開關(guān)電容)電路,以避免時鐘饋通等非理想狀態(tài)的出現(xiàn)。請參考圖1,其為現(xiàn)有的兩相非交疊時鐘產(chǎn)生電路的示意圖。如圖1所示,兩相非交疊時鐘產(chǎn)生電路包括一觸發(fā)器,由一個驅(qū)動時鐘Clk控制所述觸發(fā)器產(chǎn)生兩相非交疊時鐘,具體的,驅(qū)動時鐘Clk及其反相信號分別作為觸發(fā)器的置位和復(fù)位信號。請參考圖2,當(dāng)驅(qū)動時鐘Clk變?yōu)楦唠娖綍r,經(jīng)過延時器延遲kdl后,非交疊時鐘PH2變?yōu)榈碗娖?;?qū)動時鐘Clk再經(jīng)過延時器延遲tri2后,非交疊時鐘PHl變?yōu)楦唠娖?。同樣的,?dāng)驅(qū)動時鐘Clk變?yōu)榈碗娖綍r,經(jīng)過延時器延遲tfdl后,非交疊時鐘PHl變?yōu)榈碗娖?;?jīng)過延時器延遲tfd2后,非交疊時鐘PH2變?yōu)楦唠娖?。可見,非交疊時鐘PHl為高電平的時間為T/2-t,dl-tri2+tfdl,非交疊時鐘PH2為高電平的時間為T/2-tfdl-tfd2+trdl,其中驅(qū)動時鐘Clk是周期為T、占空比為50%的方波。
[0003]在很多情況下,例如對于三軸微機(jī)械加速度計(jì)而言,需要分時檢測空間X、Y、Z三個方向的加速度分量,其需要使用三相非交疊時鐘,以對機(jī)械部分、模擬信號檢測前端及數(shù)據(jù)處理進(jìn)行分時控制。通過三相非交疊時鐘實(shí)現(xiàn)對X、Y、Z三個方向的各自的傳感元件的選擇,并將相應(yīng)傳感元件連接到模擬轉(zhuǎn)換前端進(jìn)行C-V轉(zhuǎn)換,濾波、放大后由AD轉(zhuǎn)換得到數(shù)字信號進(jìn)行處理。若此時分時選擇時鐘存在交疊,將會使傳感器的機(jī)械部分、模擬部分在分時處理時產(chǎn)生信號的軸間干擾,導(dǎo)致測量的數(shù)據(jù)產(chǎn)生誤差。為此,就要求傳感器使用三相非交疊時鐘,對信號通路進(jìn)行分時控制。
[0004]因此,提供一種非交疊時鐘產(chǎn)生電路,其能產(chǎn)生三相以上非交疊時鐘,成了本領(lǐng)域技術(shù)人員亟待解決的問題。
【發(fā)明內(nèi)容】
`
[0005]本發(fā)明的目的在于提供一種非交疊時鐘產(chǎn)生電路,以產(chǎn)生三相以上非交疊時鐘。
[0006]為此,本發(fā)明提供一種非交疊時鐘產(chǎn)生電路,所述非交疊時鐘產(chǎn)生電路包括:有限狀態(tài)機(jī)及與所述有限狀態(tài)機(jī)連接的η個觸發(fā)電路;
[0007]所述有限狀態(tài)機(jī)能夠根據(jù)基礎(chǔ)時鐘順次產(chǎn)生η個驅(qū)動時鐘,分別為第一驅(qū)動時鐘、第二驅(qū)動時鐘......至第η驅(qū)動時鐘;
[0008]所述η個觸發(fā)電路分別為第一觸發(fā)電路、第二觸發(fā)電路……至第η觸發(fā)電路;每個觸發(fā)電路包括一與門及一觸發(fā)器,所述與門的輸出端與所述觸發(fā)器的置位端連接;
[0009]其中,第一觸發(fā)電路的輸出端通過一非門與第二觸發(fā)電路中與門的一輸入端連接、第二觸發(fā)電路的輸出端通過一非門與第三觸發(fā)電路中與門的一輸入端連接……至第η觸發(fā)電路的輸出端通過一非門與第一觸發(fā)電路中與門的一輸入端連接;
[0010]第一觸發(fā)電路中與門的另一輸入端接入第一驅(qū)動時鐘、第一觸發(fā)電路中觸發(fā)器的復(fù)位端接入第二驅(qū)動時鐘;第二觸發(fā)電路中與門的另一輸入端接入第二驅(qū)動時鐘、第二觸
發(fā)電路中觸發(fā)器的復(fù)位端接入第三驅(qū)動時鐘......至第η觸發(fā)電路中與門的另一輸入端接入
第η驅(qū)動時鐘、第η觸發(fā)電路中觸發(fā)器的復(fù)位端接入第一驅(qū)動時鐘;
[0011]其中,η為大于等于3的自然數(shù)。
[0012]可選的,在所述的非交疊時鐘產(chǎn)生電路中,所述觸發(fā)器為RS觸發(fā)器。
[0013]可選的,在所述的非交疊時鐘產(chǎn)生電路中,第一觸發(fā)電路的輸出端通過一延時器及一非門與第二觸發(fā)電路中與門的一輸入端連接、第二觸發(fā)電路的輸出端通過一延時器及
一非門與第三觸發(fā)電路中與門的一輸入端連接......至第η觸發(fā)電路的輸出端通過一延時器 及一非門與第一觸發(fā)電路中與門的一輸入端連接。
[0014]可選的,在所述的非交疊時鐘產(chǎn)生電路中,每一個延時器的延時時間能夠調(diào)節(jié)。
[0015]可選的,在所述的非交疊時鐘產(chǎn)生電路中,所述η為3。
[0016]可選的,在所述的非交疊時鐘產(chǎn)生電路中,當(dāng)所述第一驅(qū)動時鐘為高電平并且所述第三觸發(fā)電路輸出低電平時,所述第一觸發(fā)電路輸出高電平;當(dāng)所述第二驅(qū)動時鐘為高電平時,所述第一觸發(fā)電路輸出低電平;
[0017]當(dāng)所述第二驅(qū)動時鐘為高電平并且所述第一觸發(fā)電路輸出低電平時,所述第二觸發(fā)電路輸出高電平;當(dāng)所述第三驅(qū)動時鐘為高電平時,所述第二觸發(fā)電路輸出低電平;
[0018]當(dāng)所述第三驅(qū)動時鐘為高電平并且所述第二觸發(fā)電路輸出低電平時,所述第三觸發(fā)電路輸出高電平;當(dāng)所述第一驅(qū)動時鐘為高電平時,所述第三觸發(fā)電路輸出低電平。
[0019]可選的,在所述的非交疊時鐘產(chǎn)生電路中,所述第一觸發(fā)電路、第二觸發(fā)電路……至第η觸發(fā)電路分別輸出第一非交疊時鐘、第二非交疊時鐘……至第η非交疊時鐘。
[0020]在本發(fā)明提供的非交疊時鐘產(chǎn)生電路中,通過有限狀態(tài)機(jī)根據(jù)基礎(chǔ)時鐘產(chǎn)生η個驅(qū)動時鐘,每個觸發(fā)電路通過接入驅(qū)動時鐘及前一觸發(fā)電路的輸出信號的反相信號,從而產(chǎn)生一非交疊時鐘,據(jù)此實(shí)現(xiàn)了三相以上非交疊時鐘的產(chǎn)生。
【專利附圖】
【附圖說明】
[0021]圖1是現(xiàn)有的兩相非交疊時鐘產(chǎn)生電路的示意圖;
[0022]圖2是現(xiàn)有的兩相非交疊時鐘產(chǎn)生電路產(chǎn)生的兩相非交疊時鐘的時序圖;
[0023]圖3是本發(fā)明實(shí)施例一的非交疊時鐘產(chǎn)生電路的示意圖;
[0024]圖4是本發(fā)明實(shí)施例一的非交疊時鐘產(chǎn)生電路產(chǎn)生的三相非交疊時鐘的時序圖;
[0025]圖5是本發(fā)明實(shí)施例二的η個觸發(fā)電路的連接示意圖;
[0026]圖6是本發(fā)明實(shí)施例二的產(chǎn)生η個驅(qū)動時鐘的有限狀態(tài)機(jī)的示意圖。
【具體實(shí)施方式】
[0027]以下結(jié)合附圖和具體實(shí)施例對本發(fā)明提出的非交疊時鐘產(chǎn)生電路作進(jìn)一步詳細(xì)說明。根據(jù)下面說明和權(quán)利要求書,本發(fā)明的優(yōu)點(diǎn)和特征將更清楚。需說明的是,附圖均采用非常簡化的形式且均使用非精準(zhǔn)的比例,僅用以方便、明晰地輔助說明本發(fā)明實(shí)施例的目的。
[0028]【實(shí)施例一】
[0029]在本實(shí)施例一中,所述非交疊時鐘產(chǎn)生電路能夠產(chǎn)生三個非交疊時鐘,具體的,請參考圖3和圖4,其中,圖3為本發(fā)明實(shí)施例的非交疊時鐘產(chǎn)生電路的示意圖;圖4為本發(fā)明實(shí)施例的非交疊時鐘產(chǎn)生電路產(chǎn)生的三相非交疊時鐘的時序圖。
[0030]如圖3所示,在本實(shí)施例中,所述非交疊時鐘產(chǎn)生電路包括:有限狀態(tài)機(jī)10及與所述有限狀態(tài)機(jī)10連接的3個觸發(fā)電路;
[0031]所述有限狀態(tài)機(jī)10能夠根據(jù)基礎(chǔ)時鐘Clk順次產(chǎn)生三個驅(qū)動時鐘,分別為第一驅(qū)動時鐘SetX、第二驅(qū)動時鐘SetY及第三驅(qū)動時鐘SetZ ;
[0032]所述3個觸發(fā)電路分別為第一觸發(fā)電路21、第二觸發(fā)電路22及第三觸發(fā)電路23 ;其中,所述第一觸發(fā)電路21包括第一與門41及第一觸發(fā)器31,所述第一與門41的輸出端與所述第一觸發(fā)器31的置位端連接;所述第二觸發(fā)電路22包括第二與門42及第二觸發(fā)器32,所述第二與門42的輸出端與所述第二觸發(fā)器32的置位端連接;所述第三觸發(fā)電路23包括第三與門43及第三觸發(fā)器33,所述第三與門43的輸出端與所述第三觸發(fā)器33的置位端連接;
[0033]其中,第一觸發(fā)電路21的輸出端(即第一觸發(fā)器31的輸出端)通過第一非門與第二觸發(fā)電路22中與門(即第二與門42)的一輸入端連接、第二觸發(fā)電路22的輸出端(即第二觸發(fā)器32的輸出端)通過第二非門與第三觸發(fā)電路中與門(即第三與門43)的一輸入端連接、第三觸發(fā)電路23的輸出端(即第三觸發(fā)器33的輸出端)通過第三非門與第一觸發(fā)電路21中與門(即第一與門41)的一輸入端連接;
[0034]第一觸發(fā)電路21中的第一與門41的另一輸入端接入第一驅(qū)動時鐘SetX、第一觸發(fā)電路21中的第一觸發(fā)器31的復(fù)位端接入第二驅(qū)動時鐘SetY ;第二觸發(fā)電路22中的第二與門42的另一輸入端接入第二驅(qū)動時鐘SetY、第二觸發(fā)電路22中的第二觸發(fā)器32的復(fù)位端接入第三驅(qū)動時鐘SetZ ;第三觸發(fā)電路23中的第三與門43的另一輸入端接入第三驅(qū)動時鐘SetZ、第三觸發(fā)電路23中的第三觸發(fā)器33的復(fù)位端接入第一驅(qū)動時鐘SetX。
[0035]在本實(shí)施例中,所述觸發(fā)器為RS觸發(fā)器。在本申請的其他實(shí)施例中,所述觸發(fā)器也可以為RS觸發(fā)器以外的觸發(fā)器,其只要能夠擁有與RS觸發(fā)器相同的功能即可。
[0036]通過上述非交疊時鐘產(chǎn)生電路將產(chǎn)生三個非交疊時鐘,分別為第一非交疊時鐘SelX、第二非交疊時鐘SdY及第三非交疊時鐘SelZ。具體的,第一觸發(fā)電路21的輸出端(即第一觸發(fā)器31的輸出端)輸出第一非交疊時鐘SelX、第二觸發(fā)電路22的輸出端(即第二觸發(fā)器32的輸出端)輸出第二非交疊時鐘SdY、第三觸發(fā)電路23的輸出端(即第三觸發(fā)器33的輸出端)輸出第三非交疊時鐘SelZ。
[0037]在本實(shí)施例中,第一觸發(fā)電路21的輸出端通過第一延時器及第一非門與第二觸發(fā)電路22中的第二與門42的一輸入端連接、第二觸發(fā)電路22的輸出端通過第二延時器及第二非門與第三觸發(fā)電路23中的第三與門43的一輸入端連接、第三觸發(fā)電路23的輸出端通過第三延時器及第三非門與第一觸發(fā)電路21中的第一與門41的一輸入端連接。進(jìn)一步的,每一個延時器的延時時間能夠調(diào)節(jié),由此能夠使得所述第一非交疊時鐘SelX、第二非交疊時鐘SdY及第三非交疊時鐘SelZ產(chǎn)生間隔可控,從而便于對其他電路的控制。在本實(shí)施例中,所述第一延時器及第一非門通過第一延時反相器51實(shí)現(xiàn);所述第二延時器及第二非門通過第二延時反相器52實(shí)現(xiàn);所述第三延時器及第三非門通過第三延時反相器53實(shí)現(xiàn)。
[0038]進(jìn)一步的,請參考圖4,在本實(shí)施例中,當(dāng)所述第一驅(qū)動時鐘SetX為高電平并且所述第三非交疊時鐘SelZ為低電平(即所述第三觸發(fā)電路23輸出低電平)時,所述第一非交疊時鐘SelX為高電平(即第一觸發(fā)電路21輸出高電平);當(dāng)所述第二驅(qū)動時鐘SetY為高電平時,所述第一非交疊時鐘SelX為低電平(即第一觸發(fā)電路21輸出低電平);
[0039]當(dāng)所述第二驅(qū)動時鐘SetY為高電平并且所述第一非交疊時鐘SelX為低電平(SP第一觸發(fā)電路21輸出低電平)時,所述第二非交疊時鐘SeH為高電平(即第二觸發(fā)電路22輸出高電平);當(dāng)所述第三驅(qū)動時鐘SetZ為高電平時,所述第二非交疊時鐘SdY為低電平(即第二觸發(fā)電路22輸出低電平);
[0040]當(dāng)所述第三驅(qū)動時鐘SetZ為高電平并且所述第二非交疊時鐘SdY為低電平(SP第二觸發(fā)電路22輸出低電平)時,所述第三非交疊時鐘SelZ為高電平(即第三觸發(fā)電路23輸出高電平);當(dāng)所述第一驅(qū)動時鐘SetX為高電平時,所述第三非交疊時鐘SelZ為低電平(即第三觸發(fā)電路23輸出低電平)。 [0041]在此,通過將當(dāng)前驅(qū)動信號(在此指序號與觸發(fā)電路序號相同的驅(qū)動信號)與前一非交疊時鐘的反相延遲信號(在此指序號比觸發(fā)電路序號小一個的非交疊時鐘;同時,當(dāng)觸發(fā)電路的序號為第一時,則非交疊時鐘為最后一個,即第三)相與后的信號提供至觸發(fā)器的置位端(即作為觸發(fā)器的置位信號),由此能夠嚴(yán)格使得各非交疊時鐘(即第一非交疊時鐘SelX、第二非交疊時鐘Se;LY及第三非交疊時鐘SelZ)不交疊。即防止了在信號的傳輸過程中,有的非交疊時鐘可能發(fā)生延遲從而導(dǎo)致與后一非交疊時鐘交疊的問題。由此提高了所產(chǎn)生的三相非交疊時鐘的可靠性。
[0042]在本實(shí)施例中,所述非交疊時鐘產(chǎn)生電路為三相非交疊時鐘產(chǎn)生電路,其能夠產(chǎn)生三個非交疊時鐘,所用到的觸發(fā)電路為三個。根據(jù)本申請實(shí)施例所公開的三相非交疊時鐘產(chǎn)生電路的原理,通過增加觸發(fā)電路能夠產(chǎn)生更多相非交疊時鐘,例如四相非交疊時鐘、五相非交疊時鐘等。
[0043]【實(shí)施例二】
[0044]請參考圖5和圖6,其中,圖5為本發(fā)明實(shí)施例二的η個觸發(fā)電路的連接示意圖;圖6為本發(fā)明實(shí)施例二的產(chǎn)生η個驅(qū)動時鐘的有限狀態(tài)機(jī)的示意圖。在此,為了圖示的清楚,將η個觸發(fā)電路與有限狀態(tài)機(jī)分成兩張圖示出,具體的,圖6所產(chǎn)生的驅(qū)動時鐘提供至圖5所示的置位端或者復(fù)位端,例如,圖6所示的第一驅(qū)動時鐘Set Ct1分別提供給第一觸發(fā)電路61中的第一觸發(fā)器的置位端及第η觸發(fā)電路6η中的第η觸發(fā)器的復(fù)位端。
[0045]根據(jù)上述三相非交疊時鐘產(chǎn)生電路以及圖5和圖6可知,當(dāng)需要產(chǎn)生η相非交疊時鐘時,所需的η相非交疊時鐘產(chǎn)生電路包括:有限狀態(tài)機(jī)及與所述有限狀態(tài)機(jī)連接的η個觸發(fā)電路;
[0046]所述有限狀態(tài)機(jī)能夠根據(jù)基礎(chǔ)時鐘順次產(chǎn)生η個驅(qū)動時鐘,分別為第一驅(qū)動時鐘、第二驅(qū)動時鐘......至第η驅(qū)動時鐘;
[0047]所述η個觸發(fā)電路分別為第一觸發(fā)電路、第二觸發(fā)電路……至第η觸發(fā)電路;每個觸發(fā)電路包括一與門及一觸發(fā)器,所述與門的輸出端與所述觸發(fā)器的置位端連接;
[0048]其中,第一觸發(fā)電路的輸出端通過一非門與第二觸發(fā)電路中與門的一輸入端連接、第二觸發(fā)電路的輸出端通過一非門與第三觸發(fā)電路中與門的一輸入端連接……至第η觸發(fā)電路的輸出端通過一非門與第一觸發(fā)電路中與門的一輸入端連接;
[0049]第一觸發(fā)電路中與門的另一輸入端接入第一驅(qū)動時鐘、第一觸發(fā)電路中觸發(fā)器的復(fù)位端接入第二驅(qū)動時鐘;第二觸發(fā)電路中與門的另一輸入端接入第二驅(qū)動時鐘、第二觸
發(fā)電路中觸發(fā)器的復(fù)位端接入第三驅(qū)動時鐘......至第η觸發(fā)電路中與門的另一輸入端接入
第η驅(qū)動時鐘、第η觸發(fā)電路中觸發(fā)器的復(fù)位端接入第一驅(qū)動時鐘。
[0050]如圖6所示,有限狀態(tài)機(jī)產(chǎn)生了 Set Φ P Set Φ2……Set (^的η個驅(qū)動時鐘;接著,如圖5所示,第一觸發(fā)器接入了順次產(chǎn)生的Set Φ i和Set Φ2兩個相鄰的驅(qū)動時鐘,其中Set Φ !接入至置位端、Set Φ 2接入至復(fù)位端,并依此產(chǎn)生了第一非交疊時鐘Sel Φ P依此類推,產(chǎn)生了 Sel Φ P Sel Φ2……Sel ΦΝ的η個非交疊時鐘。
[0051]根據(jù)圖5和圖6可知,當(dāng)η為3時,即為圖3所示的三相非交疊時鐘產(chǎn)生電路;當(dāng)η為4時,便可得到四相非交疊時鐘產(chǎn)生電路;當(dāng)η為5時,便可得到五相非交疊時鐘產(chǎn)生電路,依次類推。
[0052]綜上所述,在本發(fā)明實(shí)施例提供的非交疊時鐘產(chǎn)生電路中,通過有限狀態(tài)機(jī)根據(jù)基礎(chǔ)時鐘產(chǎn)生η個驅(qū)動時鐘,每個觸發(fā)電路通過接入驅(qū)動時鐘及前一觸發(fā)電路的輸出信號的反相信號,從而產(chǎn)生一非交疊時鐘,據(jù)此實(shí)現(xiàn)了三相以上非交疊時鐘的產(chǎn)生。
[0053]上述描述僅 是對本發(fā)明較佳實(shí)施例的描述,并非對本發(fā)明范圍的任何限定,本發(fā)明領(lǐng)域的普通技術(shù)人員根據(jù)上述揭示內(nèi)容做的任何變更、修飾,均屬于權(quán)利要求書的保護(hù)范圍。
【權(quán)利要求】
1.一種非交疊時鐘產(chǎn)生電路,其特征在于,包括:有限狀態(tài)機(jī)及與所述有限狀態(tài)機(jī)連接的η個觸發(fā)電路; 所述有限狀態(tài)機(jī)能夠根據(jù)基礎(chǔ)時鐘順次產(chǎn)生η個驅(qū)動時鐘,分別為第一驅(qū)動時鐘、第二驅(qū)動時鐘……至第η驅(qū)動時鐘; 所述η個觸發(fā)電路分別為第一觸發(fā)電路、第二觸發(fā)電路……至第η觸發(fā)電路;每個觸發(fā)電路包括一與門及一觸發(fā)器,所述與門的輸出端與所述觸發(fā)器的置位端連接; 其中,第一觸發(fā)電路的輸出端通過一非門與第二觸發(fā)電路中與門的一輸入端連接、第二觸發(fā)電路的輸出端通過一非門與第三觸發(fā)電路中與門的一輸入端連接……至第η觸發(fā)電路的輸出端通過一非門與第一觸發(fā)電路中與門的一輸入端連接; 第一觸發(fā)電路中與門的另一輸入端接入第一驅(qū)動時鐘、第一觸發(fā)電路中觸發(fā)器的復(fù)位端接入第二驅(qū)動時鐘;第二觸發(fā)電路中與門的另一輸入端接入第二驅(qū)動時鐘、第二觸發(fā)電 路中觸發(fā)器的復(fù)位端接入第三驅(qū)動時鐘......至第η觸發(fā)電路中與門的另一輸入端接入第η驅(qū)動時鐘、第η觸發(fā)電路中觸發(fā)器的復(fù)位端接入第一驅(qū)動時鐘; 其中,η為大于等于3的自然數(shù)。
2.如權(quán)利要求1所述的非交疊時鐘產(chǎn)生電路,其特征在于,所述觸發(fā)器為RS觸發(fā)器。
3.如權(quán)利要求1所述的非交疊時鐘產(chǎn)生電路,其特征在于,第一觸發(fā)電路的輸出端通過一延時器及一非門與第二觸發(fā)電路中與門的一輸入端連接、第二觸發(fā)電路的輸出端通過一延時器及一非門與第三觸發(fā)電路中與門的一輸入端連接......至第η觸發(fā)電路的輸出端通過一延時器及一非門與第一觸發(fā)電路中與門的一輸入端連接。
4.如權(quán)利要求3所述的非交疊時鐘產(chǎn)生電路,其特征在于,每一個延時器的延時時間能夠調(diào)節(jié)。
5.如權(quán)利要求1所述的非交疊時鐘產(chǎn)生電路,其特征在于,所述η為3。
6.如權(quán)利要求5所述的非交疊時鐘產(chǎn)生電路,其特征在于, 當(dāng)所述第一驅(qū)動時鐘為高電平并且所述第三觸發(fā)電路輸出低電平時,所述第一觸發(fā)電路輸出高電平;當(dāng)所述第二驅(qū)動時鐘為高電平時,所述第一觸發(fā)電路輸出低電平; 當(dāng)所述第二驅(qū)動時鐘為高電平并且所述第一觸發(fā)電路輸出低電平時,所述第二觸發(fā)電路輸出高電平;當(dāng)所述第三驅(qū)動時鐘為高電平時,所述第二觸發(fā)電路輸出低電平; 當(dāng)所述第三驅(qū)動時鐘為高電平并且所述第二觸發(fā)電路輸出低電平時,所述第三觸發(fā)電路輸出高電平;當(dāng)所述第一驅(qū)動時鐘為高電平時,所述第三觸發(fā)電路輸出低電平。
7.如權(quán)利要求1~6中任一項(xiàng)所述的非交疊時鐘產(chǎn)生電路,其特征在于,所述第一觸發(fā)電路、第二觸發(fā)電路……至第η觸發(fā)電路分別輸出第一非交疊時鐘、第二非交疊時鐘……至第η非交疊時鐘。
【文檔編號】H03K3/02GK103647528SQ201310662792
【公開日】2014年3月19日 申請日期:2013年12月6日 優(yōu)先權(quán)日:2013年12月6日
【發(fā)明者】張盛 申請人:杭州士蘭微電子股份有限公司