一種遲滯比較器的制造方法
【專利摘要】本發(fā)明提供一種遲滯比較器,在參考電壓與放大器正相輸入端之間接有電阻,電阻并聯(lián)后與另一個(gè)電阻串聯(lián)接在所述放大器正相輸入端與地之間,所述放大器輸出控制一個(gè)開關(guān),所述開關(guān)接在一個(gè)所述并聯(lián)電阻與地之間;所述并聯(lián)電阻大于等于2個(gè);所述開關(guān)為NMOS管;所述NMOS管的寬長比(W/L)大于1。本發(fā)明閾值電壓和穩(wěn)定且抗干擾能力強(qiáng)。
【專利說明】一種遲滯比較器
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及一種集成電路領(lǐng)域,特別涉及用于模擬集成電路中實(shí)現(xiàn)簡單性能可靠地遲滯比較器。
【背景技術(shù)】
[0002]在集成電路的中,比較器是常用的器件,為了增加比較器的抗干擾能力,經(jīng)常將比較器設(shè)置為遲滯比較器。目前的通常的做法是將輸出反饋控制輸入端的分壓電阻電壓(例如申請?zhí)枮?01110076223.2的中國專利)。
[0003]這樣的方案主要存在以下缺陷:
輸入端電壓是變化的,將輸出反饋控制輸入端的分壓電阻前后所得到的電壓不穩(wěn)定,造成比較器抗干擾能力差。
【發(fā)明內(nèi)容】
[0004]為解決傳統(tǒng)方案遲滯比較器存在的問題,本發(fā)明提供一種新的遲滯比較器,抗干擾能力強(qiáng),且實(shí)現(xiàn)簡單。
[0005]本發(fā)明的解決方案如下:
一種遲滯比較器,在參考電壓與放大器正相輸入端之間接有電阻,電阻并聯(lián)后與另一個(gè)電阻串聯(lián)接在所述放大器正相輸入端與地之間,所述放大器輸出控制一個(gè)開關(guān),所述開關(guān)接在一個(gè)所述并聯(lián)電阻與地之間;
所述并聯(lián)電阻大于等于2個(gè);
所述開關(guān)為NMOS管;所述NMOS管的寬長比(W/L)大于I。
[0006]本發(fā)明具有以下優(yōu)點(diǎn):
1.閾值電壓&和G穩(wěn)定。
[0007]2.抗干擾能力強(qiáng)。
【專利附圖】
【附圖說明】
[0008]圖1為本發(fā)明的示意圖。
【具體實(shí)施方式】
[0009]如圖1所示,I為普通的放大器;2為開關(guān),實(shí)際電路中可以用NMOS管作為開關(guān)2,為了減少NMOS管的導(dǎo)通電阻,這里的NMOS管的寬長比(W/L)盡量大,至少大于I。3、4、5和6分別為電阻Rl、R2、R3和R4。
[0010]輸入信號(hào)Vi接放大器的反相輸入端,參考電壓Vref接放大器的正相輸入端。電阻Rl接在參考電壓Vref與正相輸入端之間,電阻R3和電阻R4并聯(lián)后與電阻R2串聯(lián)接在放大器正相輸入端與地之間。
[0011]根據(jù)應(yīng)用的不同,并聯(lián)電阻的個(gè)數(shù)可以更多,不僅只有電阻R3和電阻R4兩個(gè)并聯(lián)電阻。放大器I的輸出電壓Vout反饋控制開關(guān)2,開關(guān)2接在電阻R4和地之間。根據(jù)輸出電壓Vout值得不同,用于控制開關(guān)2的開、關(guān)狀態(tài)。
[0012]遲滯比較器的兩個(gè)窗口電壓通過改變電阻阻值進(jìn)行調(diào)節(jié)。它是將參考電壓經(jīng)電阻分壓后送給比較器的同相輸入端,分壓比受放大器I的輸出電壓Vout控制。
[0013]由圖1可知:
【權(quán)利要求】
1.一種遲滯比較器,其特征在于:在參考電壓與放大器正相輸入端之間接有電阻,電阻并聯(lián)后與另一個(gè)電阻串聯(lián)接在所述放大器正相輸入端與地之間,所述放大器輸出控制一個(gè)開關(guān),所述開關(guān)接在一個(gè)所述并聯(lián)電阻與地之間。
2.根據(jù)權(quán)利要求1所述的遲滯比較器,其特征在于:所述并聯(lián)電阻大于等于2個(gè)。
3.根據(jù)權(quán)利要求1所述的遲滯比較器,其特征在于:所述開關(guān)為NMOS管。
4.根據(jù)權(quán)利要求3所述的遲滯比較器,其特征在于:所述NMOS管的寬長比(W/L)大于1
【文檔編號(hào)】H03K5/22GK104038186SQ201310623517
【公開日】2014年9月10日 申請日期:2013年11月30日 優(yōu)先權(quán)日:2013年11月30日
【發(fā)明者】張俊 申請人:陜西易陽科技有限公司