一種擺率和電阻可調(diào)的離線驅(qū)動(dòng)裝置制造方法
【專利摘要】本發(fā)明提出了一種擺率和電阻可調(diào)的離線驅(qū)動(dòng)裝置,其包括驅(qū)動(dòng)電路和前驅(qū)動(dòng)電路,該驅(qū)動(dòng)電路包括上拉系統(tǒng)、下拉系統(tǒng)和可變電阻。前驅(qū)動(dòng)電路與驅(qū)動(dòng)電路相連,該前驅(qū)動(dòng)電路包括上拉前驅(qū)動(dòng)和下拉前驅(qū)動(dòng)。在上拉前驅(qū)動(dòng)和下拉前驅(qū)動(dòng)的輸出端之間并聯(lián)有能夠?qū)崿F(xiàn)導(dǎo)通和截止的電阻串。本發(fā)明的擺率和電阻可調(diào)的離線驅(qū)動(dòng)裝置在驅(qū)動(dòng)電路里設(shè)置可變電阻,并且在前驅(qū)動(dòng)電路里設(shè)置能夠?qū)崿F(xiàn)導(dǎo)通和截止的上拉電阻串和下拉電阻串,本發(fā)明通過(guò)組合前驅(qū)動(dòng)電路和驅(qū)動(dòng)電路的電阻來(lái)實(shí)現(xiàn)擺率和電阻可調(diào)的功能,同時(shí)能夠減小版圖和PAD電容。
【專利說(shuō)明】-種擺率和電阻可調(diào)的離線驅(qū)動(dòng)裝置
【技術(shù)領(lǐng)域】
[0001] 本發(fā)明涉及接口電路【技術(shù)領(lǐng)域】,特別地涉及一種擺率和電阻可調(diào)的離線驅(qū)動(dòng)裝 置。
【背景技術(shù)】
[0002] 通常PCB電路板(Printed Circuit Board,印刷電路板)的電阻匹配為50歐姆, 但是由于工藝、材料及應(yīng)用環(huán)境的不同,其變化范圍為20歐姆到65歐姆。在電路設(shè)計(jì)和工 作中,0⑶(Off-chip-driver,離線驅(qū)動(dòng))的輸出電阻應(yīng)該滿足PCB的電阻特性,以便減小信 號(hào)的反射。另外,電路芯片工作在特定的頻率時(shí),0CD應(yīng)選擇相對(duì)應(yīng)的擺率,以便減小噪聲。
[0003] 通常情況下,一個(gè)0⑶只能滿足一種阻抗匹配的要求,對(duì)于不同阻值的電阻,例 如:20歐姆,35歐姆,50歐姆,65歐姆,一種解決方法是準(zhǔn)備多個(gè)0CD來(lái)支持不同的阻抗匹 配,這種方法需要的0CD較多,不利于簡(jiǎn)化電路、節(jié)約成本;另一種解決方法是采用一個(gè)具 有電阻可編程能力的0CD來(lái)支持不同的阻抗匹配,但這種0CD需要同時(shí)改變擺率。
[0004] 由此可見(jiàn),理想的0CD應(yīng)當(dāng)具有獨(dú)立的電阻和擺率可調(diào)功能。目前常用的實(shí)施方 法為用多個(gè)前驅(qū)動(dòng)和驅(qū)動(dòng)組合的方法來(lái)實(shí)現(xiàn)擺率和電阻的可調(diào),但這樣會(huì)帶來(lái)版圖和PAD 電容過(guò)大的問(wèn)題。因此,設(shè)計(jì)既能減小版圖和PAD電容,又能實(shí)現(xiàn)擺率和電阻可調(diào)的0CD是 一個(gè)亟需解決的技術(shù)問(wèn)題。
【發(fā)明內(nèi)容】
[0005] 本發(fā)明旨在至少解決現(xiàn)有技術(shù)中存在的技術(shù)問(wèn)題,特別創(chuàng)新地提出了一種擺率和 電阻可調(diào)的離線驅(qū)動(dòng)裝置。
[0006] 為了實(shí)現(xiàn)本發(fā)明的上述目的,本發(fā)明提供了一種擺率和電阻可調(diào)的離線驅(qū)動(dòng)裝 置,其包括:驅(qū)動(dòng)電路,所述驅(qū)動(dòng)電路包括η條輸出支路,所述第X條輸出支路包括上拉系統(tǒng) U〈x>、下拉系統(tǒng)D〈x>和可變電阻Rv ;前驅(qū)動(dòng)電路,所述前驅(qū)動(dòng)電路與所述驅(qū)動(dòng)電路相連,所 述前驅(qū)動(dòng)電路包括上拉前驅(qū)動(dòng)和下拉前驅(qū)動(dòng),所述上拉前驅(qū)動(dòng)和下拉前驅(qū)動(dòng)分別具有η個(gè) 輸出端,所述上拉前驅(qū)動(dòng)的X個(gè)輸出端PU〈1:χ>分別與所述驅(qū)動(dòng)電路的上拉系統(tǒng)U〈x>相 連,所述下拉前驅(qū)動(dòng)的X個(gè)輸出端ro〈i :x>分別與所述驅(qū)動(dòng)電路的下拉系統(tǒng)D〈x>相連;在 所述上拉前驅(qū)動(dòng)的η個(gè)輸出端之間并聯(lián)有至多n-1個(gè)能夠?qū)崿F(xiàn)導(dǎo)通和截止的上拉電阻串 RU〈y>,所述上拉電阻串RU〈y>串聯(lián)有n-1個(gè)電阻,所述上拉電阻串RU〈y>在上拉前驅(qū)動(dòng)的 第z個(gè)輸出端和第z+1個(gè)輸出端之間連接有電阻RU〈y,z>,在所述下拉前驅(qū)動(dòng)的η個(gè)輸出端 之間并聯(lián)有至多n-1個(gè)能夠?qū)崿F(xiàn)導(dǎo)通和截止的下拉電阻串RD〈y>,所述下拉電阻串RD〈y>串 聯(lián)有n-1個(gè)電阻,所述下拉電阻串RD〈y>在下拉前驅(qū)動(dòng)的第z個(gè)輸出端和第z+1個(gè)輸出端之 間連接有電阻RD〈y,z>,所述η為正整數(shù),所述X = 1,2,......,η,所述y = 1,2,......, n-1, z = 1,2,......,n-l〇
[0007] 本發(fā)明的擺率和電阻可調(diào)的離線驅(qū)動(dòng)裝置在驅(qū)動(dòng)電路里設(shè)置可變電阻,并且在前 驅(qū)動(dòng)電路里設(shè)置能夠?qū)崿F(xiàn)導(dǎo)通和截止的上拉電阻串和下拉電阻串,本發(fā)明通過(guò)組合前驅(qū)動(dòng) 電路和驅(qū)動(dòng)電路的電阻來(lái)實(shí)現(xiàn)擺率和電阻可調(diào)的功能,同時(shí)能夠減小版圖和PAD電容。
[0008] 在本發(fā)明的優(yōu)選實(shí)施例中,在所述驅(qū)動(dòng)電路的η條輸出支路上,上拉系統(tǒng)U〈x>通 過(guò)傳輸門TU〈x>與上拉前驅(qū)動(dòng)相連,下拉系統(tǒng)D〈x>通過(guò)傳輸門TD〈x>與下拉前驅(qū)動(dòng)相連, 所述η為正整數(shù),所述x = 1,2,......,η。
[0009] 本發(fā)明的驅(qū)動(dòng)電路通過(guò)傳輸門實(shí)現(xiàn)上拉系統(tǒng)和下拉系統(tǒng)的使能和失效,取代了傳 統(tǒng)串聯(lián)開(kāi)關(guān)的模式,減小了版圖和PAD電容。
[0010] 在本發(fā)明的優(yōu)選實(shí)施例中,上拉前驅(qū)動(dòng)的電阻RU〈y,z>串聯(lián)有傳輸門TM_ SLEWU〈y,z>,在所述上拉電阻串RU〈y>上串聯(lián)的傳輸門組成傳輸門陣列TM_SLEWU〈y>,所述 下拉前驅(qū)動(dòng)的電阻RD〈y,z>串聯(lián)有傳輸門TM_SLEWD〈y,z>,在所述下拉電阻串RD〈y>上串 聯(lián)的傳輸門組成傳輸門陣列TM_SLEWD〈y>,所述η為上拉前驅(qū)動(dòng)或下拉前驅(qū)動(dòng)的輸出端的 數(shù)目,所述 y = 1,2,......,n-1,所述 z = l,2,......,n_l。
[0011] 本發(fā)明前驅(qū)動(dòng)電路中的半鎖存電路能夠迅速并徹底地打開(kāi)驅(qū)動(dòng)電路中的與之相 連的上拉系統(tǒng)或下拉系統(tǒng)內(nèi)的晶體管,減小交叉電流,同時(shí),本發(fā)明通過(guò)傳輸門和電阻串聯(lián) 實(shí)現(xiàn)組合支路的方式,能夠有效減少前驅(qū)動(dòng)電路支路條數(shù),從而減小了版圖。
[0012] 本發(fā)明的附加方面和優(yōu)點(diǎn)將在下面的描述中部分給出,部分將從下面的描述中變 得明顯,或通過(guò)本發(fā)明的實(shí)踐了解到。
【專利附圖】
【附圖說(shuō)明】
[0013] 本發(fā)明的上述和/或附加的方面和優(yōu)點(diǎn)從結(jié)合下面附圖對(duì)實(shí)施例的描述中將變 得明顯和容易理解,其中 :
[0014] 圖1是現(xiàn)有技術(shù)中典型的離線驅(qū)動(dòng)框架圖;
[0015] 圖2是現(xiàn)有技術(shù)中1?噪聲的如驅(qū)動(dòng)電路的電路圖;
[0016] 圖3是現(xiàn)有技術(shù)中低噪聲的前驅(qū)動(dòng)電路的電路圖;
[0017] 圖4是現(xiàn)有技術(shù)中的驅(qū)動(dòng)電路的電路圖;
[0018] 圖5是本發(fā)明擺率和電阻可調(diào)的離線驅(qū)動(dòng)裝置的前驅(qū)動(dòng)電路的一種優(yōu)選實(shí)施方 式的電路圖
[0019] 圖6是本發(fā)明擺率和電阻可調(diào)的離線驅(qū)動(dòng)裝置的驅(qū)動(dòng)電路的一種優(yōu)選實(shí)施方式 的電路圖。
[0020] 附圖標(biāo)記:
[0021] 11電平轉(zhuǎn)換器;12前驅(qū)動(dòng)電路;13驅(qū)動(dòng)電路;14原始數(shù)據(jù);15使能信號(hào);
[0022] 16上拉晶體管的輸入信號(hào);17下拉晶體管的輸入信號(hào);18輸出信號(hào);
[0023] 21原始數(shù)據(jù);22上拉前驅(qū)動(dòng)的使能信號(hào);23下拉前驅(qū)動(dòng)的使能信號(hào);
[0024] 24上拉前驅(qū)動(dòng)的輸出信號(hào);25下拉前驅(qū)動(dòng)的輸出信號(hào);
[0025] 31上拉晶體管的輸入信號(hào);32下拉晶體管的輸入信號(hào);41上拉晶體管;
[0026] 42下拉晶體管;43電阻;51電阻串和與其相連的傳輸門陣列;
[0027] 52半鎖存電路。
【具體實(shí)施方式】
[0028] 下面詳細(xì)描述本發(fā)明的實(shí)施例,所述實(shí)施例的示例在附圖中示出,其中自始至終 相同或類似的標(biāo)號(hào)表示相同或類似的元件或具有相同或類似功能的元件。下面通過(guò)參考附 圖描述的實(shí)施例是示例性的,僅用于解釋本發(fā)明,而不能理解為對(duì)本發(fā)明的限制。
[0029] 在本發(fā)明的描述中,需要理解的是,術(shù)語(yǔ)"縱向"、"橫向"、"上"、"下"、"前"、"后"、 "左"、"右"、"堅(jiān)直"、"水平"、"頂"、"底" "內(nèi)"、"外"等指示的方位或位置關(guān)系為基于附圖所 示的方位或位置關(guān)系,僅是為了便于描述本發(fā)明和簡(jiǎn)化描述,而不是指示或暗示所指的裝 置或元件必須具有特定的方位、以特定的方位構(gòu)造和操作,因此不能理解為對(duì)本發(fā)明的限 制。
[0030] 在本發(fā)明的描述中,除非另有規(guī)定和限定,需要說(shuō)明的是,術(shù)語(yǔ)"安裝"、"相連"、 "連接"應(yīng)做廣義理解,例如,可以是機(jī)械連接或電連接,也可以是兩個(gè)元件內(nèi)部的連通,可 以是直接相連,也可以通過(guò)中間媒介間接相連,對(duì)于本領(lǐng)域的普通技術(shù)人員而言,可以根據(jù) 具體情況理解上述術(shù)語(yǔ)的具體含義。
[0031] 圖1是現(xiàn)有技術(shù)中典型的離線驅(qū)動(dòng)框架圖,從圖中可見(jiàn),現(xiàn)有技術(shù)中典型的離線 驅(qū)動(dòng)包含三個(gè)電路模塊,具體是電平轉(zhuǎn)換器11,前驅(qū)動(dòng)電路12和驅(qū)動(dòng)電路13。在通常情況 下,離線驅(qū)動(dòng)內(nèi)部與外部的電源電壓不一致,所以,使用電平轉(zhuǎn)換器11來(lái)使離線驅(qū)動(dòng)內(nèi)部 與外部電平一致。當(dāng)前驅(qū)動(dòng)電路的使能信號(hào)15為高時(shí),前驅(qū)動(dòng)電路12使能,當(dāng)前驅(qū)動(dòng)電路 的使能信號(hào)15為低時(shí),前驅(qū)動(dòng)電路12失效。當(dāng)前驅(qū)動(dòng)電路12使能時(shí),原始數(shù)據(jù)14經(jīng)過(guò)前 驅(qū)動(dòng)電路12產(chǎn)生驅(qū)動(dòng)電路13的上拉晶體管的輸入信號(hào)16和下拉晶體管的輸入信號(hào)17,再 經(jīng)過(guò)驅(qū)動(dòng)電路13后變?yōu)檩敵鲂盘?hào)18。
[0032] 圖2是現(xiàn)有技術(shù)中1?噪聲的如驅(qū)動(dòng)電路的電路圖,圖2 (a)是如驅(qū)動(dòng)電路中對(duì)應(yīng)驅(qū) 動(dòng)電路的上拉晶體管的部分,這里稱為上拉前驅(qū)動(dòng),由與非門組成,圖2(b)是前驅(qū)動(dòng)電路 中對(duì)應(yīng)驅(qū)動(dòng)電路的下拉晶體管的部分,這里稱為下拉前驅(qū)動(dòng),由或非門組成。當(dāng)原始數(shù)據(jù)21 和上拉前驅(qū)動(dòng)的使能信號(hào)22同時(shí)為高時(shí),與非門的輸出信號(hào)變低,即上拉前驅(qū)動(dòng)的輸出信 號(hào)24變低,驅(qū)動(dòng)電路的上拉晶體管打開(kāi)。下拉前驅(qū)動(dòng)的使能信號(hào)23與上拉前驅(qū)動(dòng)的使能 信號(hào)22互反,當(dāng)下拉前驅(qū)動(dòng)的使能信號(hào)23和原始數(shù)據(jù)21同時(shí)為低時(shí),或非門的輸出信號(hào) 變高,即下拉前驅(qū)動(dòng)的輸出信號(hào)25變高,驅(qū)動(dòng)電路的下拉晶體管打開(kāi)。圖2所示的這種結(jié) 構(gòu)能夠減小驅(qū)動(dòng)電路的交叉電流,但是會(huì)產(chǎn)生比較大的di/dt噪聲。
[0033] 圖3是現(xiàn)有技術(shù)中低噪聲的前驅(qū)動(dòng)電路的電路圖,圖3 (a)是前驅(qū)動(dòng)電路中對(duì)應(yīng)驅(qū) 動(dòng)電路的上拉晶體管的部分,圖3(b)是前驅(qū)動(dòng)電路中對(duì)應(yīng)驅(qū)動(dòng)電路的下拉晶體管的部分, 這種前驅(qū)動(dòng)電路通過(guò)電阻來(lái)調(diào)節(jié)RC時(shí)間常數(shù),分時(shí)輸出驅(qū)動(dòng)電路的上拉晶體管的輸入信 號(hào)31和驅(qū)動(dòng)電路的下拉晶體管的輸入信號(hào)32,從而減少di/dt噪聲。
[0034] 圖4是現(xiàn)有技術(shù)中的驅(qū)動(dòng)電路的電路圖,圖4 (a)是對(duì)應(yīng)于圖2所示前驅(qū)動(dòng)電路的 驅(qū)動(dòng)電路,由上拉晶體管41和下拉晶體管42組成,電阻43可以用來(lái)調(diào)節(jié)輸出電阻。圖4(b) 是對(duì)應(yīng)于圖3所示的前驅(qū)動(dòng)電路的驅(qū)動(dòng)電路,該驅(qū)動(dòng)電路含有4條支路,通過(guò)分時(shí)段打開(kāi)或 關(guān)斷上拉晶體管的輸入信號(hào)PU〈0: 3>和下拉晶體管的輸入信號(hào)ΗΚ0: 3>的方式來(lái)減小di/ dt。在這個(gè)驅(qū)動(dòng)電路中,含有4個(gè)電阻實(shí)現(xiàn)輸出阻抗的匹配。
[0035] 如果一個(gè)前驅(qū)動(dòng)電路是圖3(b)所示的結(jié)構(gòu),由1個(gè)邏輯門和3個(gè)電阻組成,同時(shí) 有4個(gè)輸出。那么,如果要實(shí)現(xiàn)1/3,1/2,1和1.5倍的擺率,就需要4種前驅(qū)動(dòng)電路。擺率 與前驅(qū)動(dòng)電路的電阻為互反關(guān)系,大阻值對(duì)應(yīng)小擺率,小阻值對(duì)應(yīng)大擺率,那么驅(qū)動(dòng)電路的 上拉晶體管和下拉晶體管的前面就需要4個(gè)開(kāi)關(guān)來(lái)選擇相對(duì)于的擺率。同時(shí),由于前驅(qū)動(dòng) 電路中的電阻可能過(guò)高,不可能確保上拉晶體管的輸入信號(hào)徹底打開(kāi)上拉晶體管,也不可 能確保下拉晶體管的輸入信號(hào)徹底打開(kāi)下拉晶體管。
[0036] 為此,本發(fā)明提供了一種擺率和電阻可調(diào)的離線驅(qū)動(dòng)裝置,其包括驅(qū)動(dòng)電路,該驅(qū) 動(dòng)電路包括η條輸出支路,第X條輸出支路包括上拉系統(tǒng)U〈x>、下拉系統(tǒng)D〈x>和可變電阻 Rv。在本實(shí)施方式中,上拉系統(tǒng)U〈x>由至少一組P型場(chǎng)效應(yīng)晶體管組成,下拉系統(tǒng)D〈x>由 至少一組N型場(chǎng)效應(yīng)晶體管組成,每一組N型場(chǎng)效應(yīng)晶體管包括至少一個(gè)N型場(chǎng)效應(yīng)晶體 管,每一組P型場(chǎng)效應(yīng)晶體管包括至少一個(gè)P型場(chǎng)效應(yīng)晶體管,可變電阻Rv由至少一組并 聯(lián)電阻構(gòu)成,所述一組并聯(lián)電阻至少由兩個(gè)電阻并聯(lián)而成,可以通過(guò)控制晶體管實(shí)現(xiàn)并聯(lián) 電阻的導(dǎo)通和切斷,,也可以通過(guò)開(kāi)關(guān)控制導(dǎo)通或切斷。該擺率和電阻可調(diào)的離線驅(qū)動(dòng)還包 括前驅(qū)動(dòng)電路,該前驅(qū)動(dòng)電路與驅(qū)動(dòng)電路相連,前驅(qū)動(dòng)電路包括上拉前驅(qū)動(dòng)和下拉前驅(qū)動(dòng), 上拉前驅(qū)動(dòng)和下拉前驅(qū)動(dòng)分別具有η個(gè)輸出端,上拉前驅(qū)動(dòng)的X個(gè)輸出端PU〈1 :X>分別與 驅(qū)動(dòng)電路的上拉系統(tǒng)U〈x>相連,下拉前驅(qū)動(dòng)的X個(gè)輸出端HK1: x>分別與驅(qū)動(dòng)電路的下拉 系統(tǒng)D〈x>相連。在上拉前驅(qū)動(dòng)的η個(gè)輸出端之間并聯(lián)有至多n-Ι個(gè)能夠?qū)崿F(xiàn)導(dǎo)通和截止 的上拉電阻串RU〈y>,上拉電阻串RU〈y>串聯(lián)有n-Ι個(gè)電阻,上拉電阻串RU〈y>在上拉前驅(qū) 動(dòng)的第z個(gè)輸出端和第z+1個(gè)輸出端之間連接有電阻RU〈y,z>,在下拉前驅(qū)動(dòng)的η個(gè)輸出 端之間并聯(lián)有至多n-Ι個(gè)能夠?qū)崿F(xiàn)導(dǎo)通和截止的下拉電阻串RD〈y>,下拉電阻串RD〈y>串聯(lián) 有n-Ι個(gè)電阻,下拉電阻串RD〈y>在下拉前驅(qū)動(dòng)的第z個(gè)輸出端和第z+1個(gè)輸出端之間連 接有電阻RD〈y,z>。
[0037] 上拉前驅(qū)動(dòng)的電阻RU〈y,z>串聯(lián)有傳輸門TM_SLEWU〈y,z>,在上拉電阻串RU〈y>上 串聯(lián)的傳輸門組成傳輸門陣列TM_SLEWU〈y>,下拉前驅(qū)動(dòng)的電阻RD〈y,z>串聯(lián)有傳輸門TM_ SLEWD〈y,z>,在下拉電阻串RD〈y>上串聯(lián)的傳輸門組成傳輸門陣列TM_SLEWD〈y>。在本實(shí) 施方式中,上拉前驅(qū)動(dòng)的電阻RU〈y,z>與下拉前驅(qū)動(dòng)的電阻RD〈y,z>的阻值相等,傳輸門陣 列TM_SLEWU〈y>和傳輸門陣列TM_SLEWD〈y>內(nèi)所有的傳輸門的使能信號(hào)相同。在驅(qū)動(dòng)電路 的η條輸出支路上,上拉系統(tǒng)U〈x>通過(guò)傳輸門TU〈x>與上拉前驅(qū)動(dòng)相連,下拉系統(tǒng)D〈x>通 過(guò)傳輸門TD〈x>與下拉前驅(qū)動(dòng)相連,傳輸門TU〈x>和傳輸門TD〈x>的使能信號(hào)互反,其中, η 為正整數(shù),x=l,2,......, n〇 y = l,2,......,n_l〇 z = l,2,......,n_l〇
[0038] 在本發(fā)明的一種優(yōu)選實(shí)施方式中,取n為4,即驅(qū)動(dòng)電路包括4條輸出支路,上拉前 驅(qū)動(dòng)和下拉前驅(qū)動(dòng)分別具有4個(gè)輸出端,圖5是這種優(yōu)選實(shí)施方式的前驅(qū)動(dòng)電路的電路圖, 圖6是這種優(yōu)選實(shí)施方式的驅(qū)動(dòng)電路的電路圖。從圖中可見(jiàn),上拉前驅(qū)動(dòng)和下拉前驅(qū)動(dòng)分 別具有3個(gè)電阻串,每個(gè)電阻串串聯(lián)有3個(gè)電阻,每個(gè)電阻串聯(lián)有一個(gè)傳輸門,在本實(shí)施方 式中,上拉前驅(qū)動(dòng)的電阻RU〈y,z>與下拉前驅(qū)動(dòng)的電阻RD〈y,z>的阻值相等,在上拉電阻 串RU〈y>上串聯(lián)的傳輸門陣列TM_SLEWU〈y>與下拉電阻串RD〈y>上串聯(lián)的傳輸門陣列TM_ SLEWD〈y>內(nèi)的所有傳輸門的使能信號(hào)相同,其中y=l,2,3。z = l,2,3。
[0039] 在圖5(a)中,由電阻串和傳輸門組成的單元51,晶體管P〈5>和晶體管N〈5:8>組 成半鎖存電路52,能夠加速上拉前驅(qū)動(dòng)的輸出信號(hào)PU〈1:3>變低,從而確保迅速并徹底的 打開(kāi)驅(qū)動(dòng)電路的上拉系統(tǒng),減小交叉電流。本發(fā)明通過(guò)在上拉前驅(qū)動(dòng)的輸出端之間設(shè)置電 阻串,通過(guò)對(duì)電阻進(jìn)行選擇,組合支路的方式,有效地把電阻串從4條減小到3條。上拉前驅(qū) 動(dòng)根據(jù)選通不同的電阻串組合,從而改變時(shí)間常數(shù),使上拉前驅(qū)動(dòng)的輸出端輸出四種擺率。 下拉前驅(qū)動(dòng)的輸出端之間也設(shè)置電阻串,通過(guò)對(duì)電阻進(jìn)行選擇,組合支路的方式,有效地把 電阻串從4條減小到3條。下拉前驅(qū)動(dòng)根據(jù)接入電阻中的電路不同,下拉前驅(qū)動(dòng)的輸出端 也輸出4種擺率。
[0040] 表1是常見(jiàn)的擺率可調(diào)設(shè)計(jì)和本發(fā)明擺率可調(diào)設(shè)計(jì)中電阻的阻值選擇,表中數(shù) 字表示阻值比例關(guān)系。從表中可見(jiàn),本發(fā)明前驅(qū)動(dòng)電路通過(guò)傳輸門陣列TM_SLEWU〈1>、TM_ SLEWU〈2>、TM_SLEWU〈3> 和傳輸門陣列 TM_SLEWD〈1>、TM_SLEWD〈2>、TM_SLEWD〈3> 對(duì)電阻進(jìn) 行選擇,有效地把電阻串從4條減小到3條。本發(fā)明中,當(dāng)要實(shí)現(xiàn)1/3的擺率時(shí),傳輸門陣 列 TM_SLEWU〈1> 和傳輸門陣列 TM_SLEWD〈1> 導(dǎo)通,傳輸門陣列 TM_SLEWU〈2>、TM_SLEWU〈3> 和傳輸門陣列TM_SLEWD〈2>、TM_SLEWD〈3>截止,上拉前驅(qū)動(dòng)中接入電路中的電阻是RU〈1、 1>、冊(cè)〈1、2>、冊(cè)〈1、3>,即電阻串冊(cè)〈1>,下拉前驅(qū)動(dòng)中接入電路中的電阻是1?〈1、1>、1?〈1、 2>、RD〈1、3>,即電阻串RD〈1>。當(dāng)要實(shí)現(xiàn)1. 5倍的擺率時(shí),傳輸門陣列TM_SLEWU〈2>、TM_ SLEWU〈3>和傳輸門陣列TM_SLEWD〈2>、TM_SLEWD〈3>導(dǎo)通,傳輸門陣列TM_SLEWU〈1>和傳輸 門陣列TM_SLEWD〈1>截止,上拉前驅(qū)動(dòng)中接入電路中的電阻是電阻串RU〈2>、RU〈3>,下拉前 驅(qū)動(dòng)中接入電路中的電阻串是RD〈2>、RD〈3>。
[0041] 表1可編程擺率設(shè)計(jì)
[0042] (a)常見(jiàn)擺率可調(diào)設(shè)計(jì)
[0043]
【權(quán)利要求】
1. 一種擺率和電阻可調(diào)的離線驅(qū)動(dòng)裝置,其特征在于,包括: 驅(qū)動(dòng)電路,所述驅(qū)動(dòng)電路包括η條輸出支路,所述第X條輸出支路包括上拉系統(tǒng)U〈x>、 下拉系統(tǒng)D〈x>和可變電阻Rv ; 前驅(qū)動(dòng)電路,所述前驅(qū)動(dòng)電路與所述驅(qū)動(dòng)電路相連,所述前驅(qū)動(dòng)電路包括上拉前驅(qū)動(dòng) 和下拉前驅(qū)動(dòng),所述上拉前驅(qū)動(dòng)和下拉前驅(qū)動(dòng)分別具有η個(gè)輸出端,所述上拉前驅(qū)動(dòng)的X個(gè) 輸出端TO〈1: χ>分別與所述驅(qū)動(dòng)電路的上拉系統(tǒng)U〈x>相連,所述下拉前驅(qū)動(dòng)的X個(gè)輸出端 PD〈1 :X>分別與所述驅(qū)動(dòng)電路的下拉系統(tǒng)D〈x>相連; 在所述上拉前驅(qū)動(dòng)的η個(gè)輸出端之間并聯(lián)有至多n-1個(gè)能夠?qū)崿F(xiàn)導(dǎo)通和截止的上拉電 阻串RU〈y>,所述上拉電阻串RU〈y>串聯(lián)有n-1個(gè)電阻,所述上拉電阻串RU〈y>在上拉前驅(qū) 動(dòng)的第z個(gè)輸出端和第z+1個(gè)輸出端之間連接有電阻RU〈y,z>,在所述下拉前驅(qū)動(dòng)的η個(gè) 輸出端之間并聯(lián)有至多n-1個(gè)能夠?qū)崿F(xiàn)導(dǎo)通和截止的下拉電阻串RD〈y>,所述下拉電阻串 RD〈y>串聯(lián)有n-1個(gè)電阻,所述下拉電阻串RD〈y>在下拉前驅(qū)動(dòng)的第z個(gè)輸出端和第z+1個(gè) 輸出端之間連接有電阻RD〈y, z>,所述η為正整數(shù),所述X = 1,2,......,η,所述y = 1, 2,......, n-1,所述 z = 1,2,......, n-1 〇
2. 如權(quán)利要求1所述的擺率和電阻可調(diào)的離線驅(qū)動(dòng)裝置,其特征在于,所述上拉前驅(qū) 動(dòng)的電阻RU〈y,ζ>串聯(lián)有傳輸門TM_SLEWU〈y,ζ>,在所述上拉電阻串RU〈y>上串聯(lián)的傳輸門 組成傳輸門陣列TM_SLEWU〈y>,所述下拉前驅(qū)動(dòng)的電阻RD〈y,z>串聯(lián)有傳輸門TM_SLEWD〈y, z>,在所述下拉電阻串RD〈y>上串聯(lián)的傳輸門組成傳輸門陣列TM_SLEWD〈y>,所述η為上拉 前驅(qū)動(dòng)或下拉前驅(qū)動(dòng)的輸出端的數(shù)目,所述y = 1,2,......,n-1,所述z = 1,2,......, n~l 〇
3. 如權(quán)利要求2所述的擺率和電阻可調(diào)的離線驅(qū)動(dòng)裝置,其特征在于,所述傳輸門陣 列TM_SLEWU〈y>和傳輸門陣列TM_SLEWD〈y>內(nèi)所有的傳輸門的使能信號(hào)相同。
4. 如權(quán)利要求1或2所述的擺率和電阻可調(diào)的離線驅(qū)動(dòng)裝置,其特征在于,所述上拉 前驅(qū)動(dòng)的電阻RU〈y,z>與下拉前驅(qū)動(dòng)的電阻RD〈y,z>的阻值相等,所述y = 1,2,......, n-1,所述 z = l,2,......,n-l〇
5. 如權(quán)利要求1所述的擺率和電阻可調(diào)的離線驅(qū)動(dòng)裝置,其特征在于,在所述驅(qū)動(dòng)電 路的η條輸出支路上,上拉系統(tǒng)U〈x>通過(guò)傳輸門TU〈x>與上拉前驅(qū)動(dòng)相連,下拉系統(tǒng)D〈x> 通過(guò)傳輸門TD〈x>與下拉前驅(qū)動(dòng)相連,所述η為正整數(shù),所述X = 1,2,......, η。
6. 如權(quán)利要求5所述的擺率和電阻可調(diào)的離線驅(qū)動(dòng)裝置,其特征在于,所述傳輸門 TU〈x>和傳輸門TD〈x>的使能信號(hào)互反,所述χ=1,2,......,η。
7. 如權(quán)利要求1所述的擺率和電阻可調(diào)的離線驅(qū)動(dòng)裝置,其特征在于,所述可變電阻 RV由至少一組并聯(lián)電阻構(gòu)成,所述一組并聯(lián)電阻至少由兩個(gè)電阻并聯(lián)而成,通過(guò)控制晶體 管實(shí)現(xiàn)并聯(lián)電阻的導(dǎo)通和切斷。
8. 如權(quán)利要求1所述的擺率和電阻可調(diào)的離線驅(qū)動(dòng)裝置,其特征在于,所述上拉系統(tǒng) U〈x>由至少一組P型場(chǎng)效應(yīng)晶體管組成,所述下拉系統(tǒng)D〈x>由至少一組N型場(chǎng)效應(yīng)晶體管 組成,所述每一組N型場(chǎng)效應(yīng)晶體管包括至少一個(gè)N型場(chǎng)效應(yīng)晶體管,所述每一組P型場(chǎng)效 應(yīng)晶體管包括至少一個(gè)P型場(chǎng)效應(yīng)晶體管,所述X = 1,2,......,η,所述η為驅(qū)動(dòng)電路的 輸出支路條數(shù)。
【文檔編號(hào)】H03K19/094GK104104383SQ201310121466
【公開(kāi)日】2014年10月15日 申請(qǐng)日期:2013年4月9日 優(yōu)先權(quán)日:2013年4月9日
【發(fā)明者】中村裕, 焦歆, 程志淵, 周忠玲, 其他發(fā)明人請(qǐng)求不公開(kāi)姓名 申請(qǐng)人:北京時(shí)代全芯科技有限公司