延遲電路和包括延遲電路的半導(dǎo)體裝置制造方法
【專(zhuān)利摘要】本發(fā)明提供一種延遲電路和包括延遲電路的半導(dǎo)體裝置,延遲電路包括時(shí)鐘延遲線(xiàn)、命令延遲線(xiàn)、延遲線(xiàn)控制塊和共用移位寄存器塊。時(shí)鐘延遲線(xiàn)將輸入時(shí)鐘延遲以及產(chǎn)生延遲時(shí)鐘。命令延遲線(xiàn)將命令信號(hào)延遲以及產(chǎn)生延遲命令信號(hào)。延遲線(xiàn)控制塊根據(jù)反饋時(shí)鐘的相位與輸入時(shí)鐘的相位比較的結(jié)果來(lái)產(chǎn)生控制信號(hào),反饋時(shí)鐘是在將延遲時(shí)鐘延遲了模型化的延遲值時(shí)產(chǎn)生的。共用移位寄存器塊響應(yīng)于控制信號(hào)而將時(shí)鐘延遲線(xiàn)的延遲量和命令延遲線(xiàn)的延遲量設(shè)定成彼此大體相同。
【專(zhuān)利說(shuō)明】延遲電路和包括延遲電路的半導(dǎo)體裝置
[0001]相關(guān)申請(qǐng)的交叉引用
[0002]本申請(qǐng)要求2012年6月27日向韓國(guó)知識(shí)產(chǎn)權(quán)局提交的申請(qǐng)?zhí)枮?0-2012-0069386的韓國(guó)專(zhuān)利申請(qǐng)的優(yōu)先權(quán),其全部?jī)?nèi)容通過(guò)引用合并于此。
【技術(shù)領(lǐng)域】
[0003]本發(fā)明總體而言涉及一種半導(dǎo)體裝置,更具體而言,涉及一種將時(shí)鐘和命令信號(hào)延遲的延遲電路和包括延遲電路的半導(dǎo)體裝置。
【背景技術(shù)】
[0004]一般而言,包括存儲(chǔ)器的半導(dǎo)體裝置與時(shí)鐘同步地執(zhí)行操作。因此,在同步類(lèi)型半導(dǎo)體裝置中,輸入數(shù)據(jù)和輸出數(shù)據(jù)應(yīng)與外部時(shí)鐘準(zhǔn)確地同步。半導(dǎo)體裝置接收外部時(shí)鐘、將外部時(shí)鐘轉(zhuǎn)換為內(nèi)部時(shí)鐘、并使用轉(zhuǎn)換的內(nèi)部時(shí)鐘。然而,當(dāng)經(jīng)由時(shí)鐘緩沖器和傳輸線(xiàn)來(lái)傳輸內(nèi)部時(shí)鐘時(shí),在內(nèi)部時(shí)鐘與外部時(shí)鐘之間出現(xiàn)相位差。因此,為了補(bǔ)償相位差,半導(dǎo)體裝置一般包括鎖相環(huán)或延遲鎖定環(huán)。
[0005]另外,半導(dǎo)體裝置通過(guò)將與外部時(shí)鐘同步地輸入的命令與內(nèi)部時(shí)鐘同步而執(zhí)行內(nèi)部數(shù)據(jù)處理操作。因此,執(zhí)行用于將與內(nèi)部時(shí)鐘同步的命令與外部時(shí)鐘同步的域交叉操作。
[0006]圖1是示出現(xiàn)有半導(dǎo)體裝置10的配置的框圖。在圖1中,半導(dǎo)體裝置10包括時(shí)鐘延遲線(xiàn)11、第一移位寄存器12、延遲模型化塊40、相位檢測(cè)塊30和延遲線(xiàn)控制塊20。時(shí)鐘延遲線(xiàn)11接收輸入時(shí)鐘CLK1、將輸入時(shí)鐘CLKI延遲預(yù)定的延遲值、以及產(chǎn)生延遲時(shí)鐘CLKD。延遲模型化塊40將延遲時(shí)鐘CLKD延遲了模型化的延遲值以及產(chǎn)生反饋時(shí)鐘CLKF。
[0007]相位檢測(cè)塊30將輸入時(shí)鐘CLKI的相位與反饋時(shí)鐘CLKF的相位進(jìn)行比較。根據(jù)相位檢測(cè)塊30的相位比較結(jié)果,延遲線(xiàn)控制塊20產(chǎn)生用于控制第一移位寄存器12的控制信號(hào)CTRL。第一移位寄存器12接收控制信號(hào)CTRL并且可以設(shè)定時(shí)鐘延遲線(xiàn)11的延遲值。
[0008]此外,半導(dǎo)體裝置10還包括命令延遲線(xiàn)51、第二移位寄存器52、時(shí)鐘驅(qū)動(dòng)器60和輸出使能信號(hào)發(fā)生塊70。第二移位寄存器52響應(yīng)于控制信號(hào)CTRL而設(shè)定命令延遲線(xiàn)51的延遲值。命令延遲線(xiàn)51將命令信號(hào)CMD延遲預(yù)定的延遲值,以及產(chǎn)生延遲命令信號(hào)CMDD。命令延遲線(xiàn)51可以具有與時(shí)鐘延遲線(xiàn)11相同的配置。時(shí)鐘驅(qū)動(dòng)器60接收延遲時(shí)鐘CLKD以及產(chǎn)生數(shù)據(jù)時(shí)鐘CLKDQS。輸出使能信號(hào)發(fā)生塊70根據(jù)延遲時(shí)鐘CLKD、延遲命令信號(hào)CMDD和CAS潛伏時(shí)間信息CL來(lái)產(chǎn)生輸出使能信號(hào)0UTEN。
[0009]從圖1可以看出,時(shí)鐘延遲線(xiàn)11和命令延遲線(xiàn)51具有相同的配置并且由相同的控制信號(hào)CTRL來(lái)控制。也就是說(shuō),用于設(shè)定時(shí)鐘延遲線(xiàn)11的延遲量的第一移位寄存器12和用于設(shè)定命令延遲線(xiàn)51的延遲量的第二移位寄存器52共同地接收從延遲線(xiàn)控制塊20輸出的控制信號(hào)CTRL。以此方式,在現(xiàn)有半導(dǎo)體裝置中,具有相同延遲值的多個(gè)延遲線(xiàn)分別具有移位寄存器。
【發(fā)明內(nèi)容】
[0010]本文描述多個(gè)延遲線(xiàn)共用移位寄存器塊的半導(dǎo)體裝置。
[0011 ] 在一個(gè)實(shí)施例中,一種延遲電路包括:時(shí)鐘延遲線(xiàn),被配置成將輸入時(shí)鐘延遲以及產(chǎn)生延遲時(shí)鐘;命令延遲線(xiàn),被配置成將命令信號(hào)延遲以及產(chǎn)生延遲命令信號(hào);延遲線(xiàn)控制塊,被配置成根據(jù)反饋時(shí)鐘的相位與輸入時(shí)鐘的相位比較的結(jié)果來(lái)產(chǎn)生控制信號(hào),反饋時(shí)鐘是在將延遲時(shí)鐘延遲了模型化的延遲值時(shí)產(chǎn)生的;以及共用移位寄存器塊,被配置成響應(yīng)于控制信號(hào)而將時(shí)鐘延遲線(xiàn)的延遲量和命令延遲線(xiàn)的延遲量設(shè)定成彼此大體相同。
[0012]在一個(gè)實(shí)施例中,一種延遲電路包括:時(shí)鐘延遲線(xiàn),被配置成響應(yīng)于延遲控制信號(hào)而將輸入時(shí)鐘延遲以及產(chǎn)生延遲時(shí)鐘;命令延遲線(xiàn),被配置成響應(yīng)于延遲控制信號(hào)而將命令信號(hào)延遲以及產(chǎn)生延遲命令信號(hào);延遲線(xiàn)控制塊,被配置成根據(jù)反饋時(shí)鐘的相位與輸入時(shí)鐘的相位比較的結(jié)果來(lái)產(chǎn)生控制信號(hào),反饋時(shí)鐘是在將延遲時(shí)鐘延遲了模型化的延遲值時(shí)產(chǎn)生的;以及共用移位寄存器塊,被配置成響應(yīng)于控制信號(hào)而產(chǎn)生延遲控制信號(hào),以及將延遲控制信號(hào)共同地提供至?xí)r鐘延遲線(xiàn)和命令延遲線(xiàn)。
[0013]在一個(gè)實(shí)施例中,一種半導(dǎo)體裝置包括:時(shí)鐘延遲線(xiàn),被配置成將輸入時(shí)鐘延遲以及產(chǎn)生延遲時(shí)鐘;命令延遲線(xiàn),被配置成將命令信號(hào)延遲以及產(chǎn)生延遲命令信號(hào);延遲線(xiàn)控制塊,被配置成根據(jù)反饋時(shí)鐘的相位與輸入時(shí)鐘的相位比較的結(jié)果來(lái)產(chǎn)生控制信號(hào),反饋時(shí)鐘是在將延遲時(shí)鐘延遲了模型化的延遲值時(shí)產(chǎn)生的;共用移位寄存器塊,被配置成響應(yīng)于控制信號(hào)而將時(shí)鐘延遲線(xiàn)的延遲量和命令延遲線(xiàn)的延遲量設(shè)定成彼此大體相同;以及輸出使能信號(hào)發(fā)生塊,被配置成根據(jù)延遲時(shí)鐘、延遲命令信號(hào)和CAS潛伏時(shí)間信息而產(chǎn)生用于數(shù)據(jù)輸出操作的輸出使能信號(hào)。
【專(zhuān)利附圖】
【附圖說(shuō)明】
[0014]結(jié)合附圖描述特征、方面和實(shí)施例,其中:
[0015]圖1是示出現(xiàn)有半導(dǎo)體裝置的配置的框圖。
[0016]圖2是示出根據(jù)實(shí)施例的半導(dǎo)體裝置的配置的框圖。
[0017]圖3是示出圖2的時(shí)鐘延遲線(xiàn)、命令延遲線(xiàn)和共用移位寄存器塊的各種實(shí)施例的配置的框圖。
[0018]圖4是示出根據(jù)實(shí)施例的半導(dǎo)體裝置中的共用移位寄存器塊的實(shí)施例的配置的示意圖。
【具體實(shí)施方式】
[0019]在下文中,將參照附圖通過(guò)各種實(shí)施例來(lái)描述根據(jù)各種實(shí)施例的延遲電路和包括延遲電路的半導(dǎo)體裝置。
[0020]圖2是示出根據(jù)實(shí)施例的半導(dǎo)體裝置I的配置的框圖。在圖2中,半導(dǎo)體裝置I可以包括時(shí)鐘延遲線(xiàn)110、命令延遲線(xiàn)120、延遲線(xiàn)控制塊20和共用移位寄存器塊200。時(shí)鐘延遲線(xiàn)110可以被配置成接收輸入時(shí)鐘CLK1、將輸入時(shí)鐘CLKI延遲以及產(chǎn)生延遲時(shí)鐘CLKD0時(shí)鐘延遲線(xiàn)110的延遲量根據(jù)共用移位寄存器塊200所產(chǎn)生的延遲控制信號(hào)SR〈0: 4>來(lái)設(shè)定。
[0021]命令延遲線(xiàn)120可以被配置成接收命令信號(hào)CMD、將命令信號(hào)CMD延遲以及產(chǎn)生延遲命令信號(hào)CMDD。命令延遲線(xiàn)120的延遲量根據(jù)共用移位寄存器塊200所產(chǎn)生的延遲控制信號(hào)SR〈0:4>來(lái)設(shè)定。
[0022]延遲線(xiàn)控制塊20可以被配置成基于輸入時(shí)鐘CLKI的相位與反饋時(shí)鐘CLKF的相位的比較結(jié)果而產(chǎn)生控制信號(hào)CTRL,所述反饋時(shí)鐘CLKF可以通過(guò)將延遲時(shí)鐘CLKD延遲了模型化的值而獲得。換句話(huà)說(shuō),延遲線(xiàn)控制塊20可以根據(jù)反饋時(shí)鐘CLKF的相位是領(lǐng)先于還是落后于輸入時(shí)鐘CLKI的相位而產(chǎn)生控制信號(hào)CTRL。舉例而言,在反饋時(shí)鐘CLKF的相位早于輸入時(shí)鐘CLKI的相位的情況下,可以產(chǎn)生用于減少時(shí)鐘延遲線(xiàn)110的延遲量的控制信號(hào)CTRL。相反,在反饋時(shí)鐘CLKF的相位晚于輸入時(shí)鐘CLKI的相位的情況下,可以產(chǎn)生用于增加時(shí)鐘延遲線(xiàn)110的延遲量的控制信號(hào)CTRL。
[0023]共用移位寄存器塊200可以被配置成設(shè)定時(shí)鐘延遲線(xiàn)110的延遲量和命令延遲線(xiàn)120的延遲量。共用移位寄存器塊200可以響應(yīng)于控制信號(hào)CTRL而產(chǎn)生延遲控制信號(hào)SR<0:4>,以改變時(shí)鐘延遲線(xiàn)110的延遲量和命令延遲線(xiàn)120的延遲量。共用移位寄存器塊200被時(shí)鐘延遲線(xiàn)110和命令延遲線(xiàn)120共用。即,共用移位寄存器塊200將延遲控制信號(hào)SR〈0:4>共同地提供至?xí)r鐘延遲線(xiàn)110和命令延遲線(xiàn)120。因此,共用移位寄存器塊200可以將時(shí)鐘延遲線(xiàn)110的延遲量和命令延遲線(xiàn)120的延遲量設(shè)定成彼此大體相同。在根據(jù)本實(shí)施例的半導(dǎo)體裝置I中,由于共用移位寄存器塊200與時(shí)鐘延遲線(xiàn)110和命令延遲線(xiàn)120共同地連接,因此可以利用一個(gè)移位寄存器塊來(lái)控制多個(gè)延遲線(xiàn)。
[0024]共用移位寄存器塊200可以在控制信號(hào)CTRL被使能時(shí)改變延遲控制信號(hào)SR〈0: 4>的電平,以及可以在控制信號(hào)CTRL被禁止時(shí)保持延遲控制信號(hào)SR〈0:4>的電平。共用移位寄存器塊200可以執(zhí)行用于保持延遲控制信號(hào)SR〈0:4>的電平的鎖存操作,以及可以在延遲控制信號(hào)SR〈0:4>的電平隨著控制信號(hào)CTRL被使能而改變時(shí)不執(zhí)行鎖存操作。共用移位寄存器塊200可以在延遲控制信號(hào)SR〈0:4>的電平改變根據(jù)控制信號(hào)CTRL而完成時(shí)響應(yīng)于被禁止的控制信號(hào)CTRL而執(zhí)行鎖存操作。共用移位寄存器塊200可以根據(jù)控制信號(hào)CTRL被使能還是被禁止而選擇性地執(zhí)行鎖存操作。因此,共用移位寄存器塊200可以充分地驅(qū)動(dòng)被提供至?xí)r鐘延遲線(xiàn)110和命令延遲線(xiàn)120的延遲控制信號(hào)SR〈0:4>。
[0025]在圖2中,半導(dǎo)體裝置I還可以包括相位檢測(cè)塊30、延遲模型化塊40、時(shí)鐘驅(qū)動(dòng)器60和輸出使能信號(hào)發(fā)生塊70。相位檢測(cè)塊30可以被配置成將反饋時(shí)鐘CLKF的相位和輸入時(shí)鐘CLKI的相位進(jìn)行比較。相位檢測(cè)塊30可以將反饋時(shí)鐘CLKF的相位和輸入時(shí)鐘CLKI的相位的比較結(jié)果提供至延遲線(xiàn)控制塊20。
[0026]延遲模型化塊40可以具有通過(guò)將輸入時(shí)鐘CLKI在半導(dǎo)體裝置I的內(nèi)部電路中延遲的量模型化而獲得的延遲量。延遲模型化塊40可以被配置成將延遲時(shí)鐘CLKD延遲模型化的延遲量,以及產(chǎn)生反饋時(shí)鐘CLKF。
[0027]時(shí)鐘驅(qū)動(dòng)器60可以被配置成緩沖延遲時(shí)鐘CLKD以及產(chǎn)生數(shù)據(jù)時(shí)鐘CLKDQS。數(shù)據(jù)時(shí)鐘CLKDQS是與延遲時(shí)鐘CLKD大體相同的時(shí)鐘。
[0028]輸出使能信號(hào)發(fā)生單元70可以接收延遲時(shí)鐘CLKD、延遲命令信號(hào)CMDD和CAS潛伏時(shí)間信息CL。CAS潛伏時(shí)間信息CL具有從讀取命令施加至半導(dǎo)體裝置I之后直到實(shí)際從半導(dǎo)體裝置I輸出數(shù)據(jù)至外部的信息。輸出使能信號(hào)發(fā)生單元70可以被配置成根據(jù)延遲時(shí)鐘CLKD、延遲命令信號(hào)CMDD和CAS潛伏時(shí)間信息CL而產(chǎn)生輸出使能信號(hào)0UTEN。半導(dǎo)體裝置I可以與數(shù)據(jù)時(shí)鐘CLKDQS和輸出使能信號(hào)OUTEN同步地輸出數(shù)據(jù)。
[0029]圖3是示出圖2的時(shí)鐘延遲線(xiàn)110、命令延遲線(xiàn)120和共用移位寄存器塊200的各種實(shí)施例的配置的框圖。時(shí)鐘延遲線(xiàn)110和命令延遲線(xiàn)120中的每個(gè)可以包括以串聯(lián)方式順序連接的多個(gè)單位延遲單元CUD。時(shí)鐘延遲線(xiàn)110和命令延遲線(xiàn)120中的每個(gè)的延遲量可以根據(jù)多個(gè)單位延遲單元CUD之中的被使能的單位延遲單元CUD的數(shù)目來(lái)改變。舉例而言,隨著被使能的單位延遲單元CUD的數(shù)目增加,時(shí)鐘延遲線(xiàn)110和命令延遲線(xiàn)120中的每個(gè)的延遲量增加,而隨著被使能的單位延遲單元CUD的數(shù)目減少,時(shí)鐘延遲線(xiàn)110和命令延遲線(xiàn)120中的每個(gè)的延遲量減少。如果被使能的單位延遲單元CUD的數(shù)目增加,由于輸入時(shí)鐘CLKI和命令信號(hào)CMD中的每個(gè)從設(shè)置在靠前位置的單位延遲單元CUD開(kāi)始順序地延遲,因此可以延遲得更多。相反,如果被使能的單位延遲單元CUD的數(shù)目減少,由于輸入時(shí)鐘CLKI和命令信號(hào)CMD中的每個(gè)從設(shè)置在靠后位置的單位延遲單元CUD開(kāi)始順序地延遲,所以可以延遲得更少。
[0030]共用移位寄存器塊200可以通過(guò)產(chǎn)生延遲控制信號(hào)SR〈0: 4>來(lái)將構(gòu)成時(shí)鐘延遲線(xiàn)110和命令延遲線(xiàn)120中的每個(gè)的單位延遲單元CUD使能。舉例而言,共用移位寄存器塊200可以逐個(gè)地增加或減少單位延遲單元CUD的使能數(shù)目。
[0031]在圖3中,共用移位寄存器塊200可以包括多個(gè)移位寄存器210、220和230。所述多個(gè)移位寄存器210、220和230可以具有大體相同的配置。所述多個(gè)移位寄存器210、220和230中的每個(gè)共同地連接至?xí)r鐘延遲線(xiàn)110和命令延遲線(xiàn)120的相對(duì)應(yīng)的單位延遲單元CUD。所述多個(gè)移位寄存器210、220和230可以響應(yīng)于控制信號(hào)CTRL而產(chǎn)生能夠確定是否將相對(duì)應(yīng)的單位延遲單元CUD使能的延遲控制信號(hào)SR〈0:4>。
[0032]移位寄存器210、220和230可以在控制信號(hào)CTRL被使能時(shí)改變延遲控制信號(hào)SR<0:4>的電平,以及可以在控制信號(hào)CTRL被禁止時(shí)保持延遲控制信號(hào)SR〈0:4>的電平。移位寄存器210、220和230可以響應(yīng)于控制信號(hào)CTRL而選擇性地執(zhí)行用于延遲控制信號(hào)SR〈0:4>的鎖存操作。也就是說(shuō),移位寄存器210、220和230被配置成在延遲控制信號(hào)SR〈0: 4>的電平隨著控制信號(hào)CTRL被使能而改變時(shí)不執(zhí)行鎖存操作。因?yàn)橐莆患拇嫫?10、220和230可以根據(jù)控制信號(hào)CTRL來(lái)選擇性地執(zhí)行鎖存操作,因此可以充分地驅(qū)動(dòng)延遲控制信號(hào)SR〈0:4>。因此,移位寄存器210、220和230可以與時(shí)鐘延遲線(xiàn)110和命令延遲線(xiàn)120的分別相對(duì)應(yīng)的單位延遲單元CUD共同地連接。
[0033]在圖3中,控制信號(hào)CTRL可以包括第一奇控制信號(hào)SL0、第二奇控制信號(hào)SR0、第一偶控制信號(hào)SLE和第二偶控制信號(hào)SRE。所述多個(gè)移位寄存器210、220和230交替地接收第一奇控制信號(hào)SL0、第二奇控制信號(hào)SR0、第一偶控制信號(hào)SLE和第二偶控制信號(hào)SRE。換言之,第一移位寄存器210和第三移位寄存器230接收第一奇控制信號(hào)SLO和第二奇控制信號(hào)SR0,第二移位寄存器220接收第一偶控制信號(hào)SLE和第二偶控制信號(hào)SRE。所述多個(gè)移位寄存器210、220和230交替地接收控制信號(hào)CTRL的原因是為了順序地改變共用移位寄存器塊200所產(chǎn)生的延遲控制信號(hào)SR〈0:4>的邏輯值。
[0034]圖4是根據(jù)實(shí)施例的半導(dǎo)體裝置中的共用移位寄存器塊200的實(shí)施例的配置的示意圖。在圖4中,第一移位寄存器210可以包括第一吸收驅(qū)動(dòng)器(sink driver)211和第一控制鎖存部212。第一吸收驅(qū)動(dòng)器211接收第一奇控制信號(hào)SLO和第二奇控制信號(hào)SR0,并且可以改變延遲控制信號(hào)SR〈0>的電平和延遲控制信號(hào)SR〈0>的反相信號(hào)SRB〈0>的電平。
[0035]第一控制鎖存部212可以響應(yīng)于第一奇控制信號(hào)SLO和第二奇控制信號(hào)SRO而選擇性地執(zhí)行驅(qū)動(dòng)器的功能和鎖存器的功能。第一控制鎖存部212可以在第一奇控制信號(hào)SLO和第二奇控制信號(hào)SRO被使能時(shí)改變延遲控制信號(hào)SR〈0>的電平和延遲控制信號(hào)SR<0>的反相信號(hào)SRB〈0>的電平,以及可以在第一奇控制信號(hào)SLO和第二奇控制信號(hào)SRO被禁止時(shí)保持延遲控制信號(hào)SR〈0>的電平和延遲控制信號(hào)SR〈0>的反相信號(hào)SRB〈0>的電平。由于第一控制鎖存部212在延遲控制信號(hào)SR〈0>的電平和延遲控制信號(hào)SR〈0>的反相信號(hào)SRB〈0>的電平改變時(shí)不執(zhí)行鎖存操作,因此可以容易地被改變延遲控制信號(hào)SR〈0>的電平和延遲控制信號(hào)SR〈0>的反相信號(hào)SRB〈0>的電平。
[0036]第一吸收驅(qū)動(dòng)器211可以包括第一吸收部211-1和第二吸收部211_2。第一吸收部211-1可以包括第一晶體管NI和第二晶體管N2。第一晶體管NI經(jīng)由柵極接收第一奇控制信號(hào)SL0,源極和漏極中的任一個(gè)與延遲控制信號(hào)SR〈0>連接。第二晶體管N2具有接收第二移位寄存器220所產(chǎn)生的延遲控制信號(hào)SR〈1>的反相信號(hào)SRB〈1>的柵極、與第一晶體管NI的源極和漏極中的另一個(gè)連接的漏極、以及與接地電壓VSS連接的源極。因此,第一吸收部211-1可以在第一奇控制信號(hào)SLO被使能并且接收到具有高電平的延遲控制信號(hào)SR〈1>的反相信號(hào)SRB〈1>的情況下將延遲控制信號(hào)SR〈0>改變至低電平。
[0037]第二吸收部211-2可以包括第三晶體管N3和第四晶體管N4。第三晶體管N3經(jīng)由柵極接收第二奇控制信號(hào)SR0,源極和漏極中的任一個(gè)與延遲控制信號(hào)SR〈0>的反相信號(hào)SRB〈0>連接。第四晶體管N4具有接收外部電壓VDD的柵極、與第三晶體管N3的源極和漏極中的另一個(gè)連接的漏極、以及與接地電壓VSS連接的源極。因此,第二吸收部211-2可以在第二奇控制信號(hào)SRO被使能的情況下將延遲控制信號(hào)SR〈0>的反相信號(hào)SRB〈0>改變至低電平。
[0038]第一控制鎖存部212可以包括第一控制與非門(mén)CNDl和第一控制反相器CIVl。第一控制與非門(mén)CNDl是否操作是響應(yīng)于第二奇控制信號(hào)SRO而確定的。第一控制與非門(mén)CNDl可以在第二奇控制信號(hào)SRO被使能時(shí)不操作,以及可以在第二奇控制信號(hào)SRO被禁止時(shí)操作。第一控制與非門(mén)CNDl可以接收復(fù)位信號(hào)RSTB和延遲控制信號(hào)SR〈0>的反相信號(hào)SRB〈0>,并且可以產(chǎn)生延遲控制信號(hào)SR〈0>。復(fù)位信號(hào)RSTB是被使能至低電平的信號(hào)。第一控制反相器CIVl是否操作是響應(yīng)于第一奇控制信號(hào)SLO而確定的。第一控制反相器CIVl可以在第一奇控制信號(hào)SLO被使能時(shí)不操作,以及可以在第一奇控制信號(hào)SLO被禁止時(shí)操作。第一控制反相器CIVl可以將延遲控制信號(hào)SR〈0>反相,并且可以產(chǎn)生延遲控制信號(hào)SR〈0>的反相信號(hào)SRB〈0>。
[0039]第一控制鎖存部212可以在第一奇控制信號(hào)SLO和第二奇控制信號(hào)SRO中僅有一個(gè)被使能的情況下執(zhí)行驅(qū)動(dòng)器的功能。如果第一奇控制信號(hào)SLO被使能時(shí),則第一控制反相器CIVl不操作,第一控制與非門(mén)CNDl操作。即,如果第一奇控制信號(hào)SLO被使能,因?yàn)檠舆t控制信號(hào)SR〈0>的電平可以改變,所以第一控制與非門(mén)CNDl執(zhí)行驅(qū)動(dòng)器的功能,即改變延遲控制信號(hào)SR〈0>的電平。同樣地,如果第二奇控制信號(hào)SRO被使能,則第一控制與非門(mén)CNDl不操作,第一控制反相器CIVl操作。即,如果第二奇控制信號(hào)SRO被使能,因?yàn)檠舆t控制信號(hào)SR〈0>的反相信號(hào)SRB〈0>的電平可以改變,所以第一控制反相器CIVl執(zhí)行驅(qū)動(dòng)器的功能,即改變延遲控制信號(hào)SR〈0>的反相信號(hào)SRB〈0>的電平。
[0040]如果延遲控制信號(hào)SR〈0>的電平改變完成或延遲控制信號(hào)SR〈0>的反相信號(hào)SRB<0>的電平改變完成并且第一奇控制信號(hào)SLO或第二奇控制信號(hào)SRO被禁止,則第一控制與非門(mén)CNDl和第一控制反相器CIVl都操作。因此,第一控制與非門(mén)CNDl和第一控制反相器CIVl可以形成鎖存結(jié)構(gòu),并且可以保持延遲控制信號(hào)SR〈0>的電平以及延遲控制信號(hào)SR〈0>的反相信號(hào)SRB〈0>的電平。
[0041]在圖4中,第二移位寄存器220可以包括第二吸收驅(qū)動(dòng)器221和第二控制鎖存部222。第二吸收驅(qū)動(dòng)器221接收第一偶控制信號(hào)SLE和第二偶控制信號(hào)SRE,并且可以改變延遲控制信號(hào)SR〈1>的電平和延遲控制信號(hào)SR〈1>的反相信號(hào)SRB〈1>的電平。
[0042]第二控制鎖存部222可以響應(yīng)于第一偶控制信號(hào)SLE和第二偶控制信號(hào)SRE而選擇性地執(zhí)行驅(qū)動(dòng)器的功能和鎖存器的功能。第二控制鎖存部222可以在第一偶控制信號(hào)SLE和第二偶控制信號(hào)SRE被使能時(shí)改變延遲控制信號(hào)SR〈1>的電平和延遲控制信號(hào)SR<1>的反相信號(hào)SRB〈1>的電平,以及可以在第一偶控制信號(hào)SLE和第二偶控制信號(hào)SRE被禁止時(shí)保持延遲控制信號(hào)SR〈1>的電平和延遲控制信號(hào)SR〈1>的反相信號(hào)SRB〈1>的電平。由于第二控制鎖存部222在延遲控制信號(hào)SR〈1>的電平和延遲控制信號(hào)SR〈1>的反相信號(hào)SRB〈1>的電平改變時(shí)不執(zhí)行鎖存操作,所以可以容易地改變延遲控制信號(hào)SR〈1>的電平和延遲控制信號(hào)SR〈1>的反相信號(hào)SRB〈1>的電平。
[0043]第二吸收驅(qū)動(dòng)器221可以包括第三吸收部221-1和第四吸收部221_2。第三吸收部221-1可以包括第五晶體管N5和第六晶體管N6。第五晶體管N5經(jīng)由柵極接收第一偶控制信號(hào)SLE,源極和漏極中的任一個(gè)與延遲控制信號(hào)SR〈1>連接。第六晶體管N6具有接收由位于下一級(jí)的移位寄存器產(chǎn)生的延遲控制信號(hào)SR〈2>的反相信號(hào)SRB〈2>的柵極、與第五晶體管N5的源極和漏極中的另一個(gè)連接的漏極、以及與接地電壓VSS連接的源極。因此,第三吸收部221-1可以在第一偶控制信號(hào)SLE被使能并且接收到具有高電平的延遲控制信號(hào)SR〈2>的反相信號(hào)SRB〈2>的情況下將延遲控制信號(hào)SR〈1>改變至低電平。
[0044]第四吸收部221-2可以包括第七晶體管N7和第八晶體管NS。第七晶體管N7經(jīng)由柵極接收第二偶控制信號(hào)SRE,源極和漏極中的任一個(gè)與延遲控制信號(hào)SR〈1>的反相信號(hào)SRB〈1>連接。第八晶體管N8具有接收第一移位寄存器210所產(chǎn)生的延遲控制信號(hào)SR〈0>的柵極、與第七晶體管N7的源極和漏極中的另一個(gè)連接的漏極、以及與接地電壓VSS連接的源極。因此,第四吸收部221-2可以在第二偶控制信號(hào)SRE被使能并且接收到具有高電平的延遲控制信號(hào)SR〈0>的情況下將延遲控制信號(hào)SR〈1>的反相信號(hào)SRB〈1>改變至低電平。
[0045]第二控制鎖存部222可以包括第二控制與非門(mén)CND2和第二控制反相器CIV2。第二控制與非門(mén)CND2是否操作是響應(yīng)于第二偶控制信號(hào)SRE而確定的。第二控制與非門(mén)CND2可以在第二偶控制信號(hào)SRE被使能時(shí)不操作,以及可以在第二偶控制信號(hào)SRE被禁止時(shí)操作。第二控制與非門(mén)CND2可以接收復(fù)位信號(hào)RSTB和延遲控制信號(hào)SR〈1>的反相信號(hào)SRB〈1>,并且可以產(chǎn)生延遲控制信號(hào)SR〈1>。第二控制反相器CIV2是否操作是響應(yīng)于第一偶控制信號(hào)SLE而確定的。第二控制反相器CIV2可以在第一偶控制信號(hào)SLE被使能時(shí)不操作,以及可以在第一偶控制信號(hào)SLE被禁止時(shí)操作。第二控制反相器CIV2可以將延遲控制信號(hào)SR〈1>反相,并且可以產(chǎn)生延遲控制信號(hào)SR〈1>的反相信號(hào)SRB〈1>。
[0046]第二控制鎖存部222可以在第一偶控制信號(hào)SLE和第二偶控制信號(hào)SRE中僅有一個(gè)被使能的情況下執(zhí)行驅(qū)動(dòng)器的功能。如果第一偶控制信號(hào)SLE被使能,則第二控制反相器CIV2不操作,第二控制與非門(mén)CND2操作。即,如果第一偶控制信號(hào)SLE被使能,因?yàn)檠舆t控制信號(hào)SR〈1>的電平可以改變,所以第二控制與非門(mén)CND2執(zhí)行驅(qū)動(dòng)器的功能,即改變延遲控制信號(hào)SR〈1>的電平。同樣地,如果第二偶控制信號(hào)SRE被使能,則第二控制與非門(mén)CND2不操作,第二控制反相器CIV2操作。即,如果第二偶控制信號(hào)SRE被使能,因?yàn)檠舆t控制信號(hào)SR〈1>的反相信號(hào)SRB〈1>的電平可以改變,所以第二控制反相器CIV2執(zhí)行驅(qū)動(dòng)器的功能,即改變延遲控制信號(hào)SR〈1>的反相信號(hào)SRB〈1>的電平。
[0047]如果延遲控制信號(hào)SR〈1>的電平改變完成或延遲控制信號(hào)SR〈1>的反相信號(hào)SRB<1>的電平改變完成并且第一偶控制信號(hào)SLE或第二偶控制信號(hào)SRE被禁止,則第二控制與非門(mén)CND2和第二控制反相器CIV2都操作。因此,第二控制與非門(mén)CND2和第二控制反相器CIV2可以形成鎖存結(jié)構(gòu),并且可以保持延遲控制信號(hào)SR〈1>的電平和延遲控制信號(hào)SR<1>的反相信號(hào)SRB〈1>的電平。
[0048]第三移位寄存器230可以包括第三吸收驅(qū)動(dòng)器231和第三控制鎖存部232。第三吸收驅(qū)動(dòng)器231可以包括第五吸收部231-1和第六吸收部231-2,第三控制鎖存部232可以包括第三控制與非門(mén)CND3和第三控制反相器CIV3。第三移位寄存器230具有與第一移位寄存器210相同的配置,并且可以被配置成使得構(gòu)成第五吸收部231-1的第十晶體管NlO接收外部電壓VDD,而不是接收下一級(jí)的延遲控制信號(hào)的反相信號(hào)。并且,構(gòu)成第六吸收部231-2的第十二晶體管N12經(jīng)由柵極接收前一級(jí)的移位寄存器的延遲控制信號(hào)SR〈3>,而不是接收外部電壓VDD。位于第三的未不出的移位寄存器接收第一奇控制信號(hào)SLO和第二奇控制信號(hào)SR0,并且可以產(chǎn)生延遲控制信號(hào)SR〈2>和延遲控制信號(hào)SR〈2>的反相信號(hào)SRB〈2>,位于第四的未示出的移位寄存器接收第一偶控制信號(hào)SLE和第二偶控制信號(hào)SRE,并且可以產(chǎn)生延遲控制信號(hào)SR〈3>和延遲控制信號(hào)SR〈3>的反相信號(hào)SRB〈3>。
[0049]以下,將描述根據(jù)實(shí)施例的共用移位寄存器塊200的操作。舉例而言,假設(shè)共用移位寄存器塊200可以包括五個(gè)移位寄存器。也就是說(shuō),第一移位寄存器對(duì)應(yīng)于第一移位寄存器210,第二移位寄存器對(duì)應(yīng)于第二移位寄存器220,第五移位寄存器對(duì)應(yīng)于第三移位寄存器230。然而,注意到可以根據(jù)實(shí)施例來(lái)增加或減少移位寄存器的數(shù)目。首先,復(fù)位信號(hào)RSTB被使能至低電平,延遲控制信號(hào)SR〈0:4>具有為I的電平,延遲控制信號(hào)SR〈0:4>的反相信號(hào)SRB〈0:4>具有為O的電平。于是,共用移位寄存器塊200產(chǎn)生的延遲控制信號(hào)SR〈0:4>被設(shè)定為11111。如果第一奇控制信號(hào)SLO被使能,則第五移位寄存器的吸收驅(qū)動(dòng)器和控制與非門(mén)將延遲控制信號(hào)SR〈4>驅(qū)動(dòng)至O。因?yàn)榈谖逡莆患拇嫫鞯奈镇?qū)動(dòng)器和第三移位寄存器的吸收驅(qū)動(dòng)器分別接收具有為O的電平的第二移位寄存器的延遲控制信號(hào)SR<1>的反相信號(hào)SRB〈1>以及具有為O的電平的第四移位寄存器的延遲控制信號(hào)SR〈3>的反相信號(hào)SRB〈3>,因此它們不能將延遲控制信號(hào)SR〈0>和延遲控制信號(hào)SR〈2>驅(qū)動(dòng)至O。如果第一奇控制信號(hào)SLO被禁止,則延遲控制信號(hào)SR〈4>通過(guò)控制鎖存部而保持為O的電平,并且延遲控制信號(hào)SR〈4>的反相信號(hào)SRB〈4>保持為I的電平。因此,延遲控制信號(hào)SR〈0:4>可以被設(shè)定為11110。
[0050]接著,如果第一偶控制信號(hào)SLE被使能,則第四移位寄存器的吸收驅(qū)動(dòng)器和控制與非門(mén)將延遲控制信號(hào)SR〈3>驅(qū)動(dòng)至O。如果第一偶控制信號(hào)SLE被禁止,則延遲控制信號(hào)SR〈3>通過(guò)控制鎖存部而保持為O的電平,并且延遲控制信號(hào)SR〈3>的反相信號(hào)SRB〈3>保持為I的電平。因此,延遲控制信號(hào)SR〈0:4>可以被設(shè)定為11100。
[0051]之后,如果第二偶控制信號(hào)SRE被使能,則第四移位寄存器的吸收驅(qū)動(dòng)器和控制與非門(mén)將延遲控制信號(hào)SR〈4>的反相信號(hào)SRB〈4>驅(qū)動(dòng)至O。因?yàn)榈诙莆患拇嫫鞯奈镇?qū)動(dòng)器接收第一移位寄存器的延遲控制信號(hào)SR〈0>的電平,即1,因此其將延遲控制信號(hào)SR〈1>的反相信號(hào)SRB〈1>驅(qū)動(dòng)至O。如果第二偶控制信號(hào)SRE被使能,則延遲控制信號(hào)SR〈0:4>可以被設(shè)定為11110。如上所述,根據(jù)實(shí)施例的共用移位寄存器塊200可以順序地增加或減少延遲控制信號(hào)SR〈0:4>的邏輯值。
[0052]根據(jù)實(shí)施例的共用移位寄存器塊在延遲控制信號(hào)的電平改變時(shí)不執(zhí)行鎖存操作而是作為驅(qū)動(dòng)器,以及在延遲控制信號(hào)的電平改變完成時(shí)執(zhí)行鎖存操作。因此,即使共用移位寄存器塊與多個(gè)延遲線(xiàn)共同地連接,也可以提供用于改變延遲控制信號(hào)的電平的足夠驅(qū)動(dòng)力。
[0053]雖然以上已示例性地描述了多個(gè)單位延遲單元以串聯(lián)方式連接的延遲線(xiàn)結(jié)構(gòu),但應(yīng)注意到共用移位寄存器塊的配置和控制方案可以根據(jù)不同延遲線(xiàn)的結(jié)構(gòu)而修改和改變。
[0054]雖然以上已經(jīng)描述了各種實(shí)施例,但是本領(lǐng)域技術(shù)人員應(yīng)當(dāng)理解的是,描述的實(shí)施例僅是示例。因此,本文描述的延遲電路和包括延遲電路的半導(dǎo)體裝置不應(yīng)基于所描述的實(shí)施例而受到限制。
【權(quán)利要求】
1.一種延遲電路,包括: 時(shí)鐘延遲線(xiàn),被配置成將輸入時(shí)鐘延遲以及產(chǎn)生延遲時(shí)鐘; 命令延遲線(xiàn),被配置成將命令信號(hào)延遲以及產(chǎn)生延遲命令信號(hào); 延遲線(xiàn)控制塊,被配置成根據(jù)反饋時(shí)鐘的相位與所述輸入時(shí)鐘的相位比較的結(jié)果來(lái)產(chǎn)生控制信號(hào),所述反饋時(shí)鐘是在將所述延遲時(shí)鐘延遲了模型化的延遲值時(shí)產(chǎn)生的;以及共用移位寄存器塊,被配置成響應(yīng)于所述控制信號(hào)而將所述時(shí)鐘延遲線(xiàn)的延遲量和所述命令延遲線(xiàn)的延遲量設(shè)定成彼此大體相同。
2.如權(quán)利要求1所述的延遲電路,其中,所述時(shí)鐘延遲線(xiàn)和所述命令延遲線(xiàn)中的每個(gè)包括多個(gè)單位延遲單元,并且所述輸入時(shí)鐘和所述命令信號(hào)中的每個(gè)的延遲量根據(jù)所述多個(gè)單位延遲單元之中的被使能的單位延遲單元的數(shù)目來(lái)設(shè)定。
3.如權(quán)利要求2所述的延遲電路,其中,所述共用移位寄存器塊響應(yīng)于所述控制信號(hào)而產(chǎn)生延遲控制信號(hào),所述延遲控制信號(hào)控制是否將所述多個(gè)單位延遲單元使能。
4.如權(quán)利要求2所述的延遲電路,其中,所述共用移位寄存器塊響應(yīng)于所述控制信號(hào)而逐個(gè)地增加或減少被使能的單位延遲單元的數(shù)目。
5.如權(quán)利要求1所述的延遲電路, 其中,所述共用移位寄存器塊包括多個(gè)移位寄存器, 其中,所述移位寄存器響應(yīng)于所述控制信號(hào)而產(chǎn)生延遲控制信號(hào),以設(shè)定所述時(shí)鐘延遲線(xiàn)的延遲量和所述命令延遲線(xiàn) 的延遲量,以及 其中,所述移位寄存器在所述控制信號(hào)被使能時(shí)改變所述延遲控制信號(hào)的邏輯值,以及在所述控制信號(hào)被禁止時(shí)保持所述延遲控制信號(hào)的邏輯值。
6.如權(quán)利要求5所述的延遲電路,其中,所述移位寄存器包括: 吸收驅(qū)動(dòng)器,被配置成響應(yīng)于所述控制信號(hào)而分別改變所述延遲控制信號(hào)的電平;以及 控制鎖存部,被配置成響應(yīng)于所述控制信號(hào)而改變或保持所述延遲控制信號(hào)的電平。
7.如權(quán)利要求6所述的延遲電路,其中,當(dāng)所述延遲控制信號(hào)的電平響應(yīng)于所述控制信號(hào)而改變時(shí),所述控制鎖存部不執(zhí)行鎖存操作。
8.如權(quán)利要求6所述的延遲電路,其中,所述移位寄存器與所述時(shí)鐘延遲線(xiàn)和所述命令延遲線(xiàn)的分別相對(duì)應(yīng)的單位延遲單元共同連接。
9.如權(quán)利要求5所述的延遲電路,其中,所述控制信號(hào)包括: 第一奇控制信號(hào); 第二奇控制信號(hào); 第一偶控制信號(hào); 第二偶控制信號(hào);以及 其中,所述移位寄存器交替地接收所述第一奇控制信號(hào)和所述第二奇控制信號(hào)、以及所述第一偶控制信號(hào)和所述第二偶控制信號(hào),用于順序地改變所述延遲控制信號(hào)的邏輯值。
10.一種延遲電路,包括: 時(shí)鐘延遲線(xiàn),被配置成響應(yīng)于延遲控制信號(hào)而將輸入時(shí)鐘延遲以及產(chǎn)生延遲時(shí)鐘; 命令延遲線(xiàn),被配置成響應(yīng)于所述延遲控制信號(hào)而將命令信號(hào)延遲以及產(chǎn)生延遲命令信號(hào); 延遲線(xiàn)控制塊,被配置成根據(jù)反饋時(shí)鐘的相位與所述輸入時(shí)鐘的相位比較的結(jié)果來(lái)產(chǎn)生控制信號(hào),所述反饋時(shí)鐘是在將所述延遲時(shí)鐘延遲了模型化的延遲值時(shí)產(chǎn)生的;以及共用移位寄存器塊,被配置成響應(yīng)于所述控制信號(hào)而產(chǎn)生所述延遲控制信號(hào),并且將所述延遲控制信號(hào)共同地提供至所述時(shí)鐘延遲線(xiàn)和所述命令延遲線(xiàn)。
11.如權(quán)利要求10所述的延遲電路,其中,所述時(shí)鐘延遲線(xiàn)和所述命令延遲線(xiàn)中的每個(gè)包括多個(gè)單位延遲單元,所述延遲控制信號(hào)控制所述多個(gè)單位延遲單元之中的被使能的單位延遲單元的數(shù)目。
12.如權(quán)利要求11所述的延遲電路,其中,所述共用移位寄存器塊響應(yīng)于所述控制信號(hào)而逐個(gè)地增加或減少被使能的單位延遲單元的數(shù)目。
13.如權(quán)利要求10所述的延遲電路, 其中,所述共用移位寄存器塊包括多個(gè)移位寄存器,以及 其中,所述移位寄存器響應(yīng)于所述控制信號(hào)而產(chǎn)生所述延遲控制信號(hào),并且在所述控制信號(hào)被使能時(shí)改變所述延遲控制信號(hào)的邏輯值,以及在所述控制信號(hào)被禁止時(shí)保持所述延遲控制信號(hào)的邏輯值。
14.如權(quán)利要求10所述的延遲電路, 其中,所述共用移位寄存器塊包括多個(gè)移位寄存器,以及 其中,所述移位寄存器包括: 吸收驅(qū)動(dòng)器,被配置成響應(yīng)于所述控制信號(hào)而分別改變所述延遲控制信號(hào)的電平;以`及 控制鎖存部,被配置成響應(yīng)于所述控制信號(hào)而改變或保持所述延遲控制信號(hào)的電平。
15.如權(quán)利要求14所述的延遲電路,其中,當(dāng)所述延遲控制信號(hào)的電平響應(yīng)于所述控制信號(hào)而改變時(shí),所述控制鎖存部不執(zhí)行鎖存操作。
16.一種半導(dǎo)體裝置,包括: 時(shí)鐘延遲線(xiàn),被配置成將輸入時(shí)鐘延遲以及產(chǎn)生延遲時(shí)鐘; 命令延遲線(xiàn),被配置成將命令信號(hào)延遲以及產(chǎn)生延遲命令信號(hào); 延遲線(xiàn)控制塊,被配置成根據(jù)反饋時(shí)鐘的相位與所述輸入時(shí)鐘的相位比較的結(jié)果來(lái)產(chǎn)生控制信號(hào),所述反饋時(shí)鐘是在將所述延遲時(shí)鐘延遲了模型化的延遲值時(shí)產(chǎn)生的; 共用移位寄存器塊,被配置成響應(yīng)于所述控制信號(hào)而將所述時(shí)鐘延遲線(xiàn)的延遲量和所述命令延遲線(xiàn)的延遲量設(shè)定成彼此大體相同;以及 輸出使能信號(hào)發(fā)生塊,被配置成根據(jù)所述延遲時(shí)鐘、所述延遲命令信號(hào)和CAS潛伏時(shí)間信息而產(chǎn)生用于數(shù)據(jù)輸出操作的輸出使能信號(hào)。
17.如權(quán)利要求16所述的半導(dǎo)體裝置, 其中,所述共用移位寄存器塊包括多個(gè)移位寄存器, 其中,所述移位寄存器響應(yīng)于所述控制信號(hào)而產(chǎn)生延遲控制信號(hào),以設(shè)定所述時(shí)鐘延遲線(xiàn)的延遲量和所述命令延遲線(xiàn)的延遲量,以及 其中,所述移位寄存器在所述控制信號(hào)被使能時(shí)改變所述延遲控制信號(hào)的邏輯值,以及在所述控制信號(hào)被禁止時(shí)保持所述延遲控制信號(hào)的邏輯值。
18.如權(quán)利要求16所述的半導(dǎo)體裝置,其中,所述共用移位寄存器塊包括多個(gè)移位寄存器,以及 其中,所述移位寄存器包括: 吸收驅(qū)動(dòng)器,被配置成響應(yīng)于所述控制信號(hào)而分別改變延遲控制信號(hào)的電平,所述延遲控制信號(hào)用于設(shè)定所述時(shí)鐘延遲線(xiàn)的延遲量和所述命令延遲線(xiàn)的延遲量;以及 控制鎖存部,被配置成響應(yīng)于所述控制信號(hào)而改變或保持所述延遲控制信號(hào)的電平。
19.如權(quán)利要求18所述的半導(dǎo)體裝置,其中,當(dāng)所述延遲控制信號(hào)的電平響應(yīng)于所述控制信號(hào)而改變時(shí),所述控制鎖存部不執(zhí)行鎖存操作。
20.如權(quán)利要求16所述的半導(dǎo)體裝置,其中,所述半導(dǎo)體裝置與所述輸出使能信號(hào)和所述延遲時(shí)鐘同步地輸出數(shù)據(jù)`。
【文檔編號(hào)】H03K5/14GK103516335SQ201310079366
【公開(kāi)日】2014年1月15日 申請(qǐng)日期:2013年3月13日 優(yōu)先權(quán)日:2012年6月27日
【發(fā)明者】張?jiān)跁F, 金龍珠, 權(quán)大韓, 崔海郎 申請(qǐng)人:愛(ài)思開(kāi)海力士有限公司