專利名稱:運(yùn)算放大器與應(yīng)用其的顯示驅(qū)動(dòng)電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種運(yùn)算放大器與應(yīng)用其的顯示驅(qū)動(dòng)電路。
背景技術(shù):
請參照圖1,其顯示現(xiàn)有的顯示驅(qū)動(dòng)電路的模擬輸出電路的電路圖。此模擬輸出電路100包括珈瑪電阻分壓器(gamma resistor voltage divider) 110、數(shù)字模擬轉(zhuǎn)換器 (DAC) 120A 120B、運(yùn)算放大器130A 130B、輸出開關(guān)SWl SW4和電荷分享開關(guān)SW_CH。 電阻R和電容C代表液晶面板的等效模型。數(shù)字模擬轉(zhuǎn)換器120A輸出正極性電壓,而數(shù)字模擬轉(zhuǎn)換器120B輸出負(fù)極性電壓。運(yùn)算放大器130A 130B分別驅(qū)動(dòng)正極性電壓與負(fù)極性電壓。正極性電壓的電壓值大于源極驅(qū)動(dòng)器的輸出電壓范圍的中間值,負(fù)極性電壓的電壓值小于源極驅(qū)動(dòng)器的輸出電壓范圍的中間值。VGl VGN代表參考電壓。AVOl與AV02 為外部輸出節(jié)點(diǎn)。當(dāng)進(jìn)入數(shù)據(jù)載入時(shí)相,輸入數(shù)據(jù)DAC_0DD與DAC_EVEN分別送至數(shù)字模擬轉(zhuǎn)換器 120A與數(shù)字模擬轉(zhuǎn)換器120B,由數(shù)字模擬轉(zhuǎn)換器120A與數(shù)字模擬轉(zhuǎn)換器120B進(jìn)行轉(zhuǎn)換。 于控制訊號POPC 1、P0PC2、NOPCl與N0PC2的控制下,輸出開關(guān)SWl SW4呈現(xiàn)斷路狀態(tài),所以從負(fù)載所看到的源極驅(qū)動(dòng)器呈現(xiàn)高阻抗?fàn)顟B(tài)。在進(jìn)入電荷分享時(shí)相后,控制訊號EQC轉(zhuǎn)態(tài)到第二電平(如以高電位VDD為例),使電荷分享開關(guān)SW_CH呈現(xiàn)短路狀態(tài),所以相鄰?fù)ǖ镭?fù)載上的電荷會(huì)重新分布,使負(fù)載上的電位CH_0DD與CH_EVEN到達(dá)中間值。當(dāng)電荷分享時(shí)相結(jié)束后,控制訊號EQC會(huì)再轉(zhuǎn)態(tài),使電荷分享開關(guān)SW_CH呈現(xiàn)斷路狀態(tài),停止電荷分享。 然后進(jìn)入運(yùn)算放大器輸出時(shí)相。若輸出節(jié)點(diǎn)CH_0DD欲輸出正極性電位,而輸出節(jié)點(diǎn)CH_EVEN欲輸出負(fù)極性電位, 于控制訊號P0PC1、P0PC2、NOPCl與N0PC2的控制下,輸出開關(guān)SWl與SW2呈現(xiàn)導(dǎo)通狀態(tài)而輸出開關(guān)SW3與SW4呈現(xiàn)斷路狀態(tài),將數(shù)字模擬轉(zhuǎn)換器120A和數(shù)字模擬轉(zhuǎn)換器120B所輸出的電位,藉由單位增益運(yùn)算放大器130A與單位增益運(yùn)算放大器130B分別輸出至CH_0DD 禾口 CH_EVEN。相似地,若輸出節(jié)點(diǎn)CH_0DD欲輸出負(fù)極性電位,而輸出節(jié)點(diǎn)CH_EVEN欲輸出正極性電位,于控制訊號POPC 1、P0PC2、NOPCl與N0PC2的控制下,輸出開關(guān)SWl與SW2呈現(xiàn)斷路狀態(tài)而輸出開關(guān)SW3與SW4呈現(xiàn)導(dǎo)通狀態(tài),將數(shù)字模擬轉(zhuǎn)換器120A和數(shù)字模擬轉(zhuǎn)換器120B 所輸出的電位,藉由單位增益運(yùn)算放大器130A與單位增益運(yùn)算放大器130B分別輸出至CH_ EVEN 禾口 CH_0DD。以充電為例,于數(shù)據(jù)載入時(shí)相中,運(yùn)算放大器接收到數(shù)據(jù)后開始充電。當(dāng)進(jìn)入至運(yùn)算放大器輸出時(shí)相時(shí),輸出開關(guān)瞬間呈現(xiàn)短路狀態(tài),會(huì)干擾到運(yùn)算放大器內(nèi)部的動(dòng)作,此干擾對運(yùn)算放大器內(nèi)部動(dòng)作造成影響,導(dǎo)致運(yùn)算放大器電路產(chǎn)生非預(yù)期的現(xiàn)象。
發(fā)明內(nèi)容
本發(fā)明是有關(guān)于一種運(yùn)算放大器與應(yīng)用其的顯示驅(qū)動(dòng)電路,其利用箝制電路來降低由輸出開關(guān)瞬間呈現(xiàn)短路狀態(tài)對運(yùn)算放大器內(nèi)部動(dòng)作所造成的干擾,以減少運(yùn)算放大器電路的漏電流等非預(yù)期現(xiàn)象。本發(fā)明的一示范性實(shí)施例提出一種運(yùn)算放大器,耦接至一控制單元,該運(yùn)算放大器包括一差動(dòng)輸入對,耦接至一輸入信號與一輸出信號;一偏壓電流源,耦接至該差動(dòng)輸入對;一輸出級,耦接至該偏壓電流源;以及一箝制電路,耦接至該輸出級。于放電時(shí),當(dāng)該控制單元瞬間呈現(xiàn)短路狀態(tài)時(shí),該運(yùn)算放大器的內(nèi)部電荷分享使得該輸出級的一第一節(jié)點(diǎn)電壓暫時(shí)被拉低,該箝制電路將該輸出級的該第一節(jié)點(diǎn)電壓拉高。于充電時(shí),當(dāng)該控制單元瞬間呈現(xiàn)短路狀態(tài)時(shí),該運(yùn)算放大器的內(nèi)部電荷分享使得該輸出級的一第二節(jié)點(diǎn)電壓暫時(shí)被拉高,該箝制電路將該輸出級的該第二節(jié)點(diǎn)電壓下拉。本發(fā)明的另一示范性實(shí)施例提出一種顯示驅(qū)動(dòng)電路,包括一控制單元;以及一運(yùn)算放大器,耦接至該控制單元。該運(yùn)算放大器包括一差動(dòng)輸入對,耦接至一輸入信號與一輸出信號;一偏壓電流源,耦接至該差動(dòng)輸入對;一輸出級,耦接至該偏壓電流源;以及一箝制電路,耦接至該輸出級。于放電時(shí),當(dāng)該控制單元瞬間呈現(xiàn)短路狀態(tài)時(shí),該運(yùn)算放大器的內(nèi)部電荷分享使得該輸出級的一第一節(jié)點(diǎn)電壓暫時(shí)被拉低,該箝制電路將該輸出級的該第一節(jié)點(diǎn)電壓拉高。于充電時(shí),當(dāng)該控制單元瞬間呈現(xiàn)短路狀態(tài)時(shí),該運(yùn)算放大器的內(nèi)部電荷分享使得該輸出級的一第二節(jié)點(diǎn)電壓暫時(shí)被拉高,該箝制電路將該輸出級的該第二節(jié)點(diǎn)電壓下拉。為了對本發(fā)明的上述及其他方面有更佳的了解,下文特舉較佳實(shí)施例,并配合附圖作詳細(xì)說明如下。
圖1顯示現(xiàn)有的顯示驅(qū)動(dòng)器的模擬輸出電路的電路圖。圖2與圖3分別顯示根據(jù)本發(fā)明第一實(shí)施例的運(yùn)算放大器的電路圖與其時(shí)序圖。圖4與圖5分別顯示根據(jù)本發(fā)明第二實(shí)施例的運(yùn)算放大器的電路圖與其時(shí)序圖。圖6與圖7分別顯示根據(jù)本發(fā)明第三實(shí)施例的運(yùn)算放大器的電路圖與其時(shí)序圖。附圖符號說明100:模擬輸出電路110:珈瑪電阻分壓器120A 120B 數(shù)字模擬轉(zhuǎn)換器(DAC)130A 130B 運(yùn)算放大器SWl SW4:輸出開關(guān)
Sff_CH 電荷分享開關(guān)R:電阻C 電容200、400、600 運(yùn)算放大器210,410,610 差動(dòng)輸入對220、420、620 偏壓電流源230A 230B、430A 430B、630A 630B 箝制電路240、440、MO 輸出級
Cl C2:補(bǔ)償電容10 控制單元Ml M16:晶體管210A、410A、610A 匪OS 差動(dòng)輸入對210B、410B、610B =PMOS 差動(dòng)輸入對Il 16:電流源
具體實(shí)施例方式本發(fā)明數(shù)個(gè)實(shí)施例通過模擬控制方式、數(shù)字控制方式或結(jié)合模擬與數(shù)字控制方式,適時(shí)適當(dāng)?shù)乜刂七\(yùn)算放大器電路的運(yùn)作。如此一來,即便由數(shù)據(jù)載入時(shí)相進(jìn)入到運(yùn)算放大器輸出時(shí)相,輸出開關(guān)的瞬間導(dǎo)通仍不會(huì)干擾至運(yùn)算放大器電路的動(dòng)作,避免運(yùn)算放大器電路產(chǎn)生非預(yù)期現(xiàn)象(如漏電流)。第一實(shí)施例現(xiàn)請參考圖2與圖3,其分別顯示根據(jù)本發(fā)明第一實(shí)施例的運(yùn)算放大器的電路圖與其時(shí)序圖。如圖2所示,根據(jù)本發(fā)明第一實(shí)施例的運(yùn)算放大器200包括差動(dòng)輸入對210、 偏壓電流源220、箝制電路230A 230B、輸出級240與補(bǔ)償電容Cl C2。運(yùn)算放大器200 可應(yīng)用于比如但不受限于源極驅(qū)動(dòng)電路中的模擬輸出電路??刂茊卧?0比如為但不受限于圖1中的輸出開關(guān)SWl SW4的任一個(gè)。差動(dòng)輸入對210包括NM0S差動(dòng)輸入對2IOA與PMOS差動(dòng)輸入對210B。NMOS差動(dòng)輸入對210A包括匪OS晶體管Ml M3。PMOS差動(dòng)輸入對210B包括PM0S晶體管M4 M6。晶體管Ml的柵極接收輸入信號VIN(其比如為但不受限于圖1的數(shù)字模擬轉(zhuǎn)換器的輸出信號),其源極耦接至晶體管M2的源極與晶體管M3的漏極;其漏極耦接至偏壓電流源 220。晶體管M2的柵極耦接至輸出信號AVF(其比如為但不受限于圖1的運(yùn)算放大器130A 的輸出信號AVFl),其源極耦接至晶體管Ml的源極與晶體管M3的漏極;其漏極耦接至偏壓電流源220。晶體管M3的柵極接收偏壓電壓VBm,其源極耦接至接地端;其漏極耦接至晶體管Ml的源極與晶體管M2的源極。晶體管M4的柵極接收輸入信號VIN,其源極耦接至晶體管M5的源極與晶體管M6的漏極;其漏極耦接至偏壓電流源220。晶體管M5的柵極耦接至輸出信號AVF,其源極耦接至晶體管M4的源極與晶體管M6的漏極;其漏極耦接至偏壓電流源220。晶體管M6的柵極接收偏壓電壓VBPl,其源極耦接至操作電壓;其漏極耦接至晶體管M4的源極與晶體管M5的源極。偏壓電流源220包括電流源Il 16。電流源Il耦接于操作電壓與晶體管M2的漏極之間。電流源12耦接于晶體管M2的漏極與晶體管M5的漏極之間。電流源13耦接于晶體管M5的漏極與接地端之間。電流源14耦接于操作電壓與晶體管Ml的漏極之間。電流源15耦接于晶體管Ml的漏極與晶體管M4的漏極之間。電流源16耦接于晶體管M4的漏極與接地端之間。箝制電路230A包括晶體管M7與M8。箝制電路230B包括晶體管M9與M10。晶體管M7的柵極接收控制信號Clkl,其源極耦接至晶體管M8的漏極與柵極;其漏極耦接至輸出級240的晶體管Mll的柵極。晶體管M8是二極管連接(diode-cormected)晶體管,其柵極與漏極都連至晶體管M7的源極,其源極耦接至操作電壓。晶體管M9的柵極接收控制信號Clk2,其源極耦接至晶體管MlO的漏極與柵極;其漏極耦接至輸出級240的晶體管M12的柵極。晶體管MlO是二極管連接晶體管,其柵極與漏極都連接至晶體管M9的源極,其源極耦接至接地端。輸出級240包括晶體管Mll與M12。晶體管Mll的柵極耦接至箝制電路230A的晶體管M7的漏極;其源極耦接至操作電壓;其漏極耦接至輸出信號AW0晶體管M12的柵極耦接至箝制電路230B的晶體管M9的漏極;其源極耦接至接地端;其漏極耦接至輸出信號 AVF。補(bǔ)償電容Cl耦接于晶體管Mll的柵極與輸出信號AVF之間;以及補(bǔ)償電容C2耦接于晶體管M12的柵極與輸出信號AVF之間。在此,比如,當(dāng)控制信號CTL為低電位時(shí),控制單元10呈斷路狀態(tài);相反地,當(dāng)控制信號CTL為高電位時(shí),控制單元10呈短路(導(dǎo)通)狀態(tài)?,F(xiàn)請同時(shí)參考圖2與圖3來說明本發(fā)明第一實(shí)施例的運(yùn)算放大器的操作。以充電為例,運(yùn)算放大器200接收到輸入信號VIN后開始充電,使輸出信號AVF的電位能相同于輸入信號VIN的電位。當(dāng)進(jìn)入至運(yùn)算放大器輸出時(shí)相時(shí),于控制信號CTL的控制下,控制單元 10瞬間呈現(xiàn)短路狀態(tài),輸出信號AVF與維持前一狀態(tài)的運(yùn)算放大器的輸出信號AVO做電荷分享,將使得晶體管M12的柵極電壓暫時(shí)被拉高,這將會(huì)干擾到運(yùn)算放大器內(nèi)部的動(dòng)作。比如,如圖3所示,于時(shí)序T31,控制單元10瞬間呈現(xiàn)短路狀態(tài),輸出信號AVF與維持于低電位的輸出信號AVO做電荷分享。于時(shí)序T31時(shí),控制信號Clk2為高電位,晶體管M9 (其當(dāng)作開關(guān)使用)導(dǎo)通,而二極管連接晶體管MlO在適時(shí)狀態(tài)下會(huì)導(dǎo)通,將晶體管M12的柵極電壓下拉,直到晶體管M12 的柵極電壓不足以讓二極管連接晶體管MlO導(dǎo)通為止。如此一來,可快速地避免運(yùn)算放大器產(chǎn)生非預(yù)期(漏電)現(xiàn)象。相似地,于放電時(shí),運(yùn)算放大器200接收到輸入信號VIN后開始放電,使輸出信號 AVF的電位放電至相同于輸入信號VIN的電位。當(dāng)進(jìn)入至運(yùn)算放大器輸出時(shí)相時(shí),于控制信號CTL的控制下,控制單元10瞬間呈現(xiàn)短路狀態(tài),輸出信號AVF與維持前一狀態(tài)的運(yùn)算放大器的輸出信號AVO做電荷分享,將使得晶體管Ml 1的柵極電壓暫時(shí)被拉低,這將會(huì)干擾到運(yùn)算放大器內(nèi)部的動(dòng)作。于時(shí)序T32時(shí),控制信號Clkl為低電位,晶體管M7 (其當(dāng)作開關(guān)使用)導(dǎo)通,而二極管連接晶體管M8在適時(shí)狀態(tài)下會(huì)導(dǎo)通,將晶體管Mll的柵極電壓拉高, 直到操作電壓與晶體管Mll的柵極電壓間的電壓差不足以讓二極管連接晶體管M8導(dǎo)通為止。如此一來,可快速地避免運(yùn)算放大器產(chǎn)生非預(yù)期(漏電)現(xiàn)象。也就是說,于第一實(shí)施例,利用箝制電路來箝制輸出級的晶體管的柵極電壓,以改善運(yùn)算放大器被輸出開關(guān)瞬間導(dǎo)通所造成的負(fù)面影響。故而,由以上說明可知,于本發(fā)明第一實(shí)施例中,利用數(shù)字控制(以控制信號來控制晶體管的開關(guān))結(jié)合模擬控制(導(dǎo)入二極管連接形式的晶體管)的方式,以二極管連接晶體管M8與MlO來檢測和適時(shí)控制運(yùn)算放大器內(nèi)部狀態(tài)的變化,避免運(yùn)算放大器產(chǎn)生非預(yù)期的現(xiàn)象。第二實(shí)施例現(xiàn)請參考圖4與圖5,其分別顯示根據(jù)本發(fā)明第二實(shí)施例的運(yùn)算放大器的電路圖與其時(shí)序圖。如圖4所示,根據(jù)本發(fā)明第二實(shí)施例的運(yùn)算放大器400包括差動(dòng)輸入對410、偏壓電流源420、箝制電路430A 430B、輸出級440與補(bǔ)償電容Cl C2。差動(dòng)輸入對410 包括NM0S差動(dòng)輸入對410A與PMOS差動(dòng)輸入對410B。由于第二實(shí)施例與第一實(shí)施例的電路架構(gòu)相似,故下面僅說明第二實(shí)施例的箝制電路,其他部份將省略。箝制電路430A包括晶體管M13。箝制電路430B包括晶體管M14。晶體管M13的柵極接收控制信號Clkl,其源極耦接至操作電壓;其漏極耦接至輸出級440的晶體管Mll 的柵極。晶體管M14的柵極接收控制信號Clk2,其源極耦接至接地端;其漏極耦接至輸出級440的晶體管M12的柵極?,F(xiàn)請同時(shí)參考圖4與圖5來說明本發(fā)明第二實(shí)施例的運(yùn)算放大器的操作。以充電為例,運(yùn)算放大器400接收到輸入信號VIN后開始充電,使輸出信號AVF的電位能相同于輸入信號VIN的電位。當(dāng)進(jìn)入至運(yùn)算放大器輸出時(shí)相時(shí),于控制信號CTL的控制下,控制單元 10瞬間呈現(xiàn)短路狀態(tài),輸出信號AVF與維持前一狀態(tài)的運(yùn)算放大器的輸出信號AVO做電荷分享,將使得晶體管M12的柵極電壓暫時(shí)被拉高,這將會(huì)干擾到運(yùn)算放大器內(nèi)部的動(dòng)作。當(dāng)控制信號Clk2為高電位時(shí),晶體管M14(其當(dāng)作開關(guān)使用)導(dǎo)通,將晶體管M12 的柵極電壓下拉,直到晶體管M12的柵極電壓接近至接地端電壓為止。如此一來,可快速地避免運(yùn)算放大器產(chǎn)生非預(yù)期(漏電)現(xiàn)象。相似地,于放電時(shí),運(yùn)算放大器400接收到輸入信號VIN后開始放電,使輸出信號 AVF的電位能相同于輸入信號VIN的電位。當(dāng)進(jìn)入至運(yùn)算放大器輸出時(shí)相時(shí),于控制信號 CTL的控制下,控制單元10瞬間呈現(xiàn)短路狀態(tài),輸出信號AVF與維持前一狀態(tài)的運(yùn)算放大器的輸出信號AVO做電荷分享,將使得晶體管Mll的柵極電壓暫時(shí)被拉低,這將會(huì)干擾到運(yùn)算放大器內(nèi)部的動(dòng)作。當(dāng)控制信號Clkl為低電位,晶體管M13(其當(dāng)作開關(guān)使用)導(dǎo)通,將晶體管Mll的柵極電壓拉高至操作電壓。如此一來,可快速地避免運(yùn)算放大器產(chǎn)生非預(yù)期 (漏電)現(xiàn)象。故而,由以上說明可知,于本發(fā)明第二實(shí)施例中,利用數(shù)字控制(以控制信號來控制晶體管的開關(guān))的方式,適時(shí)控制運(yùn)算放大器內(nèi)部狀態(tài)的變化,避免運(yùn)算放大器產(chǎn)生非預(yù)期的現(xiàn)象。第三實(shí)施例現(xiàn)請參考圖6與圖7,其分別顯示根據(jù)本發(fā)明第三實(shí)施例的運(yùn)算放大器的電路圖與其時(shí)序圖。如圖6所示,根據(jù)本發(fā)明第三實(shí)施例的運(yùn)算放大器600包括差動(dòng)輸入對610、 偏壓電流源620、箝制電路630A 630B、輸出級640與補(bǔ)償電容Cl C2。差動(dòng)輸入對610 包括NM0S差動(dòng)輸入對610A與PMOS差動(dòng)輸入對610B。由于第三實(shí)施例與第一實(shí)施例的電路架構(gòu)相似,故底下說明第三實(shí)施例的箝制電路,其他部份將省略。箝制電路630A包括晶體管M15。箝制電路630B包括晶體管M16。晶體管M15的柵極接收偏壓電壓VBP,其源極耦接至操作電壓;其漏極耦接至輸出級640的晶體管Mll的柵極。晶體管M16的柵極接收偏壓電壓VBN,其源極耦接至接地端;其漏極耦接至輸出級640 的晶體管M12的柵極?,F(xiàn)請同時(shí)參考圖6與圖7來說明本發(fā)明第三實(shí)施例的運(yùn)算放大器的操作。以充電為例,運(yùn)算放大器600接收到輸入信號VIN后開始充電,使輸出信號AVF的電位能相同于輸入信號VIN的電位。當(dāng)進(jìn)入至運(yùn)算放大器輸出時(shí)相時(shí),于控制信號CTL的控制下,控制單元 10瞬間呈現(xiàn)短路狀態(tài),輸出信號AVF與維持前一狀態(tài)的運(yùn)算放大器的輸出信號AVO做電荷分享,將使得晶體管M12的柵極電壓暫時(shí)被拉高,這將會(huì)干擾到運(yùn)算放大器內(nèi)部的動(dòng)作。當(dāng)干擾出現(xiàn)時(shí),偏壓電壓VBN為高電位使得晶體管M16為導(dǎo)通,以拉低晶體管M12的柵極電壓。等到運(yùn)算放大器600回復(fù)至穩(wěn)態(tài)后,晶體管M16隨之關(guān)閉(偏壓電壓VBN轉(zhuǎn)態(tài)至低電位)。相似地,于放電時(shí),運(yùn)算放大器400接收到輸入信號VIN后開始放電,使輸出信號 AVF的電位能相同于輸入信號VIN的電位。當(dāng)進(jìn)入至運(yùn)算放大器輸出時(shí)相時(shí),于控制信號 CTL的控制下,控制單元10瞬間呈現(xiàn)短路狀態(tài),輸出信號AVF與維持前一狀態(tài)的運(yùn)算放大器的輸出信號AVO做電荷分享,將使得晶體管Mll的柵極電壓暫時(shí)被拉低,這將會(huì)干擾到運(yùn)算放大器內(nèi)部的動(dòng)作。當(dāng)干擾出現(xiàn)時(shí),偏壓電壓VBP為低電位使得晶體管M15為導(dǎo)通,以拉高晶體管Mll的柵極電壓。等到運(yùn)算放大器600回復(fù)至穩(wěn)態(tài)后,晶體管M15隨之關(guān)閉(偏壓電壓VBP轉(zhuǎn)態(tài)至高電位)。故而,由以上說明可知,于本發(fā)明第三實(shí)施例中,利用模擬控制(以正常偏壓來控制箝制電壓的開關(guān))的方式,適時(shí)控制運(yùn)算放大器內(nèi)部狀態(tài)的變化,避免運(yùn)算放大器產(chǎn)生非預(yù)期的現(xiàn)象。綜上所述,雖然本發(fā)明已以較佳實(shí)施例揭示如上,然其并非用以限定本發(fā)明。本領(lǐng)域的技術(shù)人員在不脫離本發(fā)明的精神和范圍的前提下可作各種的更動(dòng)與潤飾。因此,本發(fā)明的保護(hù)范圍是以本發(fā)明的權(quán)利要求為準(zhǔn)。
權(quán)利要求
1.一種運(yùn)算放大器,耦接至一控制單元,該運(yùn)算放大器包括 一差動(dòng)輸入對,耦接至一輸入信號與一輸出信號;一偏壓電流源,耦接至該差動(dòng)輸入對; 一輸出級,耦接至該偏壓電流源;以及一箝制電路,耦接至該輸出級, 其中,于放電時(shí),當(dāng)該控制單元瞬間呈現(xiàn)短路狀態(tài)時(shí),該運(yùn)算放大器的內(nèi)部電荷分享使得該輸出級的一第一節(jié)點(diǎn)電壓暫時(shí)被拉低,該箝制電路將該輸出級的該第一節(jié)點(diǎn)電壓拉高;以及于充電時(shí),當(dāng)該控制單元瞬間呈現(xiàn)短路狀態(tài)時(shí),該運(yùn)算放大器的內(nèi)部電荷分享使得該輸出級的一第二節(jié)點(diǎn)電壓暫時(shí)被拉高,該箝制電路將該輸出級的該第二節(jié)點(diǎn)電壓下拉。
2.如權(quán)利要求1所述的運(yùn)算放大器,還包括 一第一與一第二補(bǔ)償電容,耦接至該輸出級。
3.如權(quán)利要求1所述的運(yùn)算放大器,其中,該箝制電路包括一第一箝制晶體管,其接收一第一數(shù)字控制信號,并耦接至該輸出級的該第一節(jié)點(diǎn)電壓;一第二箝制晶體管,為一二極管連接晶體管,其耦接至該第一箝制晶體管; 一第三箝制晶體管,其接收一第二數(shù)字控制信號,并耦接至該輸出級的該第二節(jié)點(diǎn)電壓;以及一第四箝制晶體管,為一二極管連接晶體管,其耦接至該第三箝制晶體管; 于放電時(shí),于該第一數(shù)字控制信號的控制下,該第一箝制晶體管為導(dǎo)通,且將該輸出級的該第一節(jié)點(diǎn)電壓使得該第二箝制晶體管為導(dǎo)通,以將該輸出級的該第一節(jié)點(diǎn)電壓拉高, 直到一操作電壓與該第一節(jié)點(diǎn)電壓間的一電壓差不足以讓該第二箝制晶體管導(dǎo)通為止;以及于充電時(shí),于該第二數(shù)字控制信號的控制下,該第三箝制晶體管為導(dǎo)通,且將該輸出級的該第二節(jié)點(diǎn)電壓使得該第四箝制晶體管為導(dǎo)通,以將該輸出級的該第二節(jié)點(diǎn)電壓拉低, 直到該第二節(jié)點(diǎn)電壓不足以讓該第四箝制晶體管導(dǎo)通為止。
4.如權(quán)利要求1所述的運(yùn)算放大器,其中,該箝制電路包括一第一箝制晶體管,其接收一第一數(shù)字控制信號,并耦接至該輸出級的該第一節(jié)點(diǎn)電壓;以及一第二箝制晶體管,其接收一第二數(shù)字控制信號,并耦接至該輸出級的該第二節(jié)點(diǎn)電壓;于放電時(shí),于該第一數(shù)字控制信號的控制下,該第一箝制晶體管為導(dǎo)通以將該輸出級的該第一節(jié)點(diǎn)電壓拉高;以及于充電時(shí),于該第二數(shù)字控制信號的控制下,該第二箝制晶體管為導(dǎo)通以將該輸出級的該第二節(jié)點(diǎn)電壓拉低。
5.如權(quán)利要求1所述的運(yùn)算放大器,其中,該箝制電路包括一第一箝制晶體管,其接收一第一模擬偏壓電壓,并耦接至該輸出級的該第一節(jié)點(diǎn)電壓;以及一第二箝制晶體管,其接收一第二模擬偏壓電壓,并耦接至該輸出級的該第二節(jié)點(diǎn)電壓;于放電時(shí),于該第一模擬偏壓電壓的控制下,該第一箝制晶體管為導(dǎo)通以將該輸出級的該第一節(jié)點(diǎn)電壓拉高,直到該運(yùn)算放大器回復(fù)至穩(wěn)態(tài)為止;以及于充電時(shí),于該第二模擬偏壓電壓的控制下,該第二箝制晶體管為導(dǎo)通以將該輸出級的該第二節(jié)點(diǎn)電壓拉低,直到該運(yùn)算放大器回復(fù)至穩(wěn)態(tài)為止。
6.一種顯示驅(qū)動(dòng)電路,包括 一控制單元;以及一運(yùn)算放大器,耦接至該控制單元,該運(yùn)算放大器包括一差動(dòng)輸入對,耦接至一輸入信號與一輸出信號;一偏壓電流源,耦接至該差動(dòng)輸入對;一輸出級,耦接至該偏壓電流源;以及一箝制電路,耦接至該輸出級,其中,于放電時(shí),當(dāng)該控制單元瞬間呈現(xiàn)短路狀態(tài)時(shí),該運(yùn)算放大器的內(nèi)部電荷分享使得該輸出級的一第一節(jié)點(diǎn)電壓暫時(shí)被拉低,該箝制電路將該輸出級的該第一節(jié)點(diǎn)電壓拉高;以及于充電時(shí),當(dāng)該控制單元瞬間呈現(xiàn)短路狀態(tài)時(shí),該運(yùn)算放大器的內(nèi)部電荷分享使得該輸出級的一第二節(jié)點(diǎn)電壓暫時(shí)被拉高,該箝制電路將該輸出級的該第二節(jié)點(diǎn)電壓下拉。
7.如權(quán)利要求6所述的顯示驅(qū)動(dòng)電路,其中該運(yùn)算放大器還包括 一第一與一第二補(bǔ)償電容,耦接至該輸出級。
8.如權(quán)利要求6所述的顯示驅(qū)動(dòng)電路,其中,該箝制電路包括一第一箝制晶體管,其接收一第一數(shù)字控制信號,并耦接至該輸出級的該第一節(jié)點(diǎn)電壓;一第二箝制晶體管,為一二極管連接晶體管,其耦接至該第一箝制晶體管; 一第三箝制晶體管,其接收一第二數(shù)字控制信號,并耦接至該輸出級的該第二節(jié)點(diǎn)電壓;以及一第四箝制晶體管,為一二極管連接晶體管,其耦接至該第三箝制晶體管; 于放電時(shí),于該第一數(shù)字控制信號的控制下,該第一箝制晶體管為導(dǎo)通,且將該輸出級的該第一節(jié)點(diǎn)電壓使得該第二箝制晶體管為導(dǎo)通,以將該輸出級的該第一節(jié)點(diǎn)電壓拉高, 直到一操作電壓與該第一節(jié)點(diǎn)電壓間的一電壓差不足以讓該第二箝制晶體管導(dǎo)通為止;以及于充電時(shí),于該第二數(shù)字控制信號的控制下,該第三箝制晶體管為導(dǎo)通,且將該輸出級的該第二節(jié)點(diǎn)電壓使得該第四箝制晶體管為導(dǎo)通,以將該輸出級的該第二節(jié)點(diǎn)電壓拉低, 直到該第二節(jié)點(diǎn)電壓不足以讓該第四箝制晶體管導(dǎo)通為止。
9.如權(quán)利要求6所述的顯示驅(qū)動(dòng)電路,其中,該箝制電路包括一第一箝制晶體管,其接收一第一數(shù)字控制信號,并耦接至該輸出級的該第一節(jié)點(diǎn)電壓;以及一第二箝制晶體管,其接收一第二數(shù)字控制信號,并耦接至該輸出級的該第二節(jié)點(diǎn)電壓;于放電時(shí),于該第一數(shù)字控制信號的控制下,該第一箝制晶體管為導(dǎo)通以將該輸出級的該第一節(jié)點(diǎn)電壓拉高;以及于充電時(shí),于該第二數(shù)字控制信號的控制下,該第二箝制晶體管為導(dǎo)通以將該輸出級的該第二節(jié)點(diǎn)電壓拉低。
10.如權(quán)利要求6所述的顯示驅(qū)動(dòng)電路,其中,該箝制電路包括 一第一箝制晶體管,其接收一第一模擬偏壓電壓,并耦接至該輸出級的該第一節(jié)點(diǎn)電壓;以及一第二箝制晶體管,其接收一第二模擬偏壓電壓,并耦接至該輸出級的該第二節(jié)點(diǎn)電壓;于放電時(shí),于該第一模擬偏壓電壓的控制下,該第一箝制晶體管為導(dǎo)通以將該輸出級的該第一節(jié)點(diǎn)電壓拉高,直到該運(yùn)算放大器回復(fù)至穩(wěn)態(tài)為止;以及于充電時(shí),于該第二模擬偏壓電壓的控制下,該第二箝制晶體管為導(dǎo)通以將該輸出級的該第二節(jié)點(diǎn)電壓拉低,直到該運(yùn)算放大器回復(fù)至穩(wěn)態(tài)為止。
全文摘要
本發(fā)明披露一種運(yùn)算放大器與應(yīng)用其的顯示驅(qū)動(dòng)電路。該運(yùn)算放大器耦接至一控制單元。該運(yùn)算放大器包括一差動(dòng)輸入對,耦接至一輸入信號與一輸出信號;一偏壓電流源,耦接至該差動(dòng)輸入對;一輸出級,耦接至該偏壓電流源;以及一箝制電路,耦接至該輸出級。于放電時(shí),當(dāng)該控制單元瞬間呈現(xiàn)短路狀態(tài)時(shí),該運(yùn)算放大器的內(nèi)部電荷分享使得該輸出級的一第一節(jié)點(diǎn)電壓暫時(shí)被拉低,該箝制電路將該輸出級的該第一節(jié)點(diǎn)電壓拉高。于充電時(shí),當(dāng)該控制單元瞬間呈現(xiàn)短路狀態(tài)時(shí),該運(yùn)算放大器的內(nèi)部電荷分享使得該輸出級的一第二節(jié)點(diǎn)電壓暫時(shí)被拉高,該箝制電路將該輸出級的該第二節(jié)點(diǎn)電壓下拉。
文檔編號H03F3/45GK102487266SQ20101057021
公開日2012年6月6日 申請日期2010年12月2日 優(yōu)先權(quán)日2010年12月2日
發(fā)明者許筱妊 申請人:聯(lián)詠科技股份有限公司