專利名稱:多相位時鐘系統(tǒng)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種接收多個包含實際時間事件的時鐘信號的多相 位時鐘系統(tǒng),這些時鐘信號全部具有相同的時鐘頻率,但是時鐘相位 不同。本發(fā)明還涉及一種包括多相位時鐘系統(tǒng)的時間交叉系統(tǒng),并且 涉及一種接收多相位時鐘的方法。
背景技術(shù):
多相位時鐘系統(tǒng)是已知的,特別是在時間交叉應用中很常見。 時間交叉是一項在電路設(shè)計方面獲得廣泛應用的技術(shù),例如,它廣泛 應用于模-數(shù)轉(zhuǎn)換器(ADC)以及時鐘和數(shù)據(jù)恢復(CDR)電路。這 項技術(shù)需要使用數(shù)個并行數(shù)據(jù)處理路徑,各條路徑具有有限的速度。
本質(zhì)上,交叉意味著要花費芯片面積來換取操作速度。在需要 精確且快速的操作的情況下,交叉能夠?qū)崿F(xiàn)把精確但慢速的路徑組合 到一個系統(tǒng)中,使該系統(tǒng)變得既精確又快速。在交叉系統(tǒng)中,需要多 相位時鐘。系統(tǒng)的精確度受到多相位時鐘的時間精確度的限制。具體 來說,時鐘邊沿的實際和理想時序之間的差異(歪斜)是一個限制因 素。歪斜可能是由多相位振蕩器中的失配造成的,但是也可能是由布 局不對稱造成的,因為生成對于交叉系統(tǒng)中的所有路徑延遲都相同的 完美對稱的布局并不是一件簡單的事。
要生成多相位時鐘,可以將高頻時鐘下分頻為具有很多相位的 較低頻時鐘。雖然這種方法的相位精度是可以接受的,但是這是一種 功耗很大的辦法,需要很多的高速分頻器和時序調(diào)整觸發(fā)器。而且, 在非常高的頻率上,根本不可能生成所需的HF信號。產(chǎn)生多相位時 鐘的另一種可選辦法是制作多相位環(huán)形振蕩器。這種辦法比較優(yōu)越, 因為兩個有效時鐘邊沿之間的間隔可以非常小(門電路的傳播延遲)。 不過,這種辦法受到產(chǎn)生大量相位所采用的精度的限制,因為環(huán)中的
7某些時序誤差將會累積起來。
有很多不同的能夠測量并且能夠通過校準消除交叉系統(tǒng)中歪斜 的方式。在交叉ADC中,歪斜有時是通過數(shù)字輸出的頻譜分析來測 量的(在輸入已知的時候)?,F(xiàn)有技術(shù)中還有其它一些測量和校準歪 斜的方法。
在L. Wu禾卩J. William C. Black.的文章"爿 /ow扁y/"er
卿Z/cW謹,,(Proceedings of the ISSCC, 2001,第25.3頁)中,公
開了一種具有歪斜測量和校準的多相位時鐘系統(tǒng)。這篇文章公開了一
種包括4級差分環(huán)形振蕩器的多相位時鐘發(fā)生器,該環(huán)形振蕩器在其 輸出端產(chǎn)生8種不同的時鐘相位。各個輸出端配備有額外的延遲調(diào)節(jié) 單元。這些延遲調(diào)節(jié)單元中只有一個的輸出端向回耦合到相位檢測 器,該相位檢測器將這一輸出信號與基準時鐘進行比較。該相位檢測 器操縱電荷泵,該電荷泵驅(qū)動環(huán)路濾波器,環(huán)路濾波器又驅(qū)動環(huán)形振 蕩器,這樣就有效地閉合了鎖相環(huán)的環(huán)路。環(huán)形振蕩器的粗調(diào)是由環(huán) 路濾波器的輸出信號完成的,該輸出信號被用作環(huán)形振蕩器的所有級 的全局控制電壓。各時鐘相位的細調(diào)是借助各控制電壓完成的,這些 控制電壓由延遲比較器產(chǎn)生,其中,這些延遲比較器用來比較各時鐘 相位的選定子集之間的時間間隔,以便將實際時間事件朝向期望時間 事件調(diào)整。多相位時鐘的第五相位是這樣去歪斜的將第一相位和第
五相位之間的第一時間間隔與第五相位和下一時鐘周期的第一相位
之間的第二時間間隔進行比較;如果第 一 時間間隔長于第二時間間 隔,則增加額外的延遲調(diào)節(jié)單元的延遲,否則,則反之。類似地,第 三相位是這樣去歪斜的將第一相位和第三相位之間的第三時間間隔
與第三相位和第五相位之間的第四時間間隔進行比較,然后據(jù)此調(diào)節(jié) 第三時鐘相位的延遲調(diào)節(jié)單元。對于第七相位,將第五相位和第七相 位之間的時間間隔與第七相位和下 一 時鐘周期的第 一 相位之間的時 間間隔進行比較。第二、第四和第六時鐘相位的去歪斜以類似于前面 介紹的方式進行。
已知的多相位時鐘系統(tǒng)的缺點在于,它不適合于高頻。電路的操作依賴于連續(xù)不斷地測量單獨一個時鐘周期內(nèi)各時鐘相位之間的 短時間間隔以及連續(xù)不斷地對它們進行比較,才能為相同的時鐘相位 生成合適的基準。各時鐘相位之間時間間隔的測量在較高的頻率下變 得格外困難,而且精度也變得相對較低。結(jié)果,已知電路的最大操作 時鐘頻率受到時間間隔測量精度的限制。
發(fā)明內(nèi)容
本發(fā)明的目的是提供一種可供選用的用于接收多個時鐘信號的 適合于高速操作的多相位時鐘系統(tǒng)。
本發(fā)明是由獨立權(quán)利要求定義的。從屬權(quán)利要求定義了優(yōu)選實 施方式。
按照本發(fā)明的第一個方面,該目的是這樣實現(xiàn)的提供了一種 用于接收多個包括實際時間事件的時鐘信號的多相位時鐘系統(tǒng),這些 時鐘信號全部具有相同的時鐘頻率,但是時鐘相位不同,其中該系統(tǒng) 此外還用于接收基準時鐘信號,以便為多個時鐘信號提供基準時間事 件,基準時鐘信號具有不同于時鐘頻率的基準頻率,基準頻率是這樣
選擇的,使得后續(xù)的基準時間事件中的各個基準時間事件與多個時鐘 信號中的單獨一個的期望時間事件相 一致。該系統(tǒng)包括
-比較器,用于相繼將基準時間事件中的相應基準時間事件與實 際時間事件進行比較,以便相繼生成多個時差指示符,和
-去歪斜電路,用于響應于相應的時差指示符對多個時鐘信號中 的相應時鐘信號相對于基準時鐘信號來進行去歪斜,以獲得具有與相 應的基準時間事件相 一致的實際時間事件的經(jīng)過修正的時鐘信號。
按照本發(fā)明的措施的效果是,基準時鐘信號為多個時鐘信號確
定了期望的時間事件。而且,基準時鐘信號的基準頻率是這樣選擇的,
使得在每個基準時鐘周期基準時鐘信號的時間事件與多個時鐘信號
中的不同時鐘信號相一致。由于使用常規(guī)方法可以提供從頻率(和相
位)的角度而言精度非常高的基準時鐘信號,因此基準時鐘信號為多
個時鐘信號中的各個時鐘信號提供了期望的時間事件,并且將基準時 鐘信號與那些時鐘信號進行比較能夠?qū)崿F(xiàn)各個時鐘信號的實際時間事件朝向它們的期望位置的調(diào)節(jié)(去歪斜)。本發(fā)明的重要方面在于, 與已知的多相位時鐘系統(tǒng)相比,用于產(chǎn)生基準時間事件的非常短的時 間間隔的測量已經(jīng)由用于為多個時鐘信號產(chǎn)生基準時間事件的基準 頻率的精確控制所代替。
本發(fā)明的多相位時鐘系統(tǒng)的額外優(yōu)點是,它適合于任何數(shù)量的 時鐘相位(兩個或更多)。已知的多相位時鐘系統(tǒng)僅僅對其中時鐘相 位的數(shù)量等于二的冪的多相位時鐘系統(tǒng)有效,這是通過將所測得的時 間間隔分為兩個相等的時長來創(chuàng)建基準時間事件的方法的固有結(jié)果。
多相位時鐘系統(tǒng)的實施方式包括用于將多個時鐘信號之一的相 位與基準時鐘信號的相位進行至少一次比較的相位比較器,并且包括 用于隨后將基準時鐘信號的相位與多個時鐘信號中的這一時鐘信號 的相位進行至少一次匹配的移相器。這些附加特征的效果是,消除了 基準時鐘信號與多個時鐘信號之間可能有的穩(wěn)態(tài)相位誤差,這節(jié)省了 不必要的由去歪斜電路進行的后續(xù)相位調(diào)節(jié)。如果相位比較器和移相 器以多個基準時間事件操作,例如每特定數(shù)量個時鐘周期操作一次, 則是更加有益的。通過這樣做,還可以消除穩(wěn)態(tài)相位誤差的動態(tài)變化, 致使更多的相位調(diào)節(jié)不必要。
多相位時鐘系統(tǒng)的另一種實施方式包括用于生成基準時鐘信號 的基準振蕩器。生成基準時鐘信號的振蕩器的使用提供了這樣的優(yōu) 點不再需要向系統(tǒng)提供基準時鐘信號。相反,基準時鐘信號可以在 需要它的位置上生成。這省去了將基準時鐘信號向這些位置傳送的必 要。
如果該系統(tǒng)包括鎖相環(huán),該鎖相環(huán)包括基準振蕩器、相位比較 器和移相器,則剛剛提到的實施方式可以得到進一步改善,相位比較 器用于將基準時鐘信號與多個時鐘信號之一進行比較,以便生成多個 時差指示符之一,移相器包括用于響應于所述多個時差指示符之一來 調(diào)整基準振蕩器的控制器。這一實施方式比較有優(yōu)勢,因為鎖相環(huán)提 供了將基準時鐘信號的相位與多個時鐘信號之一匹配的方便方式。
在剛剛提到的實施方式的一種變型中,控制器包括電荷泵和環(huán) 路濾波器,電荷泵從相位比較器接收另一個時差指示符,環(huán)路濾波器
10從電荷泵接收輸出信號并產(chǎn)生用于調(diào)整基準振蕩器的基準控制信號。
這一實施方式的優(yōu)選變型包括設(shè)置在相位比較器的輸出端與電荷泵之間的選通電路,以便在至少一個基準時間事件處幫助實現(xiàn)基準時鐘信號的相位與所述多個時鐘信號之一的相位的匹配。這樣,選通電路在不需要相位匹配的時間間隔中有效地斷開了環(huán)路。
多相位時鐘系統(tǒng)的實施方式包括用于測量多個時鐘信號之一的時鐘頻率和將基準頻率固定在時鐘頻率乘以固定系數(shù)上的構(gòu)件。使用這些構(gòu)件提供了一種使得基準時鐘能夠在后續(xù)的時鐘周期中與多個時鐘信號中的不同時鐘信號進行比較的方便的解決方案。
在剛剛提到的實施方式的優(yōu)選實現(xiàn)方式中,用于固定基準頻率的構(gòu)件包括鎖頻環(huán),該鎖頻環(huán)包括用來將第一頻率與第二頻率進行比較以生成頻差指示符的頻差檢測器,該鎖頻環(huán)此外還包括另一個控制器,用于響應于頻差指示符來調(diào)整基準振蕩器的頻率。該系統(tǒng)此外還包括用于生成具有與多個時鐘信號之一的時鐘頻率之比為第一整數(shù)比的第一頻率的分頻器,和用于生成具有與基準頻率之比為第二整數(shù)比的第二頻率的另一個分頻器,其中第一整數(shù)比與第二整數(shù)比之比決定所述固定系數(shù)。這一實現(xiàn)方式比較有優(yōu)勢,因為鎖頻環(huán)提供了一種將基準時鐘信號的頻率固定在多個時鐘信號之一上的方便方式。使用鎖頻環(huán)的另一個優(yōu)點是,確保了系統(tǒng)對時鐘頻率的相對緩慢變化的適應性,這種緩慢變化例如是由于時鐘抖動而發(fā)生的。換句話說,鎖頻環(huán)能夠?qū)崿F(xiàn)基準時間事件的適應性(粗調(diào)),同時去歪斜電路用于進行各時鐘信號相對于這些基準時間事件的去歪斜(細調(diào))。
多相位時鐘系統(tǒng)的實施方式包括用于生成多個時鐘信號的多相位振蕩器。具有不同時鐘相位的多個時鐘信號可以有益地由單獨一個多相位振蕩器生成。這樣的振蕩器的優(yōu)點是,可以很容易地設(shè)計多相位振蕩器,使得不同的相位同等地分布在一個時鐘周期上。此外,在多相位振蕩器的常規(guī)設(shè)計中,例如n-級環(huán)形振蕩器的設(shè)計中,可以由去歪斜電路很容易地改造各時鐘信號的相位,例如通過改變各級的電源電壓或者通過改變各級的輸出節(jié)點電容。
在剛剛提到的實施方式的改進中,比較器此外還包括用于多個
11時鐘信號中沒有與所述相位比較器連接的剩余時鐘信號的多個相位 檢測器,各個相位檢測器用于檢測各自時鐘信號與基準時鐘信號之間 的相位差,以便產(chǎn)生多個時差指示符。這種實現(xiàn)方式方便地提供了多 個時鐘信號的實際時間事件的指示,該指示可以有益地用于對時鐘信 號進行去歪斜。
在進一步的改善中,去歪斜電路包括相位控制單元,該相位控 制單元用于響應于多個時差指示符來單個控制多相位振蕩器的相位,
其中多相位振蕩器、相位檢測器和相位控制單元形成另一個鎖相環(huán), 其中將提供給相位檢測器的基準時鐘信號用作該另一個鎖相環(huán)的基 準信號。鎖相環(huán)的使用提供了對由多相位振蕩器生成的時鐘信號進行 去歪斜的方便方式。
最好,剛剛提到的實施方式包括設(shè)置在多個相位檢測器的各個 輸出端與相位控制單元之間的另一個選通電路,用于幫助實現(xiàn)時鐘信 號的相繼比較和去歪斜。
在所有前面提到的實施方式的第一個主要變型中,基準頻率低 于時鐘信號的時鐘頻率。較低的基準頻率致使多相位時鐘系統(tǒng)的功耗 較低。
在第一主要變型的優(yōu)選實施方式中,基準頻率等于時鐘信號的
時鐘頻率乘以n/(n+l),其中n代表時鐘信號的數(shù)量。這一特征的結(jié)果 是,當多個時鐘信號的相位均等地分布在時鐘周期上時,基準時鐘與 基準時鐘的各個后續(xù)時鐘周期中的下一個相位相一致。各時鐘信號以 遞增順序循環(huán)(和去歪斜)。
在所有前面提到的實施方式的第二個主要變型中,基準頻率高 于時鐘信號的時鐘頻率。較高的基準頻率致使多相位時鐘系統(tǒng)的更快 的去歪斜性能。換句話說,該系統(tǒng)于是需要較少的多相位時鐘的時鐘 周期就可以達到時鐘信號的實際時間事件與基準時間事件相一致的 情形。
在第一主要變型的優(yōu)選實施方式中,基準頻率等于時鐘信號的 時鐘頻率乘以(n+l)/n,其中n代表時鐘信號的數(shù)量。這一特征的結(jié)果 是,當多個時鐘信號的相位均等地分布在時鐘周期上時,基準時鐘與基準時鐘的各個后續(xù)時鐘周期中的前一個相位相一致。各時鐘信號以 遞減順序循環(huán)。
本發(fā)明此外還涉及一種時間交叉系統(tǒng),包括用于提供多相位時 鐘的多相位時鐘系統(tǒng)和用于接收多相位時鐘的處理單元。時間交叉系 統(tǒng)很大程度上受益于具有高時間精度的多相位時鐘,該高時間精度是 由按照本發(fā)明的多相位時鐘系統(tǒng)提供的。時間交叉系統(tǒng)通常需要精確 的多相位時鐘。本發(fā)明真正的要點在于,可以使用時間交叉系統(tǒng)的跟
蹤和保持(T&H)電路來進行歪斜校準。時鐘和數(shù)據(jù)恢復(CDR) 系統(tǒng)和模數(shù)轉(zhuǎn)換器(ADC)例如已經(jīng)包括了T&H電路。使用相同的 T&H電路來進行歪斜校準能夠去除所有時鐘歪斜,包括由T&H電路 自身產(chǎn)生的時鐘歪斜。
在一種實施方式中,該時間交叉系統(tǒng)包括用于接收多相位時鐘 的時鐘和數(shù)據(jù)恢復電路。在其它一些實施方式中,該時間交叉系統(tǒng)包 括用于接收多相位時鐘的模數(shù)轉(zhuǎn)換器或者數(shù)模轉(zhuǎn)換器。
在本發(fā)明的第二個方面中,本發(fā)明此外還涉及一種對包括定義 不同時鐘相位的實際時間事件的多個時鐘信號進行去歪斜的方法,這 些時鐘信號全部具有相同的時鐘頻率,但是時鐘相位不同,該方法包 括下列步驟
-接收基準時鐘信號,以便為多個時鐘信號提供基準時間事件, 基準時鐘信號具有不同于時鐘頻率的基準頻率,基準頻率是這樣選擇
的,使得后續(xù)的基準時間事件中的各個基準時間事件與多個時鐘信號 中的單獨一個的期望時間事件相 一致;
-相繼將基準時間事件中的相應基準時間事件與實際時間事件 進行比較,以便相繼生成多個時差指示符,和
-響應于相應的時差指示符來對多個時鐘信號中相對于基準時 鐘信號的相應時鐘信號進行去歪斜,以獲得具有與相應的基準時間事 件相一致的實際時間事件的經(jīng)過修正的時鐘信號。
該方法提供了一種使用單獨一個基準時鐘對具有不同相位的多 個時鐘去歪斜的便利方式。
參照下文中介紹的實施方式,將會明顯看出本發(fā)明的這些和其它方面,并且將會參照下文介紹的實施方式闡述本發(fā)明的這些和其它 方面。
在附圖中
圖la表示按照本發(fā)明的第一實施方式的多相位時鐘系統(tǒng); 圖lb表示圖la的多相位時鐘系統(tǒng)的時序圖,它圖解說明本發(fā)明
的第一實施方式的操作原理;
圖2a表示按照本發(fā)明的第二實施方式的多相位時鐘系統(tǒng); 圖2b表示圖2a的多相位時鐘系統(tǒng)的示意性時序圖,它圖解說明
本發(fā)明的第二實施方式的操作原理;
圖3表示按照本發(fā)明的第三實施方式的多相位系統(tǒng)的詳細實現(xiàn)
方式;
圖4表示n分頻電路的實施方式,其中n等于2的冪數(shù); 圖5表示n+l分頻電路的實施方式;
圖6表示包括具有可控節(jié)點電容的常規(guī)環(huán)形振蕩器的多相位振
蕩器;
圖7表示包括4級差分環(huán)形振蕩器的多相位振蕩器;
圖8表示差分環(huán)形振蕩器的常規(guī)一級的實例實現(xiàn)方式;
圖9表示差分環(huán)形振蕩器的可程控級的實現(xiàn)方式,和
圖10表示按照本發(fā)明的接收多相位時鐘的時鐘和數(shù)據(jù)恢復系統(tǒng)。
具體實施例方式
應當注意,前面提到的實施方式是圖解說明本發(fā)明而不是對本 發(fā)明加以限制,并且本領(lǐng)域技術(shù)人員將能夠設(shè)計出很多可供選用的實 施方式,而不會超出由所附權(quán)利要求定義的本發(fā)明的范圍。在權(quán)利要 求里,置于括號之間的任何附圖標記都不應看作是對權(quán)利要求的限 定。動詞"包括"及其變化形式的使用并不排除除了權(quán)利要求中列出的 那些要素或步驟之外還存在其它的要素或步驟的可能。置于要素前面
14的量詞"一"或"一個"并不排除存在多個這種要素的可能。本發(fā)明可以 借助包括數(shù)個截然不同的元件的硬件來實現(xiàn),并且可以借助適當程控 的計算機來實現(xiàn)。在列舉出數(shù)個構(gòu)件的裝置權(quán)利要求中,這些構(gòu)件中 的若干個可以由一個且同一個硬件制品來具體實現(xiàn)。在相互不同的從 屬權(quán)利要求中敘述特定手段這一表面現(xiàn)象并不表明使用這些手段的 組合沒有有益效果。
參照圖la和圖lb,圖la表示按照本發(fā)明的第一實施方式的多相
位時鐘系統(tǒng),圖lb表示圖解說明本發(fā)明的第一實施方式的操作原理的
時序圖。該多相位時鐘系統(tǒng)接收包括多個時鐘信號CLK。.7的外部時鐘 CLKn,在這個例子中這些時鐘信號構(gòu)成8相位時鐘(n=8)。本說明 書中每次提到詞語"多相位時鐘"時,都意味著多個時鐘信號具有相同 的時鐘頻率、不同的時鐘相位,其中各時鐘信號的期望時間事件均等 地分布在一個時鐘周期內(nèi)。外部8相位時鐘CLKn被提供給去歪斜電路 DSKW,該去歪斜電路DSKW用于在時差指示符PHADJ的控制下修正 各時鐘信號CLKo.(。.d的相位,以產(chǎn)生經(jīng)過修正的多相位時鐘CLKn'。 比較器CMP逐一地將基準時鐘信號REFCLK的基準時間事件rTE與多 個經(jīng)過修正的時鐘信號CLK。.7'中的各個時鐘信號的實際時間事件 aTE進行比較并且在每次比較之后產(chǎn)生相應的時差指示符PHADJ,時 差指示符PHADJ被提供給去歪斜電路DSKW,用來將各個時鐘信號的 實際時間事件aTE調(diào)整到它們的'理想'或期望時間事件dTE (期望相 位)。"經(jīng)過修正的多相位時鐘CLKn'"并不意味著隱含有所有各時 鐘信號都已經(jīng)達到了它們的期望相位的意思,或者隱含有所有實際時 間事件aTE都與期望事件dTE相一致的意思。而是,"經(jīng)過修正的多 相位時鐘CLKn'"是外部參考時鐘CLKn的一種形式,其中各時鐘信號 CLKq如,)之間的相位差可能已經(jīng)經(jīng)過了修正。
在這個例子中,逐一比較是這樣實現(xiàn)的,基準時鐘信號REFCLK 的基準頻率等于時鐘信號CLKn的頻率的n/n+l倍。這樣,基準時鐘信 號REFCLK的基準時間事件在每個基準時鐘時期內(nèi)都與不同時鐘信 號CLKx相一致。為完備起見,詞時鐘信號和時鐘相位是可互換地使 用的,但是它們都指的是多相位時鐘的各相位。使用像屏蔽、電源去耦、襯底的電絕緣等等這樣的常規(guī)技術(shù),將基準時鐘信號REFCLK設(shè)
計成具有恒定和穩(wěn)定的頻率,從而為多個時鐘信號提供'理想'或期望
的時間事件dTE。
在這個例子中,基準時鐘信號REFCLK是由基準振蕩器OSC生成 的,基準振蕩器OSC由來自比較器的頻差指示符控制。按照另外一種 可選方案,基準時鐘信號REFCLK可以在外部產(chǎn)生并且饋送給多相位 時鐘系統(tǒng)。在任何一種情況下,重要的一點是,基準時鐘REFCLK要 盡可能地精確,以便能夠為多個時鐘信號CLKJ1供'理想'或期望的時 間事件。
在這個例子中,基準時鐘具有等于時鐘信號的時鐘頻率的n/n+l (8/9)倍的基準頻率。不過,也可能是很多其它的頻率。如果將基 準時鐘時期定義為T^,并且將時鐘信號的時鐘周期定義為Tdk,那么 這些參數(shù)之間的關(guān)系可以由下式定義
Tref=m/n* Tclk
其中n定義具有分布式相位的時鐘信號相位的數(shù)量,并且其中m 必須為整數(shù)(零除外),m可以不是n的整數(shù)倍,并且m也可以不是n 的因數(shù)的倍數(shù)(例外m=l)。
在第一個例子中,時鐘信號的數(shù)量為8,貝i」n-8并且Tref的可用時 鐘周期為
m-l— Tref = 1/8 * Tdk
m=3— Tref =3/8 * Tclk
m=5— Tref =5/8 * Tclk
m=7— Tref =7/8 * Tclk
m=9— Tref =9/8 * Tclk
m=[ll,13, 15, ..]— Tref=m/8 * Tclk
在另一個例子中,時鐘信號的數(shù)量為5,貝Un-5并且Tref的可用時
鐘周期為
m=l— Tref = 1/5 * Tclk m=2— Tref = 2/5 * Tclk m=3— Tref = 3/5 * Tclk
16m=4— Tref = 4/5 * Tclk m=6~* Tref = 6/5 * Tclk m=[7, 8, 9, 11, 12, ■.]— Tref=m/8 * Tclk
正如可以從上述公式和例子中推論出的那樣,當基準時鐘時期 Tref比時鐘信號的時鐘周期Ti短時,基準時鐘時期Tref的可能數(shù)量為 有限的n-l個,而當基準時鐘時期Tw比時鐘信號的時鐘周期Tdk長時,
基準時鐘時期lef的可能數(shù)量理論上是無限的。
當時鐘相位的數(shù)量是素數(shù)時,m可以是除了l和n之外的任何數(shù)字。
在本說明書中每次使用詞語"時間事件"時,意思是說各個信號呈 現(xiàn)出變化,這一變化可能用來觸發(fā)其它事件,其中在單端信號的情況 下,該變化可以包括上升沿以及下降沿。在差分信號的情況下,該變 化存在于兩個信號上,這意味著同一時刻存在上升沿和下降沿。按照 這一定義,本說明書中的詞"信號"包括差分信號和單端信號。
參照圖2a和圖2b,圖2a表示按照本發(fā)明的第二實施方式的多相 位時鐘系統(tǒng),圖2b重現(xiàn)了圖解說明圖2a中所示的本發(fā)明的第二實施方 式的工作原理的時序圖。這一實施方式與第一實施方式之間的差別在 于,多相位時鐘現(xiàn)在是由形成時鐘系統(tǒng)一部分的多相位振蕩器 MPOSC生成的。多相位振蕩器MPOSC生成多個具有可調(diào)節(jié)相位的時 鐘信號CLKn。多相位振蕩器MPOSC在其輸出端產(chǎn)生經(jīng)過修正的時鐘 相位CLKn'。實際上,圖2a中的多相位振蕩器包括去歪斜功能。類似 于圖la和圖lb中所示的實施方式,在圖2a的多相位時鐘系統(tǒng)中,將各 時鐘相位CLKx'與基準時鐘信號REFCLK進行比較,以便在各次比較 之后產(chǎn)生相應的時差指示符PHADJ,該時差指示符PHADJ被提供給 多相位振蕩器MPOSC,用來將各個時鐘信號的實際時間事件aTE調(diào)節(jié) 到它們的期望時間事件dTE 。
參照圖3,這一附圖表示按照本發(fā)明的第三實施方式的多相位時 鐘系統(tǒng)的詳細實現(xiàn)方式。在這一實施方式中,實現(xiàn)了產(chǎn)生以特定時鐘 頻率fmuw運作的多相位時鐘CL、的多相位振蕩器MPOSC和產(chǎn)生以基 準頻率f;ef運作的基準時鐘REFCLK的基準振蕩器OSC?;鶞收袷幤?br>
17OSC借助鎖頻環(huán)FLL維持在正確的頻率上。鎖頻環(huán)以及它們的操作對 于本領(lǐng)域技術(shù)人員而言是公知的,例如見A. Pottbacker、 U. Langmann 禾口H.-U. Schreiber.的文章"』6—/ar / /zo^e awe /,e,ewc_y /C/or c/oc/t e;c&ac"o" M Sg6A" ( JSSC,第27巻,第12期,1992年 12月,第1747-1751頁)。
鎖頻環(huán)FLL包括頻率檢測器FD,該頻率檢測器FD將第一分頻器 DIVl產(chǎn)生的頻率為Uui/(n+l)的第一信號ENo與第二分頻器DIV2產(chǎn)生 的頻率為fW/n的第二信號進行比較,并且產(chǎn)生頻差指示符。鎖頻環(huán) FLL此外還包括受頻率檢測器控制的電荷泵CHPMP和驅(qū)動振蕩器的 環(huán)路濾波器。由于分頻器DIV1和DIV2的頻率比,基準振蕩器OSC結(jié) 果得到的頻率為freffmulti.n/(n+1)。設(shè)計者可以通過提供頻率比不同的 分頻器來提供任何基準頻率。
除了使基準頻率f;ef與時鐘頻率f:nuUi乘以固定系數(shù)匹配之外,將
基準時鐘REFCLK的相位與多相位時鐘CLKn的相位之一在至少一個 基準時間事件rTE處對齊也是一項優(yōu)點。更好的是,這一匹配可以在 多個基準時間事件rTE處實現(xiàn),例如在各個基準時鐘REFCLK與多相 位時鐘CLKn的相位之一的期望時間事件dTE相一致的每個基準時間 事件rTE處實現(xiàn)。在圖3中,這是由第一鎖相環(huán)PLL1來實現(xiàn)的,在本 實施方式中,第一鎖相環(huán)PLL1是由所提到的電荷泵CHPMP、環(huán)路濾 波器LPFLTR、基準振蕩器OSC和相位比較器PC形成的。相位比較器 PC將多相位時鐘CLKn的第 一 個相位CLK。與基準時鐘REFCLK進行 比較并且產(chǎn)生時差指示符,該時差指示符對閉合鎖相環(huán)的環(huán)路的電荷 泵CHPMP進行控制。相位比較器PC的輸出由第一選通電路GTE1選 通,以便有助于第一鎖相環(huán)PLL1僅在與多相位時鐘CLK。的第一個相 位CLK。的期望時間事件dTE相 一致的那些基準時鐘的基準時間事件 RTE處發(fā)揮作用。第一分頻器DIV1的第一輸出EN()可以有利地用作第 一選通電路GTE1的選通信號。在這種情況下,第一鎖相環(huán)PLL1僅僅 在多相位時鐘CLKn的第一個相位CLK()的期望時間事件dTE附近閉 合。
必須指出的是,可以將鎖頻環(huán)設(shè)計成這樣 一旦FLL鎖定基準頻率,頻差指示符為零并且FLL變得不起作用,這樣也有頻率檢測器不 干擾環(huán)路或增加噪聲的優(yōu)點。
如果使用適當?shù)腜LL來將多相位振蕩器的相位O鎖相到基準振蕩 器OSC上,則這二者之間的穩(wěn)態(tài)相位誤差將會為O。
一旦在基準振蕩器OSC和第一相位CLK。之間實現(xiàn)了鎖相,則可 以將基準振蕩器OSC的相位與各個其它相位CLKja行比較。在圖3 中,這是由多個(n-l個)相位檢測器PD來實現(xiàn)的,這些相位檢測器 PD用來將基準時鐘REFCLK與多個時鐘信號CLKx中的另一個進行比 較并且產(chǎn)生多個時差指示符。將這些時差指示符饋送給相位控制單元 PHCTRL,該單元用于單個控制多相位時鐘CLK。的相位CLKx。重要 的是,如果僅有一個時鐘信號需要調(diào)節(jié)相位,則其它時鐘相位保持不 變。由于調(diào)節(jié)多相位振蕩器的相位之一有可能影響其它相位的時序, 因此用來調(diào)節(jié)所有相位的迭代算法或許是最佳的。
前面提到的功能可以由相位控制單元PHCTRL實現(xiàn)。按照另外一 種可選方案,可以將相位控制單元的功能集成到多相位振蕩器 MPOSC中,這反映出這個塊是不必要的。實際上,多相位振蕩器 MPOSC、各個相位檢測器PD和相位控制單元PHCTRL構(gòu)成了第二鎖 相環(huán)PLL2。這一第二鎖相環(huán)包括多個(n-l個)鎖相環(huán),這些鎖相環(huán) 是相繼啟動的。
在這一實施方式中,相位檢測器PD的輸出由第二選通電路GTE2 選通,以便有助于第二鎖相環(huán)PLL2僅在與多相位時鐘CLK。的剩余相 位CLK,.n的期望時間事件dTE相一致的那些基準時鐘的基準時間事 件RTE處發(fā)揮作用。第一分頻器DIV1的其余輸出EN^可以有利地用 作第二選通電路GTE2的選通信號。在這種情況下,第二鎖相環(huán)PLL2 在多相位時鐘CLKn的剩余相位CLK^的期望時間事件dTE附近逐個 地閉合。
可以使用來自相位檢測器PD的信息推斷多相位振蕩器的相位是 提前還是滯后,并且進行適當?shù)恼{(diào)節(jié)。在這一實施方式中,每n+l個
多相位振蕩器周期T^,ti完成一次多相位振蕩器MPOSC的多個時鐘信
號CLKn中的各個時鐘信號與基準振蕩器OSC之間的相位比較。圖4表示n分頻電路的實施方式,這個電路可以用在圖3的多相位 時鐘系統(tǒng)的實施方式中,其中n等于2的指數(shù),在這個例子中是16。在 這種情況下,n分頻電路可以是簡單的一串D-型觸發(fā)器DFF。每一級 (D-型觸發(fā)器)將頻率2分頻。結(jié)果,4級之后,頻率得到了16分頻。 由于圖3中的分頻器DIV1的輸出僅僅用于頻率檢測,因此該串觸發(fā)器 中延遲造成的歪斜并不是問題。至于所關(guān)心的圖3中的頻率檢測器, 在圖5的分頻器的輸出端可以很容易地生成I和Q輸出,從而允許使用 A. PottMcker、 U. Langmann禾口H.-U. Schreiber的文章^S7 —o/ar
(JSSC,第27巻,第12期,1992年12月,第1747-1751頁)中公開的簡單 而有效的頻率檢測器。
圖5表示n+l分頻電路的實施方式,這個電路可以用在圖3的多相 位時鐘系統(tǒng)的實施方式中。如果將時鐘相位的數(shù)量n選擇成n+l等于2 的冪,貝iJn分頻電路可以是如圖4中所示的簡單的一串D-型觸發(fā)器 DFF。在n+l不等于2的冪的情況下,需要不同的電路。圖3中的多相 位時鐘系統(tǒng)還需要生成選通信號。圖5表示執(zhí)行兩種任務(n+l分頻 和生成選通信號)的簡單電路。該電路包括環(huán)狀的一串D-型觸發(fā)器 DFF,這些觸發(fā)器是可復位的,這些觸發(fā)器各自受到相繼時鐘相位O)x (x=0,l,2...n-l)的時鐘控制。時鐘(Dx (x=l,2...n-l)的移相結(jié)果是, 各個觸發(fā)器DFF的輸出的頻率以輸入頻率的l/n+l倍的頻率變化。觸 發(fā)器DFF的輸出直接適合于用作選通電路的選通信號ENx (并且適合 于饋送給鎖頻環(huán)FLL的頻率檢測器)。圖5的電路僅僅在后續(xù)時鐘相 位之間的時序差異很小的情況下起作用。這由下式解釋 △CK < Tpd + Tsu,
其中ACK是后續(xù)時鐘相位之間的時序差異,Tpd是觸發(fā)器的傳播 延遲,Tsu是觸發(fā)器的建立時間。
滿足這一要求并不困難,因為ACK—般情況下很小(或?qū)τ诮?叉系統(tǒng)而言本來就沒有要求),并且使得D-型觸發(fā)器足夠緩慢(Tsu 足夠大)以滿足時序要求也不困難。
圖6表示包括具有可控節(jié)點電容的常規(guī)環(huán)形振蕩器的多相位振
20蕩器。該多相位振蕩器包括環(huán)狀的一串變換器INV。這一振蕩器適合
于生成具有奇數(shù)個分布式時鐘相位的多相位時鐘CLKn (n=3,5,7,...)。 改變環(huán)形振蕩器中一個級的相位可以以多種多樣的方式來完成。如圖 6所示,可以將變抗器Cvar加到環(huán)形振蕩器的各級中。這會使得各級 延遲能夠得到單個調(diào)整。如前述,改變一個相位的時序而不改變振蕩 器的周期是我們所希望的。在這種情況下,改變一級的延遲應當伴有 另一級延遲的大小相等、方向相反的調(diào)節(jié)。相位控制單元PHCTRL可 以負責為變抗器Cvar生成期望的操控信號。
圖7表示包括4級差分環(huán)形振蕩器的多相位振蕩器。這樣的環(huán)形 振蕩器對于本領(lǐng)域技術(shù)人員而言是公知的,在例如L. Wu和J. William C. Black.的文章 "J /ow-》'"er wwW-/ /z(Xse c/ocA: gewena^o/- /or " we-Zw/^/eaved o/t^/ZcWowj " ( Proceedings of the ISSCC, 2001,第25.3頁)中,公開了這樣的環(huán)形振蕩器。圖7中的差 分環(huán)形振蕩器包括連接成環(huán)路的四個差分放大器DMP,其中從最后 一級到第一級的相互連接包括絞線TW。環(huán)形振蕩器產(chǎn)生8個分布式時 鐘相位O0-O7。請注意,為了實現(xiàn)多相位時鐘的完整時鐘周期,該環(huán) 路必須運轉(zhuǎn)兩次。
圖8表示差分環(huán)形振蕩器的常規(guī)一級的實例實現(xiàn)方式。它包括具 有兩個晶體管T1、 T2的差分放大器,這兩個晶體管具有相同的大小 W/L和相同的負載R1、 R2。在這一實現(xiàn)方式中,延遲可能不受控制。 流經(jīng)電流源CS的電流Itot決定放大器的增益。該電流源可以例如是壓 控電流源。圖8的差分級產(chǎn)生兩個延遲。這兩個延遲都是所謂的'相交 到相交'延遲。第一個延遲定義為從輸入端IN1、 IN2上的電壓相等的 那一刻(其中,IN1降低而IN2升高)到輸出端OUTl、 OUT2上的電 壓相等那一刻(其中OUTl升高而OUT2降低)。
第二個延遲定義為從輸入端IN1、IN2上的電壓相等的那一刻(其 中,IN1上升而IN2降低)到輸出端OUTl、 OUT2上的電壓相等那一 刻(其中OUTl降低而OUT2升高)。在圖8的實現(xiàn)方式中,該兩個延 遲相等。
圖9表示差分環(huán)形振蕩器的可程控級的實現(xiàn)方式。它的基本結(jié)構(gòu)由如圖8所示的差分放大器組成,其中差分對分為兩個以鏡像方式連 接的不對稱差分對,并且這兩個不對稱差分對都配備有電流源CS1、
CS2。這一級的延遲可以通過改變電流源CS1、 CS2的I1和I2的比值來 調(diào)整。如果將Il和I2的和選擇為與圖8中的Itot相等,則這一級將會有 益地增加它產(chǎn)生的延遲之一,同時減小它產(chǎn)生的另一個延遲。這有助 于改變這一級的2個時鐘相位(例如O0及其對應相位O5)的時序,而
不會改變多相位時鐘的周期。
圖10表示接收多相位時鐘的時鐘和數(shù)據(jù)恢復系統(tǒng)。數(shù)據(jù)D被提供 給放大器,此后,它被提供給多個采樣單元SMP,各個采樣單元包括 跟蹤和保持電路T&H和D-型觸發(fā)器DFF。由于交叉時鐘和數(shù)據(jù)恢復 (CDR)電路已經(jīng)包括了用于每個通道的相位檢測器(包括跟蹤和保 持電路T&H和D-型觸發(fā)器DFF),因此將此與本發(fā)明的多相位時鐘系 統(tǒng)相結(jié)合是比較有益的,因為可以重復利用相位檢測器。這一CDR 實現(xiàn)方式的重要優(yōu)點是,現(xiàn)在可以校準整個CDR(不僅是振蕩器核心 中,而且還有電路布局和T&H驅(qū)動器中)的所有時鐘歪斜了,因為 時鐘是在其'使用點'上校準的。換句話說,這一點之前的所有時鐘相 位變化都通過校準消除了。
這樣,在第一個方面,本發(fā)明提供了一種用于接收多個時鐘信 號的新系統(tǒng)。本發(fā)明的多相位時鐘系統(tǒng)尤其適合于高速操作,因為時 鐘相位的精度是由基準時鐘頻率的精度決定的。它有助于精確測量和 調(diào)節(jié)非常短的時間間隔,而不直接測量這一時間間隔,而是依賴于振 蕩器的頻率精確度??深A見的應用包括時間交叉系統(tǒng),如時鐘和數(shù)據(jù) 恢復(CDR)電路、模數(shù)轉(zhuǎn)換器或數(shù)模轉(zhuǎn)換器。在CDR應用中,這一 技術(shù)所需的系統(tǒng)開銷可以非常有限,因為很多塊可能己經(jīng)存在,像每 個通道的相位檢測器。不過,多相位時鐘系統(tǒng)可以應用于需要精確多 相位時鐘的其它應用。不需要外部部件,并且可以低成本地片上實現(xiàn) 該方法。
按照本發(fā)明的第二個方面,提供了一種對包括定義不同時鐘相 位的實際時間事件的多個時鐘信號進行去歪斜的新方法,這些時鐘信 號全部具有相同的時鐘頻率,但是時鐘相位不同。按照本發(fā)明的多相位時鐘系統(tǒng)的各種不同的變化都是可能的。例如,多相位時鐘系統(tǒng)可以準備好在產(chǎn)生了均勻分布的多相位時鐘之后故意引入歪斜。這對釋放某些數(shù)據(jù)路徑或電路中的時間約束可能是有幫助的。
另一種變型涉及多相位振蕩器,多相位振蕩器在某些實施方式中可以在系統(tǒng)自身中實現(xiàn)。這一振蕩器可以仍舊鎖定在外部基準時鐘上,以便確保該系統(tǒng)與任何可能的外部時鐘同步。
權(quán)利要求
1.一種用于接收包括定義了不同時鐘相位的實際時間事件(aTE)的多個時鐘信號(CLK0-n)的多相位時鐘系統(tǒng),這些時鐘信號(CLK0-n)全部具有相同的時鐘頻率,但是時鐘相位不同,該系統(tǒng)還用于接收基準時鐘信號(REFCLK),以便為多個時鐘信號(CLK0-n)提供基準時間事件(rTE),基準時鐘信號(REFCLK)具有不同于時鐘頻率的基準頻率,基準頻率是這樣選擇的,使得后續(xù)的基準時間事件(rTE)中的各個基準時間事件與多個時鐘信號(CLK0-n)中的單獨一個的期望時間事件(dTE)相一致,該系統(tǒng)包括-比較器(CMP),用于相繼將基準時間事件(rTE)中的相應基準時間事件與實際時間事件(aTE)進行比較,以便相繼生成多個時差指示符(PHADJ),和-去歪斜電路(DSKW),用于響應于相應的時差指示符(PHADJ)來對多個時鐘信號(CLK0-n)中的相應時鐘信號相對于基準時鐘信號(REFCLK)進行去歪斜,以獲得具有與相應的基準時間事件(rTE)相一致的實際時間事件(aTE)的經(jīng)過修正的時鐘信號(CLK0-n′)。
2. 按照權(quán)利要求1中所述的多相位時鐘系統(tǒng),其中比較器(CMP)包括用于將多個時鐘信號(CLKQ.n)中的一個時鐘信號的相位與基準時鐘信號(REFCLK)的相位進行至少一次比較的相位比較器(PC),并且包括用于隨后將基準時鐘信號(REFCLK)的相位與多個時鐘信號(CLKo.J中的這一時鐘信號的相位進行至少一次匹配的移相器。
3. 按照前述任何一項權(quán)利要求所述的多相位時鐘系統(tǒng),其中該系統(tǒng)包括用于生成基準時鐘信號(REFCLK)的基準振蕩器(OSC)。
4. 按照引用權(quán)利要求2時的權(quán)利要求3所述的多相位時鐘系統(tǒng),其中該系統(tǒng)包括鎖相環(huán)(PLL1),該鎖相環(huán)包括基準振蕩器(OSC)、相位比較器(PC)和移相器,相位比較器(PC)用于將基準時鐘信號(REFCLK)與多個時鐘信號(CLK。.n)中的一個時鐘信號進行比較,以便生成多個時差指示符(PHADJ)中的一個時差指示符,移相器包括用于響應于所述多個時差指示符(PHADJ)中的這一時差指示符來調(diào)整基準振蕩器(OSC)的控制器(CHPMP, LPFLTR)。
5. 按照權(quán)利要求4中所述的多相位時鐘系統(tǒng),其中控制器包括電荷泵(CHPMP)和環(huán)路濾波器(LPFLTR),電荷泵(CHPMP)從相位比較器(PC)接收另一個時差指示符,環(huán)路濾波器(LPFLTR)從電荷泵(CHPMP)接收輸出信號并產(chǎn)生用于調(diào)整基準振蕩器(OSC)的基準控制信號(Ftune)。
6. 按照權(quán)利要求5中所述的多相位時鐘系統(tǒng),其中該系統(tǒng)包括設(shè)置在相位比較器(PC)的輸出端與電荷泵之間的選通電路(GTE1),以便在至少一個基準時間事件(rTE)處幫助實現(xiàn)基準時鐘信號(REFCLK)的相位與所述多個時鐘信號(CLKQ-n)中的這一時鐘信號的相位的匹配。
7. 按照前述任何一項權(quán)利要求所述的多相位時鐘系統(tǒng),其中該系統(tǒng)包括用于測量多個時鐘信號(CLK")之一的時鐘頻率和將基準頻率固定在時鐘頻率乘以固定系數(shù)上的構(gòu)件(DIV2, FD, CHPMP,LPFLTR)。
8. 按照權(quán)利要求7中所述的多相位時鐘系統(tǒng),其中用于固定基準頻率的構(gòu)件包括鎖頻環(huán)(FLL),該鎖相環(huán)包括用來將第一頻率與第二頻率進行比較以生成頻差指示符的頻差檢測器(FD),該鎖頻環(huán)(FLL)此外還包括另一個控制器(CHPMP, LPFLTR),用于響應于該頻差指示符來調(diào)整基準振蕩器(OSC)的頻率,該系統(tǒng)此外還包括用于生成具有與多個時鐘信號(CLKQ-n)之一的時鐘頻率之比為第一整數(shù)比的第一頻率的分頻器(DIV1),和用于生成具有與基準頻率之比為第二整數(shù)比的第二頻率的另一個分頻器(DIV2),其中第一整數(shù)比與第二整數(shù)比之比決定所述固定系數(shù)。
9. 按照前述任何一項權(quán)利要求所述的多相位時鐘系統(tǒng),其中該系統(tǒng)包括用于生成多個時鐘信號(CLK")的多相位振蕩器(MPOSC)。
10. 按照在直接或間接引用權(quán)利要求2的權(quán)利要求9所述的多相位時鐘系統(tǒng),其中比較器(CMP)此外還包括用于多個時鐘信號中沒有與所述相位比較器(PC)連接的剩余時鐘信號(CLKlJ的多個相位檢測器(PD),各個相位檢測器(PD)用于檢測各自時鐘信號(CLKX)與基準時鐘信號(REFCLK)之間的相位差,以便產(chǎn)生多個時差指示符(PHADJ)。
11. 按照權(quán)利要求10所述的多相位時鐘系統(tǒng),其中去歪斜電路(DSKW)包括相位控制單元(PHCTRL),該相位控制單元用于響應于多個時差指示符(PHADJ)來單個控制多相位振蕩器(MPOSC)的相位,其中多相位振蕩器(MPOSC)、相位檢測器(PD)和相位控制單元(PHCTRL)形成另一個鎖相環(huán)(PLL2),其中將提供給相位檢測器(PD)的基準時鐘信號(REFCLK)用作該另一個鎖相環(huán)(PLL2)的基準信號。
12. 按照權(quán)利要求ll所述的多相位時鐘系統(tǒng),其中該系統(tǒng)包括設(shè)置在多個相位檢測器(PD)的各個輸出端與相位控制單元(PHCTRL)之間的另一個選通電路(GTE2),用于幫助實現(xiàn)時鐘信號的相繼比較和去歪斜。
13. 按照前述任何一項權(quán)利要求所述的多相位時鐘系統(tǒng),其中基準頻率低于時鐘信號(CLKc.n)的時鐘頻率。
14. 按照權(quán)利要求13所述的多相位時鐘系統(tǒng),其中基準頻率等于時鐘信號(CLKQ.n)的時鐘頻率乘以n/(n+l),其中n代表時鐘信號(CLKq.J的數(shù)量。
15. 按照權(quán)利要求1到6中任何一項所述的多相位時鐘系統(tǒng),其中基準頻率高于時鐘信號(CLKQ.n)的時鐘頻率。
16. 按照權(quán)利要求15中所述的多相位時鐘系統(tǒng),其中基準頻率等于時鐘信號(CLK")的時鐘頻率乘以(n+l)/n,其中n代表時鐘信號(CLKQ-n)的數(shù)量。
17. —種時間交叉系統(tǒng),包括用于提供多相位時鐘的前述任何一項權(quán)利要求所述的多相位時鐘系統(tǒng)和用于接收多相位時鐘的處理單元。
18. 按照權(quán)利要求17中所述的時間交叉系統(tǒng),其中該系統(tǒng)包括用于接收多相位時鐘的時鐘和數(shù)據(jù)恢復電路。
19. 按照權(quán)利要求17中所述的時間交叉系統(tǒng),其中該系統(tǒng)包括用于接收多相位時鐘的模數(shù)轉(zhuǎn)換器或者數(shù)模轉(zhuǎn)換器。
20. —種對包括定義了不同時鐘相位的實際時間事件(aTE)的 多個時鐘信號(CLK")進行去歪斜的方法,這些時鐘信號全部具有相同的時鐘頻率,但是時鐘相位不同,該方法包括下列步驟-接收基準時鐘信號(REFCLK),以便為多個時鐘信號(CLKo-n)提供基準時間事件(rTE),基準時鐘信號(REFCLK)具有不同于時鐘頻率的基準頻率,基準頻率是這樣選擇的,使得后續(xù)的基準時間事件(rTE)中的各個基準時間事件與多個時鐘信號(CLKQ.n)中的單獨一個的期望時間事件(dTE)相一致;-相繼將基準時間事件(rTE)中的相應基準時間事件與實際時間事件(aTE)進行比較,以便相繼生成多個時差指示符(PHADJ),和-響應于相應的時差指示符(PHADJ)來對多個時鐘信號(CLK")中的相應時鐘信號相對于基準時鐘信號(REFCLK)進行去歪斜,以獲得具有與相應的基準時間事件(rTE)相一致的實際時間事件(aTE)的經(jīng)過修正的時鐘信號(CLK"')。
全文摘要
本發(fā)明涉及用于接收包括定義了不同時鐘相位的實際時間事件(aTE)的多個時鐘信號(CLK<sub>0-n</sub>)的多相位時鐘系統(tǒng),這些時鐘信號全部具有相同的時鐘頻率,但是時鐘相位不同,該系統(tǒng)此外還用于接收基準時鐘信號(REFCLK),以便為多個時鐘信號(CLK<sub>0-n</sub>)提供基準時間事件(rTE),基準時鐘信號(REFCLK)具有不同于時鐘頻率的基準頻率,基準頻率是這樣選擇的,使得后續(xù)的基準時間事件(rTE)中的各個基準時間事件與多個時鐘信號(CLK<sub>0-n</sub>)中的單獨一個的期望時間事件(dTE)相一致。
文檔編號H03L7/081GK101675396SQ200880014240
公開日2010年3月17日 申請日期2008年4月24日 優(yōu)先權(quán)日2007年5月1日
發(fā)明者赫里特·W·登貝斯滕, 阿爾努·P·范德韋爾, 阿德里安努斯·J·M·范圖吉爾 申請人:Nxp股份有限公司