專利名稱:一種模擬低通濾波器的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及信號(hào)處理技術(shù)領(lǐng)域,尤其涉及基于sigma-delta調(diào)制下的模擬 DAC輸出電路或模擬低通濾波器。
技術(shù)背景本發(fā)明為FIR數(shù)字濾波器的模擬DAC輸出電路,其主要作用在于將前置 電路中經(jīng)過(guò)3階1比特sigma-ddta調(diào)制的數(shù)字信號(hào)進(jìn)行低通濾波,其中包括半 數(shù)字濾波及模擬低通濾波,后者通過(guò)功率輸出放大器進(jìn)行輸出。在模擬DAC 輸出電路的前置電路中,原始數(shù)字信號(hào)已經(jīng)經(jīng)過(guò)了補(bǔ)償濾波,內(nèi)插濾波,并被 截?cái)酁?比特的信號(hào)流,整個(gè)調(diào)制過(guò)程就是為了讓信號(hào)在所需要的頻帶內(nèi)信噪 比高,將原始數(shù)字信號(hào)所帶的噪聲盡可能的調(diào)制到高頻處,從而使本電路中的 低通濾波在進(jìn)行濾波時(shí)帶內(nèi)噪聲盡可能的小,以達(dá)到理想的輸出效果。模擬低通濾波器或模擬DAC輸出電路的基本結(jié)構(gòu)由移位寄存器、抽頭系數(shù) 電路以及輸出級(jí)功率放大器電路構(gòu)成,其中,移位寄存器完成單位延遲,抽頭 系數(shù)電路完成低通濾波器傳輸函數(shù)中所有系數(shù)的實(shí)現(xiàn),功率放大器電路兼完成 加法器的功能。專利號(hào)為CN2007100649407、名稱為《一種數(shù)模轉(zhuǎn)換方法》的中國(guó)專利申 請(qǐng),其中公開(kāi)了一種模擬DAC輸出電路,其硬件結(jié)構(gòu)如其說(shuō)明書(shū)附圖7所示, 其由D觸發(fā)器實(shí)現(xiàn)延遲模塊,由加權(quán)電流源實(shí)現(xiàn)濾波系數(shù),最后由模擬低通濾 波器實(shí)現(xiàn)再次濾波并且作為一個(gè)加法器。該電路中由于要用加權(quán)電流源實(shí)現(xiàn)整 個(gè)濾波系數(shù),所以電流源應(yīng)當(dāng)與系數(shù)成比例,由于各系數(shù)值不同,導(dǎo)致設(shè)計(jì)上 要設(shè)計(jì)大量成比例的電流源,這在數(shù)模轉(zhuǎn)換精度上難以保證,導(dǎo)致電流源的電 流會(huì)產(chǎn)生偏差,影響最后的濾波效果。其次在低通濾波器的設(shè)計(jì)上,整個(gè)電路 用了兩個(gè)放大器,并加上采用RC低通濾波電路,如此會(huì)加大功耗,特別在低 電壓低功耗的電路中應(yīng)用會(huì)有困難。同時(shí),由于其中的放大器并不是全差分形 式,在抗噪聲干擾和電源抑制比等性能上會(huì)有明顯缺陷。 發(fā)明內(nèi)容本發(fā)明針對(duì)現(xiàn)有技術(shù)的上述缺點(diǎn),進(jìn)行了改進(jìn),提出了另一種sigma-delta調(diào)制模式下的模擬低通濾波器,要求其有高的轉(zhuǎn)換精度及轉(zhuǎn)換速度,小的面積 及耗散功率。本發(fā)明采用如下的技術(shù)方案一種模擬低通濾波器,包括移位寄存器、抽頭系數(shù)電路以及輸出級(jí)功率放 大器電路,其特征在于其中抽頭系數(shù)電路為抽頭電阻網(wǎng)絡(luò),所述各移位寄存 器的輸出端通過(guò)受控電流源與抽頭電阻網(wǎng)絡(luò)連接,受控電流源在各抽頭電阻上 疊加成濾波模擬信號(hào),各抽頭電阻分別與加法器連接,將所述濾波模擬信號(hào)累 加,得到最終模擬輸出信號(hào)。所述移位寄存器依次連接,構(gòu)成一個(gè)移位寄存器鏈;所述移位寄存器鏈的 第一個(gè)移位寄存器的信號(hào)輸入端與倒數(shù)第一個(gè)移位寄存器的信號(hào)輸出端分別 連接受控電流源,受控電流源的輸出端分別與抽頭電阻網(wǎng)絡(luò)連接,構(gòu)成第一對(duì) 半數(shù)字濾波單元電路,各電流源在所述電阻網(wǎng)絡(luò)的相應(yīng)抽頭電阻上產(chǎn)生第一對(duì) 半數(shù)字濾波模擬信號(hào);第二個(gè)移位寄存器單元的信號(hào)輸入端與倒數(shù)第二個(gè)移位 寄存器的信號(hào)輸出端分別連接受控電流源,受控電流源的輸出端分別與抽頭電 阻網(wǎng)絡(luò)連接,構(gòu)成第二對(duì)半數(shù)字濾波單元電路,所述各電流源在所述電阻網(wǎng)絡(luò) 的相應(yīng)抽頭電阻上產(chǎn)生第二對(duì)半數(shù)字濾波模擬信號(hào);依次類推進(jìn)行連接,直至 剩下中間一個(gè)移位寄存器的信號(hào)輸入端與其信號(hào)輸出端分別連接受控電流源 以及抽頭電阻網(wǎng)絡(luò),各電流源在所述電阻網(wǎng)絡(luò)的相應(yīng)抽頭電阻上分別產(chǎn)生第相 應(yīng)對(duì)的半數(shù)字濾波模擬信號(hào);所述各抽頭電阻網(wǎng)絡(luò)分別與加法器的輸入端連 接,使各對(duì)半數(shù)字濾波模擬信號(hào)輸入加法器累加,加法器輸出最終模擬濾波信 號(hào)。進(jìn)一步,所述各移位寄存器為D觸發(fā)器,各D觸發(fā)器構(gòu)成串行數(shù)據(jù)并行 輸出的串轉(zhuǎn)并連接電路。所述受控電流源的實(shí)現(xiàn)為電流舵電路,所述移位寄存器的差分輸出信號(hào)bit[x]和bit[x]_n接入電流舵的差分控制端,電流舵的輸出端接入抽頭電阻 網(wǎng)絡(luò),電流舵的輸入端接入電流源。所述抽頭電阻網(wǎng)絡(luò)的任何一個(gè)抽頭系數(shù)的值為~ = " + /,其中"為抽頭系數(shù)的整數(shù)值部分; ",/為抽頭系數(shù)的小數(shù)值部分,"為抽頭電阻網(wǎng)絡(luò)的抽頭數(shù)。
圖1為本發(fā)明的方框結(jié)構(gòu)圖;圖2為本發(fā)明總體結(jié)構(gòu)的實(shí)施例示意圖;圖3為本發(fā)明中移位寄存器的實(shí)施例圖,即D觸發(fā)器的連接示意圖; 圖4為本發(fā)明中抽頭電阻網(wǎng)絡(luò)的示意圖;圖5為本發(fā)明中電流源的實(shí)施例圖,即單位電流舵的電路圖; 圖6為本發(fā)明中加法器的實(shí)施例示意圖; 圖7為本發(fā)明電路連接的實(shí)施例示意圖; 圖8為本發(fā)明濾波器脈沖響應(yīng)的示意圖; 圖9為本發(fā)明濾波器幅頻響應(yīng)的示意圖。
具體實(shí)施方式
下面結(jié)合附圖對(duì)本發(fā)明及其實(shí)施方式作進(jìn)一步的說(shuō)明。 本發(fā)明模擬低通濾波器選擇用FIR濾波器線性相位系統(tǒng)來(lái)實(shí)現(xiàn),并選擇用窗函數(shù)設(shè)計(jì)的方法,本發(fā)明模擬低通濾波的傳輸函數(shù)可以表示為W—l//W=5>(y)z-'的形式。見(jiàn)圖1,本發(fā)明包括移位寄存器、電阻抽頭網(wǎng)絡(luò)電路以及輸出級(jí)功率放大器電路構(gòu)成,也就是利用移位寄存器,電阻抽頭網(wǎng)絡(luò)電路(包 括電流源)和輸出級(jí)功率放大器來(lái)實(shí)現(xiàn)這個(gè)函數(shù),其中移位寄存器實(shí)現(xiàn)延時(shí)單元Z"的作用,電阻抽頭網(wǎng)絡(luò)實(shí)現(xiàn)系數(shù)h[j],輸出級(jí)功率放大器作為加法器及輸出級(jí)功率放大器,本發(fā)明的整個(gè)作用過(guò)程起到濾波并放大信號(hào)的作用。圖3為本發(fā)明中移位寄存器的實(shí)施例圖,或D觸發(fā)器的連接示意圖;圖5 為本發(fā)明中單位電流舵的電路圖;圖7為本發(fā)明電路連接的實(shí)施例示意圖。如 圖3、圖5、圖7所示,所有的移位寄存器由D觸發(fā)器來(lái)實(shí)現(xiàn),所述受控電流 源的實(shí)現(xiàn)為電流舵電路。如圖7、圖3所示,每一個(gè)D觸發(fā)器的的差分輸出信 號(hào)bit[x]和bit[x]一n分別接入電流源為。*/的電流舵以及電流源為I的電流 舵的兩控制端,控制電流舵的開(kāi)與關(guān),由于電流舵電路的實(shí)現(xiàn)是采用差分電路 的形式,所以考慮用D觸發(fā)器的反向端作為輸出,即延遲一次后輸出信號(hào)由高 電平轉(zhuǎn)為低電平,但是此時(shí)輸出電平控制的是電流舵的反向端,相當(dāng)于并沒(méi)有 改變輸入信號(hào)的控制。所述電流舵的輸出端接入抽頭電阻網(wǎng)絡(luò),圖7示出電流 源為^/的電流舵以及電流源為I的電流舵的輸出端分別接入兩對(duì)稱的抽頭電 阻網(wǎng)絡(luò)的電流輸入端及抽頭端,兩電流舵的輸入端分別接入電流源"*/及電流 源I,圖7僅畫(huà)出上述單元電路連接的示范。圖4為本發(fā)明中抽頭電阻網(wǎng)絡(luò)的示意圖。如圖7示出,為了提高抗噪聲干 擾和電源抑制比等性能,本發(fā)明實(shí)施例采用的輸出功率放大器為全差分形式的 功率放大器,在差分功率放大器的輸入端采用了兩個(gè)對(duì)稱的如圖4所示的抽頭 電阻網(wǎng)絡(luò),與兩對(duì)稱抽頭電阻網(wǎng)絡(luò)相連接的電流源采用差分電路形式的電流舵 電路,只要在每個(gè)電流舵電路的輸出端接的是一樣的電阻抽頭網(wǎng)絡(luò),就可以達(dá) 到將移位寄存器的輸出信號(hào)轉(zhuǎn)化為差分信號(hào)的目的,從而可以作為差分功率放 大器的輸入信號(hào)。圖4中所示的抽頭電阻網(wǎng)絡(luò),其功能是實(shí)現(xiàn)了圖2中濾波器所有的抽頭系 數(shù)a。, ab a2,……a43。圖2中抽頭系數(shù)為a?!?43表示作為本發(fā)明的實(shí)施例,抽頭 電阻網(wǎng)絡(luò)有44個(gè)抽頭。接入圖4抽頭電阻網(wǎng)絡(luò)電路中每一抽頭的電流I值都相等,電阻網(wǎng)絡(luò)中的 每一個(gè)抽頭都對(duì)應(yīng)于一個(gè)系數(shù),圖4電阻網(wǎng)絡(luò)總電阻的大小為<formula>formula see original document page 7</formula>及單位輸出電壓對(duì)于任何一個(gè)抽頭點(diǎn)/ 來(lái)說(shuō),在其抽頭點(diǎn)處所得到的電壓是:可以看成是抽頭電阻網(wǎng)絡(luò)輸出電壓的小數(shù)部分的電壓,而輸出電壓的整數(shù)部分的電壓可以看成:于是抽頭電阻網(wǎng)絡(luò)輸出端的輸出電壓為-<formula>formula see original document page 8</formula>輸出電壓相對(duì)于上述單位輸出電壓來(lái)說(shuō),可以求出一個(gè)比例系數(shù),艮卩<formula>formula see original document page 8</formula>由上式可以知道,每一個(gè)抽頭系數(shù)<formula>formula see original document page 8</formula>頭個(gè)數(shù)(上式中,"為抽頭系數(shù)的整數(shù)部分,/為抽頭系數(shù)的小數(shù)部分,n為抽只要適當(dāng)?shù)倪x擇每一個(gè)"和/就可以調(diào)整本發(fā)明電阻網(wǎng)絡(luò)的抽頭系數(shù)。 舉例說(shuō)明,用Kaiser窗函數(shù)來(lái)設(shè)計(jì)計(jì)算抽頭系數(shù),計(jì)算結(jié)果列表如下系數(shù)ao=a43ai=a42a17=a26al8=a25數(shù)值0.01140.21604.44324.9432按照上述抽頭系數(shù)的計(jì)算公式:oxx= a! ="42 =0.2160 = 0 + 0.2160 = 0(10-0.5)上式中,n=44 (實(shí)施例抽頭個(gè)),整數(shù)部分"=0,計(jì)算出/二10,即從第十 個(gè)抽頭點(diǎn)接入電流。(20 — 0.5)a17 = ci26 = 4.4432 = 4 + 0.4432 = 4 + -44上式中,r^44(實(shí)施例抽頭),整數(shù)部分"=4,計(jì)算出/=20,即從第二十〃抽頭點(diǎn)接入電流。電流源a*I和I全部由鏡像電流源產(chǎn)生,可以保證匹配的程度很高。 單位電流I的產(chǎn)生,由一個(gè)固定的基準(zhǔn)電流源Io通過(guò)m:l的比例來(lái)獲得的,m 的確定主要看基準(zhǔn)電流源的產(chǎn)生大小以及整個(gè)模擬DAC輸出電路實(shí)際所要求達(dá)到的分辨率,由仿真結(jié)果決定具體的值,其做法為已有技術(shù)。圖2為本發(fā)明總體結(jié)構(gòu)的實(shí)施例示意圖,圖2中,移位寄存器Z—'依次連 接,構(gòu)成一個(gè)移位寄存器鏈;所述移位寄存器鏈的第一個(gè)移位寄存器Z—1的信 號(hào)輸入端與倒數(shù)第一個(gè)移位寄存器Z—i的信號(hào)輸出端分別連接受控電流源,受 控電流源的輸出端分別與抽頭電阻網(wǎng)絡(luò)連接,構(gòu)成第一對(duì)半數(shù)字濾波單元電 路,各電流源在所述電阻網(wǎng)絡(luò)的相應(yīng)抽頭電阻上產(chǎn)生第一對(duì)半數(shù)字濾波模擬信 號(hào);第二個(gè)移位寄存器Z—1的信號(hào)輸入端與倒數(shù)第二個(gè)移位寄存器的信號(hào)輸出 端分別連接受控電流源,受控電流源的輸出端分別與抽頭電阻網(wǎng)絡(luò)連接,構(gòu)成 第二對(duì)半數(shù)字濾波單元電路,所述各電流源在所述電阻網(wǎng)絡(luò)的相應(yīng)抽頭電阻上 產(chǎn)生第二對(duì)半數(shù)字濾波模擬信號(hào);依次類推進(jìn)行連接,直至剩下中間一個(gè)移位 寄存器的信號(hào)輸入端與其信號(hào)輸出端分別連接受控電流源以及抽頭電阻網(wǎng)絡(luò), 各電流源在所述電阻網(wǎng)絡(luò)的相應(yīng)抽頭電阻上產(chǎn)生第相應(yīng)對(duì)的半數(shù)字濾波模擬 信號(hào),所述各抽頭電阻網(wǎng)絡(luò)分別與加法器的輸入端連接,使各對(duì)半數(shù)字濾波模 擬信號(hào)輸入加法器累加,加法器輸出最終模擬濾波信號(hào)。如前所述,上述移位 寄存器Z—1由圖3所示D觸發(fā)器實(shí)現(xiàn),受控電流源由圖5所示電流舵電路實(shí)現(xiàn), 加法器由圖6所示差分功率放大器實(shí)現(xiàn),各a?!?amp;抽頭系數(shù)由圖4抽頭電阻網(wǎng) 絡(luò)實(shí)現(xiàn),電路連接的實(shí)施例可參見(jiàn)圖7。圖2中,移位寄存器Z—'與各抽頭系數(shù) 的連接構(gòu)成各半數(shù)字濾波單元電路。圖2中的X[n]為輸入1比特的數(shù)字信號(hào) 流,y[n]為輸出最終模擬濾波信號(hào)。見(jiàn)圖3,所有D觸發(fā)器(44位)構(gòu)成一個(gè)串行數(shù)據(jù)轉(zhuǎn)44比特并行輸出的 串轉(zhuǎn)并電路,除了第21比特至第22比特不變,用Q端(正向端)輸出外,其 他全部用QN(反向端)作為輸出,其中電路的時(shí)鐘由時(shí)鐘控制電路產(chǎn)生,頻率 為過(guò)采樣頻率,此時(shí)鐘的來(lái)源和數(shù)字電路sigma-delta調(diào)制部分所用的時(shí)鐘應(yīng)該 是同一個(gè),由此可以保證數(shù)據(jù)的同步傳輸。本發(fā)明的濾波過(guò)程前置電路中經(jīng)過(guò)3階1比特sigma-delta調(diào)制的數(shù)字信號(hào)逐位的輸入移位寄存器,直到44位都輸入時(shí),每一個(gè)移位寄存器的輸出都 是相應(yīng)的一比特信號(hào),來(lái)控制電流舵電流源的開(kāi)與關(guān),所有電流舵的輸出電流 都流過(guò)抽頭電阻網(wǎng)絡(luò)中相應(yīng)的輸入節(jié)點(diǎn),由此控制流過(guò)抽頭電阻的電流,抽頭 電阻網(wǎng)絡(luò)的輸出電壓就是原始一比特?cái)?shù)字信號(hào)的數(shù)模轉(zhuǎn)換輸出,即圖4中的^, 由此完成濾波函數(shù)的系數(shù)的實(shí)現(xiàn)。實(shí)際上相當(dāng)比特流信號(hào)經(jīng)過(guò)本發(fā)明低通濾波 器后輸出了正弦模擬信號(hào),達(dá)到濾波的目的,該信號(hào)再進(jìn)入加法器實(shí)現(xiàn)累加及 功率放大。整個(gè)濾波的效果如圖8、圖9所示。本發(fā)明電路中的加法器部分由一個(gè)功率放大器完成,選用已有技術(shù)中的浮 柵(floating gate)結(jié)構(gòu)的Class AB類功率放大電路,具體結(jié)構(gòu)如圖6所示, 圖6電路為已有技術(shù)電路。整個(gè)電路由全差分放大電路,電壓-電流轉(zhuǎn)換電路以 及甲乙類功率放大電路組成。圖7中兩個(gè)抽頭電阻網(wǎng)絡(luò)的輸出電壓Vip、 Vin 作為輸入功率放大器的差分信號(hào),Vip、 Vin即為圖4抽頭電阻網(wǎng)絡(luò)的輸出電壓 Vo,在圖7中改用差分輸出電壓的表示方式。全差分放大電路在抗噪聲,抗耦 合干擾,電源抑制比等性能上有特別的優(yōu)勢(shì)。而選用浮柵(floating gate) 結(jié)構(gòu)的ClassAB類放大電路,是因?yàn)樵擃愲娐吩谛室约翱刂铺匦陨嫌衅浜軓?qiáng) 的通用性。本發(fā)明的優(yōu)越技術(shù)效果采用抽頭電阻網(wǎng)絡(luò)和電流源的組合來(lái)實(shí)現(xiàn)濾波函 數(shù)的系數(shù),不用RC電路來(lái)濾波,所以整個(gè)電路的轉(zhuǎn)換速度十分快,數(shù)量級(jí)可 達(dá)us;與此同時(shí),數(shù)模轉(zhuǎn)換精度高,可以達(dá)到16位;本發(fā)明只用一個(gè)全差分 放大器,也節(jié)省了面積。功率放大電路采用了浮柵(floating gate)結(jié)構(gòu)的 ClassAB功率放大電路,效率高,在相同的應(yīng)用場(chǎng)合中功率消耗小。從圖8, 圖9可以看到,在選用圖8脈沖響應(yīng)的系數(shù)后,整個(gè)電路的幅頻響應(yīng)可以達(dá)到 圖9中顯示的接近120db的效果,在需要16位精度的應(yīng)用下,完全可以達(dá)到 本發(fā)明的目的。
權(quán)利要求
1. 一種模擬低通濾波器,包括移位寄存器、抽頭系數(shù)電路以及輸出級(jí)功率放大器電路,其特征在于其中抽頭系數(shù)電路為抽頭電阻網(wǎng)絡(luò),所述各移位寄存器的輸出端通過(guò)受控電流源與抽頭電阻網(wǎng)絡(luò)連接,受控電流源在各抽頭電阻上疊加成濾波模擬信號(hào),各抽頭電阻分別與加法器連接,將所述濾波模擬信號(hào)累加,得到最終模擬輸出信號(hào)。
2、 按權(quán)利要求1所述模擬低通濾波器,其特征在于所述移位寄 存器依次連接,構(gòu)成一個(gè)移位寄存器鏈;所述移位寄存器鏈的第一個(gè) 移位寄存器的信號(hào)輸入端與倒數(shù)第一個(gè)移位寄存器的信號(hào)輸出端分 別連接受控電流源,受控電流源的輸出端分別與抽頭電阻網(wǎng)絡(luò)連接, 構(gòu)成第一對(duì)半數(shù)字濾波單元電路,各電流源在所述電阻網(wǎng)絡(luò)的相應(yīng)抽 頭電阻上產(chǎn)生第一對(duì)半數(shù)字濾波模擬信號(hào);第二個(gè)移位寄存器單元的 信號(hào)輸入端與倒數(shù)第二個(gè)移位寄存器的信號(hào)輸出端分別連接受控電 流源,受控電流源的輸出端分別與抽頭電阻網(wǎng)絡(luò)連接,構(gòu)成第二對(duì)半 數(shù)字濾波單元電路,所述各電流源在所述電阻網(wǎng)絡(luò)的相應(yīng)抽頭電阻上 產(chǎn)生第二對(duì)半數(shù)字濾波模擬信號(hào);依次類推進(jìn)行連接,直至剩下中間 一個(gè)移位寄存器的信號(hào)輸入端與其信號(hào)輸出端分別連接受控電流源 以及抽頭電阻網(wǎng)絡(luò),各電流源在所述電阻網(wǎng)絡(luò)的相應(yīng)抽頭電阻上分別 產(chǎn)生第相應(yīng)對(duì)的半數(shù)字濾波模擬信號(hào);所述各抽頭電阻網(wǎng)絡(luò)分別與加 法器的輸入端連接,使各對(duì)半數(shù)字濾波模擬信號(hào)輸入加法器累加,加 法器輸出最終模擬濾波信號(hào)。
3、 按權(quán)利要求1或2所述模擬低通濾波器,其特征在于所述各移位寄存器為D觸發(fā)器,各D觸發(fā)器構(gòu)成串行數(shù)據(jù)并行輸出的串轉(zhuǎn) 并連接電路。
4、 按權(quán)利要求1或2所述模擬低通濾波器,其特征在于所述受 控電流源的實(shí)現(xiàn)為電流舵電路,所述移位寄存器的差分輸出信號(hào) bit[x]和bit[x]—n接入電流舵的控制端,電流舵的輸出端接入抽頭 電阻網(wǎng)絡(luò),電流舵的輸入端接入電流源。
5、 按權(quán)利要求l、 2或4所述模擬低通濾波器,其特征在于所 述抽頭電阻網(wǎng)絡(luò)的任何一個(gè)抽頭系數(shù)的值為其中"為抽頭系數(shù)的整數(shù)值部分; ",/為抽頭系數(shù)的小數(shù)值部分,"為抽頭電阻網(wǎng)絡(luò)的抽頭數(shù)。
6、 按權(quán)利要求1、 2、 4或5所述模擬低通濾波器,其特征在 于所述抽頭電阻網(wǎng)絡(luò)帶有44個(gè)抽頭。
全文摘要
本發(fā)明為一種模擬低通濾波器,將前置電路中經(jīng)過(guò)3階1比特sigma-delta調(diào)制的數(shù)字信號(hào)進(jìn)行低通濾波,其中包括半數(shù)字濾波及模擬低通濾波。其構(gòu)成包括移位寄存器、抽頭系數(shù)電路以及輸出級(jí)功率放大器電路,特征在于其中抽頭系數(shù)電路為抽頭電阻網(wǎng)絡(luò),所述各移位寄存器的輸出端通過(guò)受控電流源與抽頭電阻網(wǎng)絡(luò)連接,受控電流源在各抽頭電阻上疊加成濾波模擬(正弦)信號(hào),將所述濾波模擬信號(hào)累加及功率放大,得到最終模擬輸出信號(hào)。所述移位寄存器為D觸發(fā)器,受控電流源為電流舵電路。
文檔編號(hào)H03M3/02GK101267208SQ20081002548
公開(kāi)日2008年9月17日 申請(qǐng)日期2008年5月6日 優(yōu)先權(quán)日2008年5月6日
發(fā)明者沈奇臻, 褚煒路 申請(qǐng)人:無(wú)錫紫芯集成電路系統(tǒng)有限公司