專利名稱:Pll振蕩電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及PLL(鎖相環(huán),Phase Locked Loop)振蕩電路,特別是,涉及防止VCO(壓控振蕩器)輸出的相位噪聲特性和雜散特性惡化的PLL振蕩電路。
背景技術(shù):
參照圖10說明現(xiàn)有的基于數(shù)字控制的PLL振蕩電路。圖10是現(xiàn)有的數(shù)字控制的PLL振蕩電路的結(jié)構(gòu)方框圖。
現(xiàn)有的數(shù)字控制的PLL振蕩電路如圖10所示,具備VCO1、分頻器2、基準(zhǔn)振蕩電路3、A/D(模擬/數(shù)字)變換器4、相位比較器5、數(shù)字濾波器6、D/A(數(shù)字/模擬)變換器7、模擬濾波器8。
VCO1是把來自模擬濾波器8的輸入作為控制電壓,振蕩所希望的頻率Fout的壓控振蕩器。
分頻器2把由VCO1生成的振蕩頻率Fout分頻成1/N,輸出到A/D變換器4。
基準(zhǔn)振蕩電路3振蕩基準(zhǔn)信號(基準(zhǔn)時鐘)Fref。
A/D變換器4根據(jù)從基準(zhǔn)振蕩電路3提供的基準(zhǔn)時鐘,把來自分頻器2的模擬信號變換成數(shù)字信號。
相位比較器5把由A/D變換器4進行了數(shù)字變換后的頻率與來自基準(zhǔn)振蕩頻率3的基準(zhǔn)信號的相位進行比較,輸出相位差信號。
數(shù)字濾波器6把來自相位比較器5的相位差信號進行濾波。
D/A變換器7根據(jù)從基準(zhǔn)振蕩電路3提供的基準(zhǔn)時鐘,把來自數(shù)字濾波器6的數(shù)字信號變換成模擬信號。
模擬濾波器8把來自D/A變換器7的模擬信號平滑后,作為控制電壓輸出到VCO1。
另外,作為與PLL電路有關(guān)的以往技術(shù),有特開2004-253945號公報(參照專利文獻1)。該以往技術(shù)是使用基于晶體振子的帶通濾波器(XBPF),從PLL電路穩(wěn)定地抽取頻率變動少的時鐘的信號相位同步裝置。
然而,該以往技術(shù)以模擬控制的PLL電路為前提,成為使輸入到相位比較器的再生信號通過XBPF的結(jié)構(gòu)。
專利文獻1特開2004-253945號公報發(fā)明內(nèi)容在PLL振蕩電路中,在A/D變換器4、相位比較器5、D/A變換器7的每一個中都使用基準(zhǔn)信號Fref,由于該基準(zhǔn)信號Fref對PLL性能產(chǎn)生很大的影響,因此希望其處于沒有噪聲、跳動、無用波的穩(wěn)定狀態(tài)。
而如果在基準(zhǔn)信號中包括噪聲、跳動、無用波,則存在將在VCO1的輸出Fout中產(chǎn)生相位噪聲特性和雜散特性惡化這樣的問題點。
特別是,A/D變換器4是生成用于進行相位比較的數(shù)字信號的電路,其易于受到基準(zhǔn)信號Fref的影響,對PLL振蕩電路整體產(chǎn)生的影響很大。
本發(fā)明是鑒于上述實際情況而完成的,目的在于提供能夠防止VCO輸出的相位噪聲特性和雜散特性惡化的PLL振蕩電路。
為解決上述現(xiàn)有例的問題點的本發(fā)明是一種數(shù)字控制的PLL振蕩電路,其特征在于,具備壓控振蕩器;把來自該壓控振蕩器的輸出分頻的分頻器;振蕩基準(zhǔn)信號的基準(zhǔn)振蕩電路;根據(jù)基準(zhǔn)振蕩信號,把來自上述分頻器的輸出從模擬變換成數(shù)字的A/D變換器;對來自該A/D變換器的輸出與基準(zhǔn)信號進行相位比較的相位比較器;把來自該相位比較器的輸出濾波的數(shù)字濾波器;根據(jù)基準(zhǔn)信號,把來自該數(shù)字濾波器的輸出從數(shù)字變換成模擬的D/A變換器;把該D/A變換器的輸出平滑后,輸出為壓控振蕩器的控制信號的模擬濾波器,其中,在上述基準(zhǔn)振蕩電路與上述A/D變換器之間設(shè)置第1窄帶晶體濾波器,使從上述基準(zhǔn)振蕩電路供給到上述A/D變換器的基準(zhǔn)信號通過上述第1窄帶晶體濾波器。
本發(fā)明在上述PLL振蕩電路中,特征是在第1窄帶晶體濾波器與A/D變換器之間設(shè)置第1放大器,使來自上述第1窄帶晶體濾波器的信號由上述第1放大器放大。
本發(fā)明在上述PLL振蕩電路中,特征是在基準(zhǔn)振蕩電路與相位比較器之間設(shè)置第2窄帶晶體濾波器,使從上述基準(zhǔn)振蕩電路供給到上述相位比較器的基準(zhǔn)信號通過上述第2窄帶晶體濾波器。
本發(fā)明在上述PLL振蕩電路中,特征是在第2窄帶晶體濾波器與相位比較器之間設(shè)置第2放大器,使來自上述第2窄帶晶體濾波器的信號由上述第2放大器放大。
本發(fā)明在上述PLL振蕩電路中,特征是在基準(zhǔn)振蕩電路與D/A變換器之間設(shè)置第3窄帶晶體濾波,使從上述基準(zhǔn)振蕩電路供給到上述D/A變換器的基準(zhǔn)信號通過上述第3窄帶晶體濾波器。
本發(fā)明在上述PLL振蕩電路中,特征是在第3窄帶晶體濾波器與D/A變換器之間設(shè)置第3放大器,使來自上述第3窄帶晶體濾波器的信號由上述第3放大器放大。
本發(fā)明是數(shù)字控制的PLL振蕩電路,特征是具備壓控振蕩器;把來自該壓控振蕩器的輸出分頻的分頻器;振蕩基準(zhǔn)信號的基準(zhǔn)振蕩電路;根據(jù)基準(zhǔn)信號把來自分頻器的輸出從模擬變換成數(shù)字的A/D變換器;對來自該A/D變換器的輸出與基準(zhǔn)信號進行相位比較的相位比較器;把來自該相位比較器的輸出濾波的數(shù)字濾波器;根據(jù)基準(zhǔn)信號把來自該數(shù)字濾波器的輸出從數(shù)字變換成模擬的D/A變換器;把該D/A變換器的輸出平滑后,輸出為上述壓控振蕩器的控制信號的模擬濾波器,其中,在上述基準(zhǔn)振蕩電路的輸出級設(shè)置第4窄帶晶體濾波器,使從上述基準(zhǔn)振蕩電路供給的基準(zhǔn)信號通過上述第4窄帶晶體濾波器,輸出到上述A/D變換器、上述相位比較器以及上述D/A變換器中。
本發(fā)明是數(shù)字控制的PLL電路,特征是具備壓控振蕩器;把來自該壓控振蕩器的輸出分頻的分頻器;振蕩基準(zhǔn)信號的基準(zhǔn)振蕩電路;根據(jù)基準(zhǔn)信號把來自分頻器的輸出從模擬變換成數(shù)字的A/D變換器;對來自該A/D變換器的輸出與基準(zhǔn)信號進行相位比較的相位比較器;把來自該相位比較器的輸出濾波的數(shù)字濾波器;根據(jù)基準(zhǔn)信號把來自該數(shù)字濾波器的輸出從模擬變換成數(shù)字D/A變換器;把該D/A變換器的輸出平滑后,作為壓控振蕩器的控制信號輸出的模擬濾波器,其中,在上述基準(zhǔn)振蕩電路的輸出級設(shè)置第5窄帶晶體濾波器和第4放大器,使從上述基準(zhǔn)振蕩電路供給的基準(zhǔn)信號通過上述第5窄帶晶體濾波器,由上述第4放大器放大后輸出到上述A/D變換器、上述相位比較器以及上述D/A變換器中。
依據(jù)本發(fā)明,由于構(gòu)成數(shù)字控制的PLL振蕩電路,即,構(gòu)成具備壓控振蕩器;把來自該壓控振蕩器的輸出分頻的分頻器;振蕩基準(zhǔn)信號的基準(zhǔn)振蕩電路;根據(jù)基準(zhǔn)振蕩信號,把來自上述分頻器的輸出從模擬變換成數(shù)字的A/D變換器;對來自該A/D變換器的輸出與基準(zhǔn)信號進行相位比較的相位比較器;把來自該相位比較器的輸出濾波的數(shù)字濾波器;根據(jù)基準(zhǔn)信號,把來自該數(shù)字濾波器的輸出從數(shù)字變換成模擬的D/A變換器;把該D/A變換器的輸出平滑后,輸出為壓控振蕩器的控制信號的模擬濾波器,其中,在上述基準(zhǔn)振蕩電路與上述A/D變換器之間設(shè)置第1窄帶晶體濾波器,使從上述基準(zhǔn)振蕩電路供給到上述A/D變換器的基準(zhǔn)信號通過上述第1窄帶晶體濾波器,因此去除包含在基準(zhǔn)信號中的噪聲、跳動、無用波,作為結(jié)果具有能夠改善來自壓控振蕩器的輸出中的相位噪聲特性和雜散特性的效果。
依據(jù)本發(fā)明,由于構(gòu)成在第1窄帶晶體濾波器與A/D變換器之間設(shè)置第1放大器,使來自上述第1窄帶晶體濾波器的信號由上述第1放大器放大,因此具有在由晶體濾波器減小了信號電平的情況下放大成適當(dāng)電平的效果。
依據(jù)本發(fā)明,由于構(gòu)成在基準(zhǔn)振蕩電路與相位比較器之間設(shè)置第2窄帶晶體濾波器,使從上述基準(zhǔn)振蕩電路供給到上述相位比較器的基準(zhǔn)信號通過上述第2窄帶晶體濾波器,因此去除包含在基準(zhǔn)信號中的噪聲、跳動、無用波,作為結(jié)果具有能夠改善來自壓控振蕩器的輸出中的相位噪聲特性和雜散特性的效果。
依據(jù)本發(fā)明,由于構(gòu)成在在第2窄帶晶體濾波器與相位比較器之間設(shè)置第2放大器,使來自上述第2窄帶晶體濾波器的信號由上述第2放大器放大,因此具有在由晶體濾波器減小了信號電平的情況下能夠放大成適當(dāng)電平的效果。
依據(jù)本發(fā)明,由于構(gòu)成在基準(zhǔn)振蕩電路與D/A變換器之間設(shè)置第3窄帶晶體濾波,使從上述基準(zhǔn)振蕩電路供給到上述D/A變換器的基準(zhǔn)信號通過上述第3窄帶晶體濾波器,因此去除包含在基準(zhǔn)信號中的噪聲、跳動、無用波,作為結(jié)果具有能夠改善來自壓控振蕩器的輸出中的相位噪聲特性和雜散特性的效果。
依據(jù)本發(fā)明,由于構(gòu)成在第3窄帶晶體濾波器與D/A變換器之間設(shè)置第3放大器,使來自上述第3窄帶晶體濾波器的信號由上述第3放大器放大,因此具有在由晶體濾波器減小了信號電平的情況下能夠放大成適當(dāng)電平的效果。
依據(jù)本發(fā)明,由于構(gòu)成數(shù)字控制的PLL振蕩電路,即,構(gòu)成具備壓控振蕩器;把來自該壓控振蕩器的輸出分頻的分頻器;振蕩基準(zhǔn)信號的基準(zhǔn)振蕩電路;根據(jù)基準(zhǔn)信號把來自分頻器的輸出從模擬變換成數(shù)字的A/D變換器;對來自該A/D變換器的輸出與基準(zhǔn)信號進行相位比較的相位比較器;把來自該相位比較器的輸出濾波的數(shù)字濾波器;根據(jù)基準(zhǔn)信號把來自該數(shù)字濾波器的輸出從數(shù)字變換成模擬的D/A變換器;把該D/A變換器的輸出平滑后,輸出為上述壓控振蕩器的控制信號的模擬濾波器,其中,在上述基準(zhǔn)振蕩電路的輸出級設(shè)置第4窄帶晶體濾波器,使從上述基準(zhǔn)振蕩電路供給的基準(zhǔn)信號通過上述第4窄帶晶體濾波器,輸出到上述A/D變換器、上述相位比較器以及上述D/A變換器中,因此去除包含在基準(zhǔn)信號中的噪聲、跳動、無用波,作為結(jié)果具有能夠改善來自壓控振蕩器的輸出中的相位噪聲特性和雜散特性的效果。
依據(jù)本發(fā)明,由于構(gòu)成數(shù)字控制的PLL振蕩電路,即,構(gòu)成具備壓控振蕩器;把來自該壓控振蕩器的輸出分頻的分頻器;振蕩基準(zhǔn)信號的基準(zhǔn)振蕩電路;根據(jù)基準(zhǔn)信號把來自分頻器的輸出從模擬變換成數(shù)字的A/D變換器;對來自該A/D變換器的輸出與基準(zhǔn)信號進行相位比較的相位比較器;把來自該相位比較器的輸出濾波的數(shù)字濾波器;根據(jù)基準(zhǔn)信號把來自該數(shù)字濾波器的輸出從模擬變換成數(shù)字D/A變換器;把該D/A變換器的輸出平滑后,作為壓控振蕩器的控制信號輸出的模擬濾波器,其中,在上述基準(zhǔn)振蕩電路的輸出級設(shè)置第5窄帶晶體濾波器和第4放大器,使從上述基準(zhǔn)振蕩電路供給的基準(zhǔn)信號通過上述第5窄帶晶體濾波器,由上述第4放大器放大后輸出到上述A/D變換器、上述相位比較器以及上述D/A變換器中,因此去除包含在基準(zhǔn)信號中的噪聲、跳動、無用波,作為結(jié)果具有能夠改善來自壓控振蕩器的輸出中的相位噪聲特性和雜散特性,以及在由晶體濾波器減小信號電平的情況下能夠放大成適當(dāng)電平的效果。
圖1是本發(fā)明實施方式1的PLL振蕩電路的結(jié)構(gòu)方框圖。
圖2表示在基準(zhǔn)頻率信號中包括無用波時的A/D變換器的輸出數(shù)字信號的分析結(jié)果。
圖3是表示沒有插入MCF時的輸出Fout中的雜散特性的圖。
圖4是表示所插入的MCF傳輸特性的圖。
圖5表示插入了MCF時的輸出Fout中的雜散特性。
圖6是本發(fā)明實施方式2的PLL振蕩電路的結(jié)構(gòu)方框圖。
圖7是本發(fā)明實施方式3的PLL振蕩電路的結(jié)構(gòu)方框圖。
圖8是本發(fā)明實施方式4的PLL振蕩電路的結(jié)構(gòu)方框圖。
圖9是本發(fā)明實施方式5的PLL振蕩電路的結(jié)構(gòu)方框圖。
圖10是現(xiàn)有的數(shù)字控制的PLL振蕩電路的結(jié)構(gòu)方框圖。
具體實施例方式
參照
本發(fā)明的實施方式。
關(guān)于本發(fā)明的實施方式的PLL振蕩電路是數(shù)字控制的PLL振蕩電路,使供給到A/D變換器中的基準(zhǔn)信號通過窄帶晶體濾波器,去除包含在基準(zhǔn)信號中的噪聲、跳動、無用波,其結(jié)果,能夠改善來自VCO的輸出中的相位噪聲特性和雜散特性,其中上述A/D變換器對來自VCO的輸出進行A/D變換。
參照圖1說明本發(fā)明實施方式1的PLL振蕩電路。圖1是本發(fā)明實施方式1的PLL振蕩電路的結(jié)構(gòu)方框圖。另外,對于采用與圖10相同結(jié)構(gòu)的部分標(biāo)注相同的符號進行說明。
本發(fā)明實施方式1的PLL振蕩電路(第1PLL振蕩電路)如圖1所示,具備VCO1、分頻器2、基準(zhǔn)振蕩電路3、A/D變換器4、相位比較器5、數(shù)字濾波器6、D/A變換器7、模擬濾波器8、窄帶濾波器(MCF單片晶體濾波器)11。
VCO(壓控振蕩器)1是把來自模擬濾波器8的輸入作為控制電壓,振蕩所希望的頻率Fout的壓控振蕩器。
分頻器2把由VCO1生成的振蕩頻率Fout分頻成1/N,輸出到A/D變換器4。
基準(zhǔn)振蕩電路3振蕩基準(zhǔn)信號(基準(zhǔn)時鐘)Fref。
A/D變換器4經(jīng)由MCF11輸入從基準(zhǔn)振蕩電路3提供的基準(zhǔn)時鐘,根據(jù)該基準(zhǔn)時鐘,把來自分頻器2的模擬信號變換成數(shù)字信號。
相位比較器5把在A/D變換器4中進行了數(shù)字變換的頻率與來自基準(zhǔn)振蕩電路3的基準(zhǔn)信號的相位進行比較,輸出相位差信號。
數(shù)字濾波器6把來自相位比較器5的相位差信號進行濾波。
D/A變換器7根據(jù)從基準(zhǔn)振蕩電路3提供的基準(zhǔn)時鐘,把來自數(shù)字濾波器6的數(shù)字信號變換成模擬信號。
模擬濾波器8把來自D/A變換器7的模擬信號平滑后,作為控制電壓輸出到VCO1。
MCF(第1窄帶晶體濾波器)11是晶體的、產(chǎn)生高穩(wěn)定性和陡峭截止特性的窄帶濾波器。
MCF是晶體濾波器,在一片AT切割晶體加工板(主軸平行于X軸,從Z軸傾斜大約35°,從r面傾斜大約-3°的晶體片)上設(shè)置多個電極對,通過使其電極對之間接近,一方振子的振動模式進入到與另一方振子的振動模式耦合的區(qū)域,引起其振動能量從一方的振動向另一方振動傳播的所謂的聲耦合,利用該耦合構(gòu)成濾波器。
在第1PLL振蕩電路中,在基準(zhǔn)振蕩電路3與A/D變換器4之間通過插入MCF11,去除包含在供給到A/D變換器4的基準(zhǔn)信號中的噪聲、跳動、無用波,其結(jié)果能夠改善來自VCO1的輸出Fout中的相位噪聲特性和雜散特性。
其次,參照圖2~圖5說明由第1PLL振蕩電路的產(chǎn)生的效果。圖2是表示在基準(zhǔn)信號中包括無用波時的A/D變換器的輸出數(shù)字信號的分析結(jié)果,圖3是表示沒有插入MCF時的輸出Fout中的雜散特性的圖,圖4是表示所插入的MCF傳輸特性的圖,圖5表示在插入了MCF時的輸出Fout中的雜散特性。
圖2是供給到A/D變換器4的基準(zhǔn)信號Fref是40MHz,無用波是40MHz+600kHz時的A/D變換器4的輸出數(shù)字信號分析結(jié)果。在從數(shù)字變換器的所希望的波偏離600kHz的位置處發(fā)生無用波,由于其是無用波,在相位比較器5中進行的數(shù)字處理受到影響,其結(jié)果,在VCO1的輸出Fout中發(fā)生雜散。
其雜散的發(fā)生狀況如圖3所示,從中心起在兩邊的每10kHz處發(fā)生雜散。
MCF11的傳輸特性成為用圖4的「←→」表示的大約3kHz左右的通過帶寬,成為能夠去除從40MHz起失諧600kHz等無用波。
由于用MCF11去除包含在基準(zhǔn)信號Fref中的無用波,因此在VCO1的輸出Fout中也如圖5所示,與圖3相比較,不發(fā)生雜散。
插入MCF的方法在從外部供給基準(zhǔn)信號的情況下特別有效。這是因為在從外部供給基準(zhǔn)信號的情況下,由于以外帶形式安裝基準(zhǔn)振蕩電路,因此大多數(shù)情況下不能夠進行基準(zhǔn)振蕩電路自身的調(diào)整,從而利用MCF進行的無用波去除是有效的。
另外,基準(zhǔn)信號在是正弦波、矩形波的情況下都同樣有效。
依據(jù)第1PLL振蕩電路,對于輸入到A/D變換器4的基準(zhǔn)信號使用MCF11,能夠去除噪聲、跳動、無用波,能夠向相位比較器5中輸入穩(wěn)定了的輸出Fout的分頻信號,因此作為結(jié)果,具有能夠改善來自VCO1的輸出Fout中的相位噪聲特性和雜散特性的效果。
其次,參照圖6說明本發(fā)明實施方式2的PLL振蕩電路(第2PLL振蕩電路)。圖6是本發(fā)明實施方式2的PLL振蕩電路的結(jié)構(gòu)方框圖。
第2PLL振蕩電路如圖6所示,具備VCO1、分頻器2、基準(zhǔn)振蕩電路3、A/D變換器4、相位比較器5、數(shù)字濾波器6、D/A變換器7、模擬濾波器8、MCF11、放大器(AMP)12。
如果說明與第1PLL振蕩電路的不同點,則第2PLL振蕩電路在MCF11的輸出級設(shè)置AMP(第1放大器)12,在通過插入MCF11減小了信號電平的情況下,放大成所希望的信號電平。
其次,參照圖7說明本發(fā)明實施方式3的PLL振蕩電路(第3PLL振蕩電路)。圖7是本發(fā)明實施方式3的PLL振蕩電路的結(jié)構(gòu)方框圖。
第3PLL振蕩電路如圖7所示,具備VCO1、分頻器2、基準(zhǔn)振蕩電路3、A/D變換器4、相位比較器5、數(shù)字濾波器6、D/A變換器7、模擬濾波器8、MCF11、13、15、AMP12、14、16。
如果說明與第1PLL振蕩電路的不同點,則第3PLL振蕩電路在MCF11的輸出級設(shè)置AMP12,進而在基準(zhǔn)振蕩電路3與相位比較器5之間,按照MCF(第2窄帶晶體濾波器)13、AMP(第2放大器)14的順序,在基準(zhǔn)振蕩電路3與D/A變換器7之間,按照MCF(第3窄帶晶體濾波器)15、AMP(第3放大器)16的順序插入這些電路。
根據(jù)向相位比較器5、D/A變換器7輸入的輸入信號的狀態(tài),如果不需要,則也可以去掉AMP、MCF。
另外,能夠用各個MCF或者AMP單獨調(diào)整輸入信號對于A/D變換器4、相位比較器5、D/A變換器7的狀態(tài)。
其次,參照圖8說明本發(fā)明實施方式4的PLL振蕩電路(第4PLL振蕩電路)。圖8是本發(fā)明是實施方式4的PLL振蕩電路的結(jié)構(gòu)方框圖。
第4PLL振蕩電路如圖8所示,具備VCO1、分頻器2、基準(zhǔn)振蕩電路3、A/D變換器4、相位比較器5、數(shù)字濾波器6、D/A變換器7、模擬濾波器8、MCF21。
如果說明與第1PLL振蕩電路的不同點,則第4PLL振蕩電路在基準(zhǔn)振蕩電路3的輸出級設(shè)置MCF(第4窄帶晶體濾波器)21,把從該MCF21輸出的基準(zhǔn)信號供給到A/D變換器4、相位比較器5、D/A變換器7。
與第3PLL振蕩電路相比較,能夠減少MCF的數(shù)量,使結(jié)構(gòu)簡單。
其次,參照圖9說明本發(fā)明實施方式5的PLL振蕩電路(第5PLL振蕩電路)。圖9是本發(fā)明實施方式5的PLL振蕩電路的結(jié)構(gòu)方框圖。
第5PLL振蕩電路如圖9所示,具備VCO5、分頻器2、基準(zhǔn)振蕩電路3、A/D變換器4、相位比較器5、數(shù)字濾波器6、D/A變換器7、模擬變換器8、MCF22、AMP23。
如果說明與第1PLL振蕩電路的不同點,則第5PLL振蕩電路在基準(zhǔn)振蕩電路3的輸出級設(shè)置MCF(第5窄帶晶體濾波器)22、AMP(第4放大器)23,把從該AMP23輸出的基準(zhǔn)信號供給到A/D變換器4、相位比較器5、D/A變換器7。
與第3PLL振蕩電路相比較,能夠減少MCF以及AMP的數(shù)量,使結(jié)構(gòu)簡單。
依據(jù)第1~5PLL振蕩電路,對于來自基準(zhǔn)振蕩電路3的基準(zhǔn)信號,用MCF11(13、15、21、22)去除噪聲、跳動、無用波,其結(jié)果具有能夠改善來自VCO1的輸出Fout中的相位噪聲特性和雜散特性的效果。
特別是,在第1PLL振蕩電路中,在基準(zhǔn)振蕩電路3與A/D變換器4之間插入MCF11時的效果非常大。
另外,依據(jù)第2、3、5PLL振蕩電路,在通過插入MCF11(13、15、22)減小了信號電平的情況下,通過插入AMP12(14、16、23)進行信號的放大,具有能夠把所希望的基準(zhǔn)信號提供到A/D變換器4等中的效果。
產(chǎn)業(yè)上的可利用性本發(fā)明在能夠防止VCO輸出的相位噪聲特性和雜散特性惡化的PLL振蕩電路中是適宜的。
權(quán)利要求
1.一種PLL振蕩電路,該PLL振蕩電路是數(shù)字控制型,其特征在于,具備壓控振蕩器;把來自該壓控振蕩器的輸出分頻的分頻器;振蕩基準(zhǔn)信號的基準(zhǔn)振蕩電路;根據(jù)基準(zhǔn)振蕩信號,把來自上述分頻器的輸出從模擬變換成數(shù)字的A/D變換器;對來自該A/D變換器的輸出與基準(zhǔn)信號進行相位比較的相位比較器;把來自該相位比較器的輸出濾波的數(shù)字濾波器;根據(jù)基準(zhǔn)信號,把來自該數(shù)字濾波器的輸出從數(shù)字變換成模擬的D/A變換器;把該D/A變換器的輸出平滑后,輸出為壓控振蕩器的控制信號的模擬濾波器,其中,在上述基準(zhǔn)振蕩電路與上述A/D變換器之間設(shè)置第1窄帶晶體濾波器,使從上述基準(zhǔn)振蕩電路供給到上述A/D變換器的基準(zhǔn)信號通過上述第1窄帶晶體濾波器。
2.根據(jù)權(quán)利要求1所述的PLL振蕩電路,其特征在于,在第1窄帶晶體濾波器與A/D變換器之間設(shè)置第1放大器,使來自上述第1窄帶晶體濾波器的信號由上述第1放大器放大。
3.根據(jù)權(quán)利要求1或2所述的PLL振蕩電路,其特征在于,在基準(zhǔn)振蕩電路與相位比較器之間設(shè)置第2窄帶晶體濾波器,使從上述基準(zhǔn)振蕩電路供給到上述相位比較器的基準(zhǔn)信號通過上述第2窄帶晶體濾波器。
4.根據(jù)權(quán)利要求3所述的PLL振蕩電路,其特征在于,在第2窄帶晶體濾波器與相位比較器之間設(shè)置第2放大器,使來自上述第2窄帶晶體濾波器的信號由上述第2放大器放大。
5.根據(jù)權(quán)利要求1至4的任一項所述的PLL振蕩電路,其特征在于,在基準(zhǔn)振蕩電路與D/A變換器之間設(shè)置第3窄帶晶體濾波,使從上述基準(zhǔn)振蕩電路供給到上述D/A變換器的基準(zhǔn)信號通過上述第3窄帶晶體濾波器。
6.根據(jù)權(quán)利要求5所述的PLL振蕩電路,其特征在于,在第3窄帶晶體濾波器與D/A變換器之間設(shè)置第3放大器,使來自上述第3窄帶晶體濾波器的信號由上述第3放大器放大。
7.一種PLL振蕩電路,該PLL振蕩電路是數(shù)字控制型,其特征在于,具備壓控振蕩器;把來自該壓控振蕩器的輸出分頻的分頻器;振蕩基準(zhǔn)信號的基準(zhǔn)振蕩電路;根據(jù)基準(zhǔn)信號把來自分頻器的輸出從模擬變換成數(shù)字的A/D變換器;對來自該A/D變換器的輸出與基準(zhǔn)信號進行相位比較的相位比較器;把來自該相位比較器的輸出濾波的數(shù)字濾波器;根據(jù)基準(zhǔn)信號把來自該數(shù)字濾波器的輸出從數(shù)字變換成模擬的D/A變換器;把該D/A變換器的輸出平滑后,輸出為上述壓控振蕩器的控制信號的模擬濾波器,其中,在上述基準(zhǔn)振蕩電路的輸出級設(shè)置第4窄帶晶體濾波器,使從上述基準(zhǔn)振蕩電路供給的基準(zhǔn)信號通過上述第4窄帶晶體濾波器,輸出到上述A/D變換器、上述相位比較器以及上述D/A變換器中。
8.一種PLL振蕩電路,該PLL振蕩電路是數(shù)字控制型,其特征在于,具備壓控振蕩器;把來自該壓控振蕩器的輸出分頻的分頻器;振蕩基準(zhǔn)信號的基準(zhǔn)振蕩電路;根據(jù)基準(zhǔn)信號把來自分頻器的輸出從模擬變換成數(shù)字的A/D變換器;對來自該A/D變換器的輸出與基準(zhǔn)信號進行相位比較的相位比較器;把來自該相位比較器的輸出濾波的數(shù)字濾波器;根據(jù)基準(zhǔn)信號把來自該數(shù)字濾波器的輸出從模擬變換成數(shù)字D/A變換器;把該D/A變換器的輸出平滑后,作為壓控振蕩器的控制信號輸出的模擬濾波器,其中,在上述基準(zhǔn)振蕩電路的輸出級設(shè)置第5窄帶晶體濾波器和第4放大器,使從上述基準(zhǔn)振蕩電路供給的基準(zhǔn)信號通過上述第5窄帶晶體濾波器,由上述第4放大器放大后輸出到上述A/D變換器、上述相位比較器以及上述D/A變換器中。
全文摘要
本發(fā)明提供一種能夠防止VCO輸出的相位噪聲特性、雜散特性惡化的PLL振蕩電路。該振蕩電路是數(shù)字控制型的振蕩電路,具有VCO(1);分頻器(2);基準(zhǔn)振蕩電路(3);A/D變換器(4);相位比較器(5);數(shù)字濾波器(6);D/A變換器(7);模擬濾波器(8),使從基準(zhǔn)振蕩電路(3)供給的基準(zhǔn)信號通過窄帶晶體濾波器(MCF),輸出到A/D變換器(4),去除包含在基準(zhǔn)信號中的噪聲、跳動、無用波,其結(jié)果能夠防止VCO輸出的相位噪聲特性、雜散特性惡化。
文檔編號H03L7/099GK101093995SQ200710110139
公開日2007年12月26日 申請日期2007年6月18日 優(yōu)先權(quán)日2006年6月19日
發(fā)明者木村弘樹, 古幡司, 北山康夫, 大西直樹 申請人:日本電波工業(yè)株式會社