專利名稱::數(shù)據(jù)傳輸系統(tǒng)和數(shù)據(jù)傳輸方法
技術(shù)領(lǐng)域:
:本發(fā)明涉及通信領(lǐng)域,尤其涉及高碼率數(shù)據(jù)傳輸系統(tǒng)和數(shù)據(jù)傳斗俞方法。
背景技術(shù):
:Turbo碼是一種糾錯(cuò)能力很強(qiáng)的碼,它的編碼器由兩個(gè)或多個(gè)子編碼器通過串聯(lián)或并聯(lián)的方式構(gòu)成。通常,普遍使用的Turbo編碼器是由兩個(gè)遞歸巻積子編碼器并聯(lián)而成,輸入信息位的一路直接送入子編碼器1,另一J各則經(jīng)過交織后送入子編碼器2,編完碼后的數(shù)據(jù)經(jīng)過打孔器打孔后,再進(jìn)行復(fù)接,即可得到合適的碼率輸出。在LTE協(xié)議中4吏用的Turbo編碼器是由兩個(gè)編碼器并聯(lián)而構(gòu)成的。圖1是LTE中所用的Turbo碼編碼器的結(jié)構(gòu)圖。如圖1所示,該編-馬器包4舌遞歸巻積編》馬器1、遞歸巻積編》馬器2、交織器、打孔器和復(fù)接。該編碼器的作用是對輸入數(shù)據(jù)的順序進(jìn)行重新編排,乂人而調(diào)整4又重的分布,以Y吏遞歸巻積編碼器1的輸入比特流的纟又重分布與遞歸巻積編碼器2的輸入比特流的權(quán)重分布不同,并對兩個(gè)遞歸巻積編碼器輸出的比特流進(jìn)4亍打孔4由樣和并串轉(zhuǎn)換。Turbo碼的解石馬可以采用最大似然法i,石馬(例如SOVA)算法,也可以采用最大后驗(yàn)概率譯碼(MAP)算法,這兩種方法在Turbo解石馬中都〗吏用遞歸-迭代的方式。Turbo碼由于需要交織和迭代譯碼,造成時(shí)延比較大,從而產(chǎn)生4普誤平層效應(yīng),因此通常應(yīng)用在實(shí)時(shí)要求不高的數(shù)據(jù)傳輸業(yè)務(wù)中。在WCDMA和CDMA2000標(biāo)準(zhǔn)中都采用了并行級聯(lián)的Turbo碼作為數(shù)據(jù)業(yè)務(wù)的信道編解碼方式。
發(fā)明內(nèi)容針對上述問題,本發(fā)明的目的是提供一種高碼率數(shù)據(jù)傳輸系統(tǒng)和方法,本發(fā)明的沖支術(shù)方案可有效克月W吏用傳統(tǒng)打孔方式產(chǎn)生的4晉誤平層效應(yīng),從而提高譯碼性能。為實(shí)現(xiàn)上述目的,才艮據(jù)本發(fā)明的一方面的數(shù)據(jù)傳輸方法由1/3碼率獲得更高的碼率,該方法包括步驟一,發(fā)送端4安照1/3速率進(jìn)行Turbo編碼,分別輸出系統(tǒng)比特X、及其對應(yīng)的第一校驗(yàn)比特Y1和第二校驗(yàn)比特Y2;步驟二,系統(tǒng)比特X、及其對應(yīng)的第一校-驗(yàn)比特Yl和第二4交-驗(yàn)比特Y2均以4個(gè)比特為一個(gè)周期,在每個(gè)周期,刪除系統(tǒng)比特X的第4個(gè)比特,保留其余系統(tǒng)比特;刪除第一校驗(yàn)比特Yl的第2個(gè)比特,保留其余第一校驗(yàn)比特;刪除第二校驗(yàn)比特Y2的第1個(gè)比特和第3個(gè)比特,保留其余第二校驗(yàn)比特;步驟三,將處理后的數(shù)據(jù)進(jìn)行復(fù)接,刪除的比特位由后面的比特依次補(bǔ)上,以獲得1/2編碼速率的數(shù)據(jù)并將數(shù)據(jù)發(fā)送至接收端;步驟四,接收端接收到來自發(fā)送端的數(shù)據(jù)后,將編碼時(shí)刪除的比特位置處補(bǔ)0,把該處的數(shù)據(jù)依次以后并按照1/3編碼速率進(jìn)行解碼。根據(jù)本發(fā)明的一方面的數(shù)據(jù)傳輸系統(tǒng)包括數(shù)據(jù)發(fā)送裝置,用于按照1/3速率進(jìn)行Turbo編碼,分別輸出系統(tǒng)比特X、及其對應(yīng)的第一校驗(yàn)比特Yl和第二校驗(yàn)比特Y2,其中,系統(tǒng)比特X、及其對應(yīng)的第一才iU全比特Yl和第二4交一驗(yàn)比特Y2均以4個(gè)比特為一個(gè)周期,在每個(gè)周期,數(shù)據(jù)發(fā)送裝置刪除系統(tǒng)比特X的第4個(gè)比特,保留其余系統(tǒng)比特;刪除第一校驗(yàn)比特Yl的第2個(gè)比特,保留其余第一一t驗(yàn)比特;刪除第二4交^r比特Y2的第1個(gè)比特和第3個(gè)比特,保留其余第二校驗(yàn)比特,并將處理后的數(shù)據(jù)進(jìn)行復(fù)接,刪除的比特位由后面的比特依次補(bǔ)上,以獲得1/2編碼速率的數(shù)據(jù)并將數(shù)據(jù)發(fā)送至數(shù)據(jù)接收裝置;以及數(shù)據(jù)接收裝置,用于在接收到來自發(fā)送端的數(shù)據(jù)后,將編碼時(shí)刪除的比特位置處補(bǔ)0,^^該處的數(shù)據(jù)依次后移并4安照1/3編碼速率進(jìn)4于解石馬。根據(jù)本發(fā)明的另一方面的數(shù)據(jù)傳輸方法包括步驟一,發(fā)送端按照1/3速率進(jìn)行Turbo編碼,分別輸出系統(tǒng)比特X、及其對應(yīng)的第一校驗(yàn)比特Yl和第二校驗(yàn)比特Y2;步驟二,系統(tǒng)比特X、及其對應(yīng)的第一4t驗(yàn)比特Yl和第二4交-驗(yàn)比特Y2均以4個(gè)比特為一個(gè)周期,在每個(gè)周期,刪除系統(tǒng)比特X的第1個(gè)比特,^呆留其余系統(tǒng)比特;刪除第一校驗(yàn)比特Yl的第2個(gè)和第4個(gè)比特,保留其余第一校驗(yàn)比特;刪除第二校驗(yàn)比特Y2的第2個(gè)、第3個(gè)和第4比特,保留其余第二校驗(yàn)比特;步驟三,將處理后的數(shù)據(jù)進(jìn)4亍復(fù)接,刪除的比特位由后面的比特依次補(bǔ)上,以獲得2/3編碼速率的數(shù)據(jù)并將數(shù)據(jù)發(fā)送至接收端;步驟四,接收端接收到來自發(fā)送端的數(shù)據(jù)后,將編碼時(shí)刪除的比特位置處補(bǔ)O,對巴該處的^t據(jù)依次后移并4安照1/3編碼速率進(jìn)行解碼。根據(jù)本發(fā)明的另一方面的數(shù)據(jù)傳輸系統(tǒng)包括數(shù)據(jù)發(fā)送裝置,用于按照1/3速率進(jìn)行Turbo編碼,分別輸出系統(tǒng)比特X、及其對應(yīng)的第--校驗(yàn)比特Yl和第二校驗(yàn)比特Y2,其中,系統(tǒng)比特X、及其對應(yīng)的第一4交-瞼比特Yl和第二4交-驗(yàn)比特Y2均以4個(gè)比特為一個(gè)周期,在每個(gè)周期,數(shù)據(jù)發(fā)送裝置刪除系統(tǒng)比特X的第1個(gè)比特,保留其余系統(tǒng)比特;刪除第一沖吏-瞼比特Y1的第2個(gè)和第4個(gè)比特,保留其余第一校驗(yàn)比特;刪除第二校驗(yàn)比特Y2的第2個(gè)、第3個(gè)和第4個(gè)比特,保留其余第二校驗(yàn)比特,并將處理后的數(shù)據(jù)進(jìn)行復(fù)接,刪除的比特位由后面的比特依次補(bǔ)上,以獲得2/3編碼速率的數(shù)據(jù)并將數(shù)據(jù)發(fā)送至數(shù)據(jù)接收裝置;以及數(shù)據(jù)接收裝置,用于在接收到來自發(fā)送端的數(shù)據(jù)后,將編碼時(shí)刪除的比特位置處補(bǔ)0,4巴該處的4丈據(jù)依次后移并按照1/3編碼速率進(jìn)行解碼。根據(jù)本發(fā)明的另一方面的數(shù)據(jù)傳輸方法,其特征在于包括步驟一,發(fā)送端按照1/3速率進(jìn)行Turbo編碼,分別輸出系統(tǒng)比特X、及其對應(yīng)的第一校驗(yàn)比特Yl和第二校驗(yàn)比特Y2;步驟二,系統(tǒng)比特X、及其對應(yīng)的第一校驗(yàn)比特Yl和第二校驗(yàn)比特Y2均以3個(gè)比特為一個(gè)周期,在每個(gè)周期,刪除系統(tǒng)比特X的第3個(gè)比特,保留其余系統(tǒng)比特;刪除第一4交驗(yàn)比特Y1的第1個(gè)和第2個(gè)比特,保留其余第一校驗(yàn)比特;刪除第二校驗(yàn)比特Y2的第1個(gè)和第2比特,保留其余第二校驗(yàn)比特;步驟三,將處理后的數(shù)據(jù)進(jìn)行復(fù)接,刪除的比特位由后面的比特依次補(bǔ)上,以獲得3/4編碼速率的數(shù)據(jù)并將數(shù)據(jù)發(fā)送至接收端;步驟四,接收端接收到來自發(fā)送端的數(shù)據(jù)后,將編碼時(shí)刪除的比特位置處補(bǔ)0,4巴該處的^:4居依次后移并4妄照1/3編碼速率進(jìn)行解碼。根據(jù)本發(fā)明的另一方面的數(shù)據(jù)傳輸系統(tǒng)包括數(shù)據(jù)發(fā)送裝置,用于按照1/3速率進(jìn)行Turbo編碼,分別輸出系統(tǒng)比特X、及其對應(yīng)的第一校驗(yàn)比特Yl和第二校驗(yàn)比特Y2,其中,系統(tǒng)比特X、及其對應(yīng)的第一4交-驗(yàn)比特Yl和第二4交-驗(yàn)比特Y2均以3個(gè)比4爭為一個(gè)周期,在每個(gè)周期,數(shù)據(jù)發(fā)送裝置刪除系統(tǒng)比特X的第3個(gè)比特,保留其余系統(tǒng)比特;刪除第一校驗(yàn)比特Yl的第1個(gè)和第2個(gè)比特,保留其余第一4交-瞼比特;刪除第二校驗(yàn)比特Y2的第1個(gè)和第2個(gè)比特,保留其余第二校驗(yàn)比特,并將處理后的數(shù)據(jù)進(jìn)行復(fù)接,刪除的比特位由后面的比特依次補(bǔ)上,以獲得3/4編碼速率的數(shù)據(jù)并將數(shù)據(jù)發(fā)送至數(shù)據(jù)接收裝置;以及數(shù)據(jù)接收裝置,用于在接收到來自發(fā)送端的數(shù)據(jù)后,將編碼時(shí)刪除的比特位置處補(bǔ)0,把該處的數(shù)據(jù)依次后移并4姿照1/3編碼速率進(jìn)4于解碼。根據(jù)本發(fā)明的另一方面的數(shù)據(jù)傳輸方法包括步驟一,發(fā)送端按照1/3速率進(jìn)行Turbo編碼,分別輸出系統(tǒng)比特X、及其對應(yīng)的第一校驗(yàn)比特Yl和第二校,瞼比特Y2;步驟二,系統(tǒng)比特X、及其對應(yīng)的第一一交-瞼比特Yl和第二4交-瞼比特Y2均以5個(gè)比4t為一個(gè)周期,在每個(gè)周期,刪除系統(tǒng)比特X的第5個(gè)比特,保留其余系統(tǒng)比特;刪除第一才交一瞼比特Yl的第1個(gè)、第2個(gè)、第3個(gè)、和第4個(gè)比特,保留其余第一校驗(yàn)比特;刪除第二校驗(yàn)比特Y2的第1個(gè)、第2個(gè)、第3個(gè)和第4個(gè)比特,保留其余第二校驗(yàn)比特;步驟三,將處理后的數(shù)據(jù)進(jìn)行復(fù)接,刪除的比特位由后面的比特依次補(bǔ)上,以獲得5/6編碼速率的數(shù)據(jù)并將數(shù)據(jù)發(fā)送至接收端;步驟四,接收端接收到來自發(fā)送端的數(shù)據(jù)后,將編碼時(shí)刪除的比特位置處補(bǔ)0,4巴該處的-數(shù)據(jù)依次后移并4安照1/3編碼速率進(jìn)4f解石馬。根據(jù)本發(fā)明的另一方面的數(shù)據(jù)傳輸系統(tǒng)包括數(shù)據(jù)發(fā)送裝置,用于按照1/3速率進(jìn)行Turbo編碼,分別輸出系統(tǒng)比特X、及其對應(yīng)的第一校驗(yàn)比特Yl和第二校驗(yàn)比特Y2,其中,系統(tǒng)比特X、及其對應(yīng)的第一4交-驗(yàn)比特Yl和第二4交-驗(yàn)比特Y2均以5個(gè)比特為一個(gè)周期,在每個(gè)周期,數(shù)據(jù)發(fā)送裝置刪除系統(tǒng)比特X的第5個(gè)比特,保留其余系統(tǒng)比特;刪除第一4交-驗(yàn)比特Y1的第1個(gè)、第2個(gè)、第3個(gè)、和第4個(gè)比特,保留其余第一4交驗(yàn)比特;刪除第二才交驗(yàn)比特Y2的第1個(gè)、第2個(gè)、第3個(gè)和第4個(gè)比特,保留其余第二校驗(yàn)比特,并將處理后的數(shù)據(jù)進(jìn)行復(fù)接,刪除的比特位由后面的比特依次補(bǔ)上,以獲得5/6編碼速率的數(shù)據(jù)并將數(shù)據(jù)發(fā)送至數(shù)據(jù)接收裝置;以及數(shù)據(jù)接收裝置,用于在接收到來自發(fā)送端的數(shù)據(jù)后,將編碼時(shí)刪除的比特位置處補(bǔ)O,^巴該處的lt據(jù)依次后移并4安照1/3編碼速率進(jìn)行解碼。在本發(fā)明中,打孔方式的特點(diǎn)是對系統(tǒng)比特進(jìn)行了刪除。本發(fā)明提供了數(shù)據(jù)傳輸系統(tǒng)和方法,通過對打孔器的打孔方式的改進(jìn),可有效克服傳統(tǒng)打孔方式產(chǎn)生的錯(cuò)誤平層效應(yīng),使誤比特率曲線更加陡峭,提高譯碼性能以及延長電池的壽命。此處說明的附圖用來提供本發(fā)明的進(jìn)一步理解,構(gòu)成本申請的一部分,本發(fā)明的示意性實(shí)施例及其i兌明用于解釋本發(fā)明,并不構(gòu)成對本發(fā)明的不當(dāng)限定,在附圖中圖1是在LTE中使用的并行級聯(lián)(PCCC)巻積碼的Turbo編碼器結(jié)構(gòu)圖;圖2是根據(jù)本發(fā)明實(shí)施例的數(shù)據(jù)傳輸方法的流程圖;圖3是Turbo碼的標(biāo)準(zhǔn)打孔方法和本發(fā)明的打孔方法的仿真曲線比4交圖;以及圖4是根據(jù)本發(fā)明實(shí)施例的數(shù)據(jù)傳輸系統(tǒng)的結(jié)構(gòu)示意圖。具體實(shí)施方式下面結(jié)合附圖和具體的實(shí)施例對本發(fā)明的技術(shù)方案進(jìn)行詳細(xì)的描述。本發(fā)明是主要針對圖1所示的在LTE中使用的并行級聯(lián)(PCCC)巻積碼的Turbo編碼器的打孔器提出的。打孔器的使用是為獲得更高的編碼速率而設(shè)計(jì)的,也是數(shù)據(jù)傳輸中的關(guān)鍵所在。表1所示是適用于以1/3Turbo編碼為母碼來獲得更高的Turbo編碼速率的打孔方式。其中,"1"表示保留該位置上的比特凄t據(jù),"0"表示刪除該位置上的比特凄t據(jù)。如表l所示,傳統(tǒng)的打孔方式保留了所有系統(tǒng)比特X的信息,僅通過對校驗(yàn)比特Yl和Y2按表中所示的打孔方式進(jìn)行打孔來獲得高的編碼速率。因此,在高速率Turbo編碼時(shí),當(dāng)誤比特率隨信噪比的增加下降到一定程度以后,下降緩慢甚至不再降低的情況就會(huì)出現(xiàn),一般稱為錯(cuò)誤平層。表l:Turbo編碼的標(biāo)準(zhǔn)打孔方式<table>tableseeoriginaldocumentpage13</column></row><table>表2是本發(fā)明4是出適用于以1/3Turbo編碼為母碼來獲得更高的Turbo編碼速率的打孔方式。其中,"1"表示保留該位置上的比特?cái)?shù)據(jù),"0"表示刪除該位置上的比特?cái)?shù)據(jù)。如表2所示,本發(fā)明的打孔方式不僅對校驗(yàn)比特Yl和Y2按表中所示進(jìn)行打孔,而且也對系統(tǒng)比特X進(jìn)4亍打孑L。以1/3Turbo編碼的輸出作為母碼進(jìn)行打孔處理后,可以獲得1/2,2/3,3/4,5/6的編;馬速率。下面以1/2碼率為例結(jié)合圖2對本發(fā)明的數(shù)據(jù)傳輸方法進(jìn)行詳細(xì)的i兌明。表2:本發(fā)明的Turbo編碼的打孔方式<table>tableseeoriginaldocumentpage14</column></row><table>如圖2所示,本發(fā)明的數(shù)據(jù)傳輸方法包括以下步驟S202,按照1/3速率進(jìn)行Turbo編碼,分別輸出系統(tǒng)比特X,及其乂于應(yīng)的才t驗(yàn)比特Yl,4交-瞼比特Y2。S204,按照表2所示的打孔方式分別對S202中Turbo編碼所得到的系統(tǒng)比特X,校驗(yàn)比特比特Yl,校驗(yàn)比特比特Y2進(jìn)行打孔處理。當(dāng)1/2碼率時(shí),系統(tǒng)比特以及對應(yīng)的校驗(yàn)比特每4個(gè)比特為一個(gè)周期。在每個(gè)周期內(nèi),對于系統(tǒng)比特X,刪除其第4個(gè)比特,保留其余系統(tǒng)比特;對于校驗(yàn)比特Y1,刪除其第2個(gè)比特,保留其余校驗(yàn)比特;對于校驗(yàn)比特Y2,刪除其第1和第3個(gè)比特,保留其余校驗(yàn)比特。S206,對打孔處理后的數(shù)據(jù)進(jìn)行復(fù)接,復(fù)接時(shí)刪除的比特位由后面的比特依次補(bǔ)上,得到l/2碼率的數(shù)據(jù)。S208,在接收端i斧碼前,首先對編碼時(shí)的打孔4立置進(jìn)4于.數(shù)據(jù)恢復(fù),即將編碼時(shí)刪除的比特位置處補(bǔ)O,并對巴該處的lt據(jù)依次后移,然后按1/3的碼率i奪碼即可。這樣就實(shí)現(xiàn)了以1/3Turbo編碼的輸出為母碼,通過打孔器打孔-彈到1/2石馬率的Turbo碼。對于2/3、3/4,5/6的碼率,整個(gè)方法流程是一樣的,主要是在第二步打孔處理時(shí)所述每個(gè)周期的比特位以及^f呆留和刪除的碼位與1/2編碼速率的情況不同。2/3碼率時(shí),系統(tǒng)比特以及^j"應(yīng)的4交驗(yàn)比特每4個(gè)比凈爭為一個(gè)周期。在每個(gè)周期內(nèi),對于系統(tǒng)比特,刪除其第1個(gè)比特,保留其余系統(tǒng)比特;對于校驗(yàn)比特Y1,刪除其第2個(gè)和第4個(gè)比特,保留其余校驗(yàn)比特;對于校驗(yàn)比特Y2,刪除其第2個(gè)、第3個(gè)和第4個(gè)比特,保留其余校驗(yàn)比特。3/4碼率時(shí),系統(tǒng)比特以及對應(yīng)的4交-瞼比特每3個(gè)比特為一個(gè)周期。在每個(gè)周期內(nèi),對于系統(tǒng)比特,刪除其第3個(gè)比特,保留其余系統(tǒng)比特;對于校驗(yàn)比特Y1,刪除其第1個(gè)和第2個(gè)比特,保留第3個(gè)比特;對于校驗(yàn)比特Y2,刪除其第1個(gè)和第2個(gè)比特,保留第3個(gè)比特。5/6碼率時(shí),系統(tǒng)比特以及對應(yīng)的才t瞼比特每5個(gè)比特為一個(gè)周期。在每個(gè)周期內(nèi),對于系統(tǒng)比特,刪除其第5個(gè)比特,保留其余系統(tǒng)比特;對于校驗(yàn)比特Yl,刪除其第1個(gè)、第2個(gè)、第3個(gè)、第4個(gè)比特,保留第5個(gè)比特;對于校驗(yàn)比特Y2,刪除其第1個(gè)、第2個(gè)、第3個(gè)、第4個(gè)比特,保留第5個(gè)比特。本發(fā)明的^:據(jù)傳輸方法的打孔方式的特點(diǎn)是對系統(tǒng)比特進(jìn)行了刪除。采用這樣的打孔方式,目的是增大系統(tǒng)比特的自由距離,更加陡峭,如圖3所示。本發(fā)明的數(shù)據(jù)傳輸方法的打孔方式的譯碼性能比傳統(tǒng)的打孔方式的譯碼性能提高很多,特別是在高的編碼速率時(shí),從而使UE(Userequipment,用戶設(shè)備)端降低計(jì)算功率,延長電〉也的壽命。下面以1/2碼率為例結(jié)合圖4對本發(fā)明的數(shù)據(jù)傳輸系統(tǒng)進(jìn)行具體地說明。以本發(fā)明的數(shù)據(jù)傳輸系統(tǒng)包括數(shù)據(jù)發(fā)送裝置402,用于按照1/3速率進(jìn)行Turbo編碼,分別輸出系統(tǒng)比特X、及其對應(yīng)的第一校驗(yàn)比特Yl和第二校驗(yàn)比特Y2,其中,系統(tǒng)比特X、及其對應(yīng)的第一才L險(xiǎn)比特Yl和第二4交-驗(yàn)比特Y2均以4個(gè)比特為一個(gè)周期,在每個(gè)周期,數(shù)據(jù)發(fā)送裝置刪除系統(tǒng)比特X的第4個(gè)比特,保留其余系統(tǒng)比特;刪除第一校驗(yàn)比特Yl的第2個(gè)比特,保留其余第一校驗(yàn)比特;刪除第二校驗(yàn)比特Y2的第1個(gè)比特和第3個(gè)比特,保留其余第二校驗(yàn)比特,并將處理后的數(shù)據(jù)進(jìn)行復(fù)接,刪除的比特位由后面的比特依次補(bǔ)上,以獲得1/2編碼速率的數(shù)據(jù)并將數(shù)據(jù)發(fā)送至數(shù)據(jù)接收裝置;以及數(shù)據(jù)接收裝置404,用于在接收到來自發(fā)送端的數(shù)據(jù)后,將編碼時(shí)刪除的比特位置處補(bǔ)0,并把該處的數(shù)據(jù)依次后移,然后4安1/3的碼率^^碼即可。對于2/3、3/4,5/6的碼率,整個(gè)系統(tǒng)大致是一樣的,主要是在所述周期的比特位以及〗呆留和刪除的比特位與1/2編碼速率的情況不同。對于2/3碼率,系統(tǒng)比特以及對應(yīng)的校驗(yàn)比特每4個(gè)比特為一個(gè)周期。在每個(gè)周期內(nèi),對于系統(tǒng)比特,刪除其第1個(gè)比特,保留其余系統(tǒng)比特;對于校-驗(yàn)比特Yl,刪除其第2個(gè)和第4個(gè)比特,保留其余才交—驗(yàn)比特;對于?!?yàn)比特Y2,刪除其第2個(gè)、第3個(gè)和第4個(gè)比特,保留其余校驗(yàn)比特。對于3/4碼率,系統(tǒng)比特以及對應(yīng)的才交3全比特每3個(gè)比特為一個(gè)周期。在每個(gè)周期內(nèi),對于系統(tǒng)比特,刪除其第3個(gè)比特,保留其余系統(tǒng)比特;對于校馬全比特Yl,刪除其第1個(gè)和第2個(gè)比特,保留第3個(gè)比特;對于校驗(yàn)比特Y2,刪除其第1個(gè)和第2個(gè)比特,保留第3個(gè)比特。對于5/6碼率,系統(tǒng)比特以及對應(yīng)的校驗(yàn)比特每5個(gè)比特為一個(gè)周期。在每個(gè)周期內(nèi),對于系統(tǒng)比特,刪除其第5個(gè)比特,保留其余系統(tǒng)比特;對于校驗(yàn)比特Yl,刪除其第1個(gè)、第2個(gè)、第3個(gè)、第4個(gè)比特,保留第5個(gè)比特;對于校驗(yàn)比特Y2,刪除其第1個(gè)、第2個(gè)、第3個(gè)、第4個(gè)比特,保留第5個(gè)比特。本發(fā)明的適當(dāng)擴(kuò)展也適合其它的Turbo編碼速率。本領(lǐng)域技術(shù)人員將很容易了解到本發(fā)明其它優(yōu)點(diǎn)和^f奮改。因此,上述針對實(shí)施例的描述為本發(fā)明具體應(yīng)用實(shí)施例,本發(fā)明更廣泛的方面并不限于本文中示出以及描述的特定細(xì)節(jié)和典型實(shí)施例。因此,可在不脫離由權(quán)利要求及其等效物所限定的本發(fā)明的精神或范圍的條件下作出各種修改。權(quán)利要求1.一種數(shù)據(jù)傳輸方法,其特征在于包括步驟一,發(fā)送端按照1/3速率進(jìn)行Turbo編碼,分別輸出系統(tǒng)比特X、及其對應(yīng)的第一校驗(yàn)比特Y1和第二校驗(yàn)比特Y2;步驟二,所述系統(tǒng)比特X、及其對應(yīng)的第一校驗(yàn)比特Y1和第二校驗(yàn)比特Y2均以4個(gè)比特為一個(gè)周期,在每個(gè)周期,刪除所述系統(tǒng)比特X的第4個(gè)比特,保留其余系統(tǒng)比特;刪除所述第一校驗(yàn)比特Y1的第2個(gè)比特,保留其余第一校驗(yàn)比特;刪除所述第二校驗(yàn)比特Y2的第1個(gè)比特和第3個(gè)比特,保留其余第二校驗(yàn)比特;步驟三,將處理后的數(shù)據(jù)進(jìn)行復(fù)接,刪除的比特位由后面的比特依次補(bǔ)上,以獲得1/2編碼速率的數(shù)據(jù)并將所述數(shù)據(jù)發(fā)送至接收端;步驟四,所述接收端接收到來自所述發(fā)送端的數(shù)據(jù)后,將編碼時(shí)刪除的比特位置處補(bǔ)0,把該處的數(shù)據(jù)依此后移并按照1/3編碼速率進(jìn)行解碼。2.—種數(shù)據(jù)傳輸系統(tǒng),其特征在于包括數(shù)據(jù)發(fā)送裝置,用于按照1/3速率進(jìn)行Turbo編碼,分別輸出系統(tǒng)比特X、及其對應(yīng)的第一才t瞼比特Yl和第二4t驗(yàn)比特Y2,其中,所述系統(tǒng)比特X、及其對應(yīng)的第一校驗(yàn)比特Yl和第二校驗(yàn)比特Y2均以4個(gè)比特為一個(gè)周期,在每個(gè)周期,所述數(shù)據(jù)發(fā)送裝置刪除所述系統(tǒng)比特X的第4個(gè)比特,保留其余系統(tǒng)比特;刪除所述第一校驗(yàn)比特Yl的第2個(gè)比特,保留其余第一校驗(yàn)比特;刪除所述第二校驗(yàn)比特Y2的第1個(gè)比特和第3個(gè)比特,保留其余第二校驗(yàn)比特,并將處理后的編碼進(jìn)行復(fù)接,刪除的比特位由后面的比特依次補(bǔ)上,以獲得1/2編碼速率的數(shù)據(jù)并將所述數(shù)據(jù)發(fā)送至數(shù)據(jù)接收裝置;以及所述數(shù)據(jù)接收裝置,用于在接收到來自所述發(fā)送端的數(shù)據(jù)后,將編碼時(shí)刪除的比特位置處補(bǔ)O,4巴該位置處的數(shù)據(jù)依次后移并按照1/3編碼速率進(jìn)行解碼。3.—種數(shù)據(jù)傳輸方法,其特征在于包括步驟一,發(fā)送端按照1/3速率進(jìn)行Turbo編碼,分別輸出系統(tǒng)比特X、及其對應(yīng)的第一4交-驗(yàn)比特Yl和第二4交-瞼比特Y2;步驟二,所述系統(tǒng)比特X、及其對應(yīng)的第一校驗(yàn)比特Yl和第二4交驗(yàn)比特Y2均以4個(gè)比特為一個(gè)周期,在每個(gè)周期,刪除所述系統(tǒng)比特X的第1個(gè)比特,4呆留其余系統(tǒng)比特;刪除所述第一校驗(yàn)比特Y1的第2個(gè)和第4個(gè)比特,保留其余第一校一驗(yàn)比特;刪除所述第二4史-驗(yàn)比特Y2的第2個(gè)、第3個(gè)和第4比特,保留其余第二校驗(yàn)比特;步驟三,將處理后的數(shù)據(jù)進(jìn)行復(fù)接,刪除的比特位由后面的比特依次補(bǔ)上,以獲得2/3編碼速率的數(shù)據(jù)并將所述:數(shù)據(jù)發(fā)送至4妄4欠端;步驟四,所述接收端接收到來自所述發(fā)送端的數(shù)據(jù)后,將編碼時(shí)刪除的比特位置處補(bǔ)0,4巴該處的數(shù)據(jù)依次后移并4安照1/3編碼速率進(jìn)行解碼。4.一種數(shù)據(jù)傳輸系統(tǒng),其特征在于包括數(shù)據(jù)發(fā)送裝置,用于按照1/3速率進(jìn)行Turbo編碼,分別輸出系統(tǒng)比特X、及其對應(yīng)的第一校驗(yàn)比特Yl和第二校驗(yàn)比特Y2,其中,所述系統(tǒng)比特X、及其對應(yīng)的第一校驗(yàn)比特Yl和第二校驗(yàn)比特Y2均以4個(gè)比特為一個(gè)周期,在每個(gè)周期,所述數(shù)據(jù)發(fā)送裝置刪除所述系統(tǒng)比特X的第1個(gè)比特,保留其余系統(tǒng)比特;刪除所述第一才交馬企比特Yl的第2個(gè)和第4個(gè)比特,保留其余第一校驗(yàn)比特;刪除所述第二校驗(yàn)比特Y2的第2個(gè)、第3個(gè)和第4個(gè)比特,保留其余第二校驗(yàn)比特,并將處理后的數(shù)據(jù)進(jìn)行復(fù)接,刪除的比特位由后面的比特依次補(bǔ)上,以獲得2/3編碼速率的數(shù)據(jù)并將所述凄t據(jù)發(fā)送至數(shù)據(jù)4妄收裝置;以及所述數(shù)據(jù)接收裝置,用于在接收到來自所述發(fā)送端的數(shù)據(jù)后,將編碼時(shí)刪除的比特位置處補(bǔ)O,4巴該處的婆t據(jù)依次后移并按照1/3編碼速率進(jìn)行解碼。5.一種數(shù)據(jù)傳輸方法,其特征在于包括步驟一,發(fā)送端按照1/3速率進(jìn)行Turbo編碼,分別輸出系統(tǒng)比特X、及其對應(yīng)的第一校驗(yàn)比特Yl和第二校驗(yàn)比特Y2;步驟二,所述系統(tǒng)比特X、及其對應(yīng)的第一校驗(yàn)比特Yl和第二校-驗(yàn)比特Y2均以3個(gè)比特為一個(gè)周期,在每個(gè)周期,刪除所述系統(tǒng)比特X的第3個(gè)比特,4果留其余系統(tǒng)比特;刪除所述第一校驗(yàn)比特Y1的第1個(gè)和第2個(gè)比特,保留其余第一校驗(yàn)比特;刪除所述第二校驗(yàn)比特Y2的第1個(gè)和第2比特,保留其余第二校驗(yàn)比特;步驟三,將處理后的數(shù)據(jù)進(jìn)行復(fù)接,刪除的比特位由后面的比特依次補(bǔ)上,以獲得3/4編碼速率的數(shù)據(jù)并將所述數(shù)據(jù)發(fā)送至4妾收端;步驟四,所述接收端接收到來自所述發(fā)送端的數(shù)據(jù)后,將編碼時(shí)刪除的比特位置處補(bǔ)O,并按照1/3編碼速率進(jìn)4亍解碼。6.—種數(shù)據(jù)傳輸系統(tǒng),其特征在于包括數(shù)據(jù)發(fā)送裝置,用于按照1/3速率進(jìn)行Turbo編碼,分別輸出系統(tǒng)比特X、及其對應(yīng)的第一校驗(yàn)比特Yl和第二校驗(yàn)比特Y2,其中,所述系統(tǒng)比特X、及其對應(yīng)的第一校驗(yàn)比特Yl和第二校驗(yàn)比特Y2均以3個(gè)比特為一個(gè)周期,在每個(gè)周期,所述數(shù)據(jù)發(fā)送裝置刪除所述系統(tǒng)比特X的第3個(gè)比特,保留其余系統(tǒng)比特;刪除所述第一4交驗(yàn)比特Yl的第1個(gè)和第2個(gè)比特,保留其余第一校驗(yàn)比特;刪除所述第二校驗(yàn)比特Y2的第1個(gè)和第2個(gè)比特,保留其余第二校驗(yàn)比特,并將處理后的數(shù)據(jù)進(jìn)行復(fù)接,刪除的比特位由后面的比特依次補(bǔ)上,以獲得3/4編碼速率的數(shù)據(jù)并將所述數(shù)據(jù)發(fā)送至數(shù)據(jù)接收裝置;以及所述數(shù)據(jù)接收裝置,用于在接收到來自所述發(fā)送端的數(shù)據(jù)后,將編碼時(shí)刪除的比特位置處補(bǔ)O,4巴該處的凌t據(jù)依次后移并按照1/3編碼速率進(jìn)行解碼。7.—種數(shù)據(jù)傳輸方法,其特征在于包括步驟一,發(fā)送端4安照1/3速率進(jìn)行Turbo編碼,分別輸出系統(tǒng)比特X、及其對應(yīng)的第一才交-驗(yàn)比特Yl和第二4交-驗(yàn)比特Y2;步驟二,所述系統(tǒng)比特X、及其對應(yīng)的第一校驗(yàn)比特Yl和第二4交驗(yàn)比特Y2均以5個(gè)比特為一個(gè)周期,在每個(gè)周期,刪除所述系統(tǒng)比特X的第5個(gè)比特,保留其余系統(tǒng)比特;刪除所述第一4交驗(yàn)比特Yl的第1個(gè)、第2個(gè)、第3個(gè)、和第4個(gè)比特,保留其余第一校驗(yàn)比特;刪除所述第二校驗(yàn)比特Y2的第1個(gè)、第2個(gè)、第3個(gè)和第4個(gè)比特,保留其余第二校驗(yàn)比特;步驟三,將處理后的數(shù)據(jù)進(jìn)行復(fù)接,刪除的比特位由后面的比特依次補(bǔ)上,以獲得5/6編碼速率的凄t據(jù)并將所述數(shù)據(jù)發(fā)送至4妻收端;步驟四,所述接收端接收到來自所述發(fā)送端的數(shù)據(jù)后,將編碼時(shí)刪除的比特位置處補(bǔ)O,并按照1/3編碼速率進(jìn)行解碼。8.—種數(shù)據(jù)傳輸系統(tǒng),其特征在于包括數(shù)據(jù)發(fā)送裝置,用于按照1/3速率進(jìn)4于Turbo編碼,分別輸出系統(tǒng)比特X、及其對應(yīng)的第一校驗(yàn)比特Yl和第二校驗(yàn)比特Y2,其中,所述系統(tǒng)比特X、及其對應(yīng)的第一校驗(yàn)比特Yl和第二校驗(yàn)比特Y2均以5個(gè)比特為一個(gè)周期,在每個(gè)周期,所述數(shù)據(jù)發(fā)送裝置刪除所述系統(tǒng)比特X的第5個(gè)比特,保留其余系統(tǒng)比特;刪除所述第一4L驗(yàn)比特Yl的第1個(gè)、第2個(gè)、第3個(gè)、和第4個(gè)比特,保留其余第一校驗(yàn)比特;刪除所述第二校驗(yàn)比特Y2的第1個(gè)、第2個(gè)、第3個(gè)和第4個(gè)比特,保留其余第二校驗(yàn)比特,并將處理后的數(shù)據(jù)進(jìn)行復(fù)接,刪除的比特位由后面的比特依次補(bǔ)上,以獲得5/6編碼速率的數(shù)據(jù)并將所述數(shù)據(jù)發(fā)送至數(shù)據(jù)接收裝置;以及所述數(shù)據(jù)接收裝置,用于在接收到來自所述發(fā)送端的數(shù)據(jù)后,將編碼時(shí)刪除的比特位置處補(bǔ)O,并4姿照l/3編碼速率進(jìn)4亍解碼。全文摘要本發(fā)明公開一種數(shù)據(jù)傳輸方法及系統(tǒng),包括步驟一,發(fā)送端按照1/3速率進(jìn)行Turbo編碼,分別輸出系統(tǒng)比特X、及其對應(yīng)的第一校驗(yàn)比特Y1和第二校驗(yàn)比特Y2;步驟二,系統(tǒng)比特X、及其對應(yīng)的第一校驗(yàn)信息Y1和第二校驗(yàn)信息Y2均以一定比特?cái)?shù)為一個(gè)周期,在每個(gè)周期刪除或保留某些比特位;步驟三,將打孔器處理后的比特?cái)?shù)據(jù)進(jìn)行復(fù)接,刪除的比特由后面的比特依次補(bǔ)上,以獲得數(shù)據(jù)并將數(shù)據(jù)發(fā)送至接收端;步驟四,接收端接收到數(shù)據(jù)后,將步驟二中刪除的比特位置處補(bǔ)0,將該處的數(shù)據(jù)依次后移并按照1/3編碼速率進(jìn)行解碼。本發(fā)明通過改進(jìn)打孔器的打孔方式,可有效克服傳統(tǒng)打孔方式產(chǎn)生的錯(cuò)誤平層效應(yīng),使誤比特率曲線更加陡峭,提高譯碼性能并延長電池的壽命。文檔編號(hào)H03M13/00GK101282193SQ20071008738公開日2008年10月8日申請日期2007年4月3日優(yōu)先權(quán)日2007年4月3日發(fā)明者孫云鋒,偉茍,韓小江申請人:中興通訊股份有限公司