1.一種充電電路,其特征在于,包括:應(yīng)用處理器AP、占空比產(chǎn)生電路DutyGen、第一驅(qū)動電路DRV1、第二驅(qū)動電路DRV2和電壓調(diào)節(jié)電路,所述電壓調(diào)節(jié)電路包括第一電壓調(diào)節(jié)單元和第二電壓調(diào)節(jié)單元,所述應(yīng)用處理器AP接收耳機(jī)的電池電壓和供電終端的電池電壓,并通過比較耳機(jī)的電池電壓和供電終端的電池電壓輸出模式信號;在所述供電終端的電池電壓大于耳機(jī)的電池電壓時,所述模式信號為第一電平,在所述供電終端的電池電壓小于耳機(jī)的電池電壓時,所述模式信號為第二電平;
所述占空比產(chǎn)生電路DutyGen在模式信號為第一電平時輸出降壓信號至第一驅(qū)動電路DRV1,所述第一驅(qū)動電路DRV1根據(jù)所述降壓信號驅(qū)動所述第一電壓調(diào)節(jié)單元將供電終端的電池電壓降低后輸出充電電壓;
所述占空比產(chǎn)生電路DutyGen在模式信號為第二電平時輸出升壓信號至第二驅(qū)動電路DRV2,所述第二驅(qū)動電路DRV2根據(jù)所述升壓信號驅(qū)動所述第二電壓調(diào)節(jié)單元將供電終端的電池電壓升高后輸出充電電壓。
2.如權(quán)利要求1所述的充電電路,其特征在于,所述應(yīng)用處理器AP分別與USB接口的數(shù)據(jù)線D+、USB接口的數(shù)據(jù)線D-相連以及供電終端的電量計(jì)相連;所述占空比產(chǎn)生電路DutyGen與所述應(yīng)用處理器AP相連,用于接收所述應(yīng)用處理器AP輸出的模式信號、供電終端的電池電壓以及耳機(jī)的電池電壓。
3.如權(quán)利要求1所述的充電電路,其特征在于,所述第一驅(qū)動電路DRV1的使能端與所述應(yīng)用處理器AP相連,用于接收模式信號;所述第一驅(qū)動電路DRV1的數(shù)據(jù)端與占空比產(chǎn)生電路DutyGen相連;
在所述第一驅(qū)動電路DRV1使能端有效時,所述第一驅(qū)動電路DRV1通過數(shù)據(jù)端接收降壓信號,并驅(qū)動所述第一電壓調(diào)節(jié)單元將供電終端的電池電壓降低后輸出充電電壓;
在所述第一驅(qū)動電路DRV1使能端無效時,所述第一驅(qū)動電路DRV1控制所述第一電壓調(diào)節(jié)單元截止。
4.如權(quán)利要求1所述的充電電路,其特征在于,所述第二驅(qū)動電路DRV2的使能端與反相器INV1相連,所述反相器INV1與所述應(yīng)用處理器AP,用于接收模式信號,所述第二驅(qū)動電路DRV2的數(shù)據(jù)端與占空比產(chǎn)生電路DutyGen的相連;
在所述第二驅(qū)動電路DRV2使能端有效時,所述第二驅(qū)動電路DRV2通過數(shù)據(jù)端接收升壓信號,并驅(qū)動所述第二電壓調(diào)節(jié)單元將供電終端的電池電壓升高后輸出充電電壓;
在所述第二驅(qū)動電路DRV2使能端有效時,所述第二驅(qū)動電路DRV2控制所述第二電壓調(diào)節(jié)單元截止。
5.如權(quán)利要求1所述的充電電路,其特征在于,所述第一電壓調(diào)節(jié)單元包括:第一PMOS管MP1、第一NMOS管MN1和第一電感L1,所述第二電壓調(diào)節(jié)單元包括:第二PMOS管MP2、第二NMOS管MN2和第二電感L2;
所述MP1的柵極與所述第一驅(qū)動電路DRV1的第一輸出端相連,所述MN1的柵極與第一驅(qū)動電路DRV1的第二輸出端相連,所述MP1的襯底與所述第一驅(qū)動電路DRV1的第三輸出端相連,所述MP1的源極與所述MN1的漏極相連并連接至所述L1的第一端,所述MN1的襯底和源極接地;
所述MN2的柵極與所述第二驅(qū)動電路DRV2的第一輸出端相連,所述MP2的柵極與所述第二驅(qū)動電路DRV2的第二輸出端相連,所述MP2的襯底與所述第二驅(qū)動電路DRV2的第三輸出端相連,所述MN2的襯底和源極接地,所述MN2的漏極和MP2的漏極相連并連接至所述L2的第一端,所述L2的第二端與所述MP1的漏極相連并連接至供電終端的電源端CHG,所述MP2的源極與所述L1的第二端相連并連接至USB接口的電源端USBP。
6.如權(quán)利要求5所述的充電電路,其特征在于,在模式信號為第一電平時,所述第一驅(qū)動電路DRV1通過控制第一輸出端和第二輸出端交替導(dǎo)通MP1和MN1,所述第一驅(qū)動電路DRV1的第三輸出端輸出CHG信號,所述第二驅(qū)動電路DRV2控制MP2和MN2截止,所述第二驅(qū)動電路DRV2的第三輸出端輸出CHG信號;
在模式信號為第二電平時,所述第二驅(qū)動電路DRV1通過控制其第一輸出端和第二輸出端交替導(dǎo)通MP2和MN2,所述第二驅(qū)動電路DRV2的第三輸出端輸出USBP信號,所述第一驅(qū)動電路DRV1控制MP1和MN1截止,所述第一驅(qū)動電路DRV1的第三輸出端輸出USBP信號。
7.如權(quán)利要求1所述的充電電路,其特征在于,在模式信號為第一電平時,所述占空比產(chǎn)生電路DutyGen按下式產(chǎn)生降壓信號的占空比:降壓信號的占空比=(EPBAT+VDROP)/MPBAT,輸出的所述充電電壓為所述降壓信號的占空比與所述供電終端的電池電壓的乘積;
在模式信號為第二電平時,所述占空比產(chǎn)生電路DutyGen按下式產(chǎn)生升壓信號的占空比:升壓信號的占空比=1-MPBAT/(EPBAT+VDROP),輸出的所述充電電壓為所述升壓信號的占空比與所述供電終端的電池電壓的乘積;
其中,EPBAT為耳機(jī)的電池電壓,MPBAT為供電終端的電池電壓,VDROP為預(yù)設(shè)電壓。
8.如權(quán)利要求7所述的充電電路,其特征在于,所述VDROP由耳機(jī)充電控制電路能工作的最小電壓差決定。
9.如權(quán)利要求7所述的充電電路,其特征在于,所述VDROP取值范圍為30mV~500mV。
10.一種供電終端,其特征在于,包括如權(quán)利要求1至9任一所述的充電電路、電量計(jì)和電池,所述電量計(jì)與所述應(yīng)用處理器AP相連,所述電池與所述電壓調(diào)節(jié)電路相連。