專利名稱:電源控制裝置及包括該裝置的電源控制系統(tǒng)的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及電源領(lǐng)域,具體而言,涉及一種電源控制裝置及包括該裝置的電 源控制系統(tǒng)。
背景技術(shù):
在電子設(shè)備中,電源系統(tǒng)為設(shè)備必不可少的器件,電源系統(tǒng)保證了設(shè)備的開啟、保持和關(guān)閉的功能。現(xiàn)有的電源系統(tǒng)的設(shè)計(jì)如圖I所示,包括控制端電路、主電源系統(tǒng)及被供電系統(tǒng)微處理器,其中,控制端電路控制輸出的電壓;主電源系統(tǒng)根據(jù)控制端電路的輸出實(shí)現(xiàn)設(shè)備的啟動(dòng)、停止與保持;被供電系統(tǒng)微處理器用于檢測(cè)控制端電路端按鍵的狀態(tài)和設(shè)備電源的輸出狀態(tài)。采用圖I所示的實(shí)現(xiàn)開機(jī)、保持的電源系統(tǒng)可見于大多數(shù)手機(jī)的電源電路,例如MTK公司PMIC的PWRKEY信號(hào)和PWRBB信號(hào)的組合、PHILIP公司PMIC的ONKEY與P0WEREN1/2的組合、Qualco_公司PMIC的KPDPWR_N與PS_H0LD的組合以及Activesemi公司的nPBIN與PWRHLD的組合。然而,在圖I所示的電路圖中可以看出,為實(shí)現(xiàn)上述電源系統(tǒng)的基本功能,至少需要兩個(gè)I/O 口,在系統(tǒng)電源模塊較多的情況下,則需要大量的1/0,占用較多資源。此外,圖I所示的同時(shí)也沒有提供手動(dòng)強(qiáng)制關(guān)機(jī)的功能;當(dāng)微處理器出現(xiàn)邏輯錯(cuò)誤不能通過釋放保持信號(hào)實(shí)施關(guān)機(jī)時(shí),只能采用短時(shí)間去除電池的方式強(qiáng)制關(guān)機(jī)。這種關(guān)機(jī)方式依賴于系統(tǒng)軟件驅(qū)動(dòng)的關(guān)機(jī)動(dòng)作;如果系統(tǒng)軟件異常,現(xiàn)有方案不能在不增加其它硬件的前提下實(shí)現(xiàn)強(qiáng)制關(guān)機(jī)動(dòng)作。針對(duì)相關(guān)技術(shù)中電源系統(tǒng)占用的引腳資源較多的問題,目前尚未提出有效的解決方案。
實(shí)用新型內(nèi)容本實(shí)用新型提供了一種電源控制裝置及包括該裝置的電源控制系統(tǒng),以解決相關(guān)技術(shù)中電源系統(tǒng)占用的引腳資源較多的問題。根據(jù)本實(shí)用新型的一個(gè)方面,提供了一種電源控制裝置,該裝置包括第一輸入節(jié)點(diǎn),用于輸入控制信號(hào);第一比較器,第一比較器的第一輸入端與第一輸入節(jié)點(diǎn)連接,第一比較器的第二輸入端與第一低電平連接;第二比較器,第二比較器的第一輸入端與第一高電平連接,第二比較器的第二輸入端與第一輸入節(jié)點(diǎn)連接;受控源,受控源的負(fù)極與可控的啟動(dòng)電壓連接,受控源的正極與第一輸入節(jié)點(diǎn)連接,其中,在系統(tǒng)電源處于開啟狀態(tài)時(shí),產(chǎn)生可控的啟動(dòng)電壓,在系統(tǒng)電源處于關(guān)閉狀態(tài)時(shí),不產(chǎn)生可控的啟動(dòng)電壓;放大器,放大器的第一輸入端與第一輸入節(jié)點(diǎn)連接,放大器的第二輸入端與第二低電平連接,放大器的輸出端與受控源連接,用于控制受控源所在支路的電壓,其中,第二低電平的電壓高于第一低電平的電壓;或邏輯門電路,或邏輯門電路的第一輸入端與第一比較器輸出端連接,或邏輯門電路的第二輸入端與第二比較器輸出端連接;延遲電路,延遲電路的輸入端與第二比較器輸出端連接,用于延時(shí)輸入信號(hào)預(yù)定閾值的時(shí)間;第一與非邏輯門電路,第一與非邏輯門電路的第一輸入端與第二比較器輸出端連接,第一與非邏輯門電路的第二輸入端與延遲電路輸出端連接;以及第二與非邏輯門電路,第二與非邏輯門電路的第一輸入端與或邏輯門電路的輸出端連接,第二與非邏輯門電路的第二輸入端與第一與非邏輯門電路的輸出端連 接,第二與非邏輯門電路的輸出端與系統(tǒng)電源連接,用于控制系統(tǒng)電源的開啟和關(guān)閉。進(jìn)一步地,該裝置還包括第一電阻,第一電阻的第一端與或邏輯門電路的輸出端連接,第一電阻的第二端與第二與非邏輯門電路第一輸入端連接;以及第一電容,第一電容的第一端與第一電阻的第二端連接,第一電容的第二端與地連接。進(jìn)一步地,該裝置還包括緩沖器,緩沖器的輸入端與第一電阻的第二端連接,緩沖器的輸出端與第二與非邏輯門電路第一輸入端連接。進(jìn)一步地,該裝置還包括第二電阻,連接于受控源的正極和放大器的第一輸入端之間;以及第二電容,第二電容的第一端與放大器的第一輸入端連接,第二電容的第二端與地連接。進(jìn)一步地,第一低電平的電壓為O. 2V,第二低電平的電壓為O. 3V。根據(jù)本實(shí)用新型的另一方面,提供了一種電源控制系統(tǒng),包括控制端電路、處理器和上述的電源控制裝置,其中,控制端電路的輸出端分別與電源控制裝置的第一輸入節(jié)點(diǎn)和處理器連接,用于輸出不同的控制信號(hào)。進(jìn)一步地,控制端電路包括電池,用于提供第一電壓;按鍵,按鍵的第一端與電池連接,其中,在按鍵處于按下狀態(tài)時(shí),控制端電路為電源控制裝置輸出電壓,在按鍵不處于按下狀態(tài)時(shí),控制端電路停止為電源控制裝置輸出電壓;上拉電阻,上拉電阻的第一端與按鍵的第二端連接,上拉電阻的第二端分別與電源控制裝置的第一輸入節(jié)點(diǎn)和處理器連接;以及濾波電容,濾波電容的第一端與上拉電阻的第二端連接,濾波電容的第二端與地連接。進(jìn)一步地,控制端電路還包括第一二極管,第一二極管的負(fù)極與電池連接,第一二極管的正極與按鍵的第一端連接;以及第二二極管,第二二極管的負(fù)極與電池連接,第二二極管的正極與可控的啟動(dòng)電壓連接。進(jìn)一步地,控制端電路還包括第三電阻,第三電阻的第一端與上拉電阻的第二端連接,第三電阻的第二端與處理器連接;以及第四電阻,第四電阻的第一端與電源控制裝置的第一輸入節(jié)點(diǎn)連接,第四電阻的第二端與地連接。進(jìn)一步地,第一高電平的電壓值為電池輸出的第一電壓值的2/5。通過本實(shí)用新型,提供了一種電源控制的方案,通過使用放大器、比較器、延時(shí)電路和不同的電路邏輯門的組合,實(shí)現(xiàn)控制電源的啟動(dòng)、保持、停止,并且利用延時(shí)電路提供了一種能夠?qū)崿F(xiàn)強(qiáng)制關(guān)機(jī)的方案,此外,上述的電源控制的方案僅利用單個(gè)引腳即可實(shí)現(xiàn)上述的功能,解決了相關(guān)技術(shù)中電源系統(tǒng)占用的引腳資源較多的問題,節(jié)約引腳資源和系統(tǒng)成本,提高了引腳數(shù)目的利用率。
此處所說明的附圖用來提供對(duì)本實(shí)用新型的進(jìn)一步理解,構(gòu)成本申請(qǐng)的一部分,本實(shí)用新型的示意性實(shí)施例及其說明用于解釋本實(shí)用新型,并不構(gòu)成對(duì)本實(shí)用新型的不當(dāng)CN 202737518
說明書3/6頁
限定。在附圖中圖I是根據(jù)相關(guān)技術(shù)的電源控制裝置的一種電路示意圖;圖2是根據(jù)本實(shí)用新型實(shí)施例的電源控制裝置的一種優(yōu)選的電路原理圖;圖3是根據(jù)本實(shí)用新型實(shí)施例的電源控制系統(tǒng)的一種優(yōu)選的結(jié)構(gòu)圖;以及圖4是根據(jù)本實(shí)用新型實(shí)施例的電源控制系統(tǒng)的一種優(yōu)選的電路原理圖。
具體實(shí)施方式
下文中將參考附圖并結(jié)合實(shí)施例來詳細(xì)說明本實(shí)用新型。需要說明的是,在不沖突的情況下,本申請(qǐng)中的實(shí)施例及實(shí)施例中的特征可以相互組合。實(shí)施例I本優(yōu)選的實(shí)施例提供了一種電源控制裝置,圖2示出該裝置的一種優(yōu)選的電路圖,從圖2中可以看出,該電源控制裝置包括第一輸入節(jié)點(diǎn)202,用于輸入控制信號(hào);第一比較器204,第一比較器204的第一輸入端與第一輸入節(jié)點(diǎn)202連接,第一比較器202的第二輸入端與第一低電平連接,優(yōu)選的,該第一低電平的大小為O. 2V,即,第一比較器202的門限電壓為O. 2V,所選擇的O. 2V門限電壓是所有CMOS IO電路可以保證達(dá)到低電平;第二比較器206,第一比較器204的第一輸入端與第一高電平連接,第二比較器206的第二輸入端與第一輸入節(jié)點(diǎn)連接,優(yōu)選的,上述的第一高電平的電壓可以為該電源控制裝置所屬系統(tǒng)的電池電壓的2/5,例如,上述系統(tǒng)的電池電壓為Vbat,則第二比較器206的第二輸入端連接的電壓為2/5Vbat,S卩,該第二比較器206的門限電壓為2/5Vbat ;受控源208,受控源208的負(fù)極與可控的啟動(dòng)電壓Vio連接,受控源208的正極與第一輸入節(jié)點(diǎn)連接,其中,可控的啟動(dòng)電壓Vio為系統(tǒng)電源的一部分,在系統(tǒng)電源處于開啟狀態(tài)時(shí),產(chǎn)生可控的啟動(dòng)電壓Vio,在系統(tǒng)電源處于關(guān)閉狀態(tài)時(shí),不產(chǎn)生可控的啟動(dòng)電壓Vio,優(yōu)選的,可控的啟動(dòng)電壓Vio還與第一比較器204連接,使得在電源處于開啟狀態(tài)后才開始供電,可以達(dá)到省電的效果;放大器210,放大器210的第一輸入端與第一輸入節(jié)點(diǎn)連接,放大器210的第二輸入端與第二低電平連接,放大器210的輸出端與受控源208連接,用于控制受控源208所在支路的電壓,其中,第二低電平的電壓高于第一低電平的電壓,優(yōu)選的,第二低電平的電壓為
O.3V ;或邏輯門電路212,或邏輯門電路212的第一輸入端與第一比較器204輸出端連接,或邏輯門電路212的第二輸入端與第二比較器206輸出端連接;延遲電路214,延遲電路214的輸入端與第二比較器206輸出端連接,用于延時(shí)輸入信號(hào)預(yù)定閾值的時(shí)間,優(yōu)選的,該預(yù)定閾值的時(shí)間可以為8 12秒;第一與非邏輯門電路216,第一與非邏輯門電路216的第一輸入端與第二比較器206輸出端連接,第一與非邏輯門電路216的第二輸入端與延遲電路214輸出端連接;以及第二與非邏輯門電路218,第二與非邏輯門電路218的第一輸入端與或邏輯門電路212的輸出端連接,第二與非邏輯門電路218的第二輸入端與第一與非邏輯門電路216的輸出端連接,第二與非邏輯門電路218的輸出端與系統(tǒng)電源連接,用于控制系統(tǒng)電源的開啟和關(guān)閉。優(yōu)選的,如圖2所示,該裝置還包括第一電阻R1,第一電阻Rl的第一端與或邏輯門電路212的輸出端連接,第一電阻Rl的第二端與第二與非邏輯門電路218第一輸入端連接;第一電容Cl,第一電容Cl的第一端與第一電阻Rl的第二端連接,第一電容Cl的第二端與地連接;第二電阻R2,連接于受控源208的正極和放大器210的第一輸入端之間;以及
6第二電容C2,第二電容的第一端與放大器的第一輸入端連接,第二電容的第二端與地連接。優(yōu)選的,如圖2所示,該裝置還包括緩沖器220,緩沖器220的輸入端與第一電阻Rl的第二端連接,緩沖器220的輸出端與第二與非邏輯門電路218第一輸入端連接。在上述優(yōu)選的實(shí)施方式中,提供了一種電源控制的方案,通過使用放大器、比較器、延時(shí)電路和不同的電路邏輯門的組合,實(shí)現(xiàn)控制電源的啟動(dòng)、保持、停止,并且利用延時(shí)電路提供了一種能夠?qū)崿F(xiàn)強(qiáng)制關(guān)機(jī)的方案,此外,上述的電源控制的方案僅利用單個(gè)引腳即可實(shí)現(xiàn)上述的功能,解決了相關(guān)技術(shù)中電源系統(tǒng)占用的引腳資源較多的問題,節(jié)約引腳資源和系統(tǒng)成本,提高了引腳數(shù)目的利用率。下面結(jié)合上述的電路連接關(guān)系對(duì)圖2所示的電路圖的信號(hào)流向進(jìn)行具體的說明在圖2中,Vio是受系統(tǒng)電源控制的,當(dāng)主電源系統(tǒng)沒有開機(jī)時(shí),不產(chǎn)生Vio,系統(tǒng)主電源啟動(dòng)后,產(chǎn)生Vio,此時(shí)受控源208和放大器210組成的反饋電路,在第一輸入節(jié)點(diǎn)202所連接的等效負(fù)載不大于受控源的電流限制時(shí),第一輸入節(jié)點(diǎn)202保持在O. 3V,此電壓
O.3V高于第一比較器204的O. 2V的門限電壓,因此,信號(hào)經(jīng)過或邏輯門電路212和用于去除信號(hào)抖動(dòng)的第一電阻RU第一電容Cl和緩沖器220,使系統(tǒng)電源0N/0FF保持有效,即,系統(tǒng)電源保持的輸出狀態(tài)。當(dāng)?shù)谝惠斎牍?jié)點(diǎn)202端輸入較高電壓時(shí)(優(yōu)選的,可以在第一輸入節(jié)點(diǎn)202信號(hào)流向的前端增加按鍵,通過按下按鍵,實(shí)現(xiàn)第一輸入節(jié)點(diǎn)202端輸入較高電壓),由于第一輸入節(jié)點(diǎn)202端的電位超過第二比較器206的門限電壓,第二比較器206的輸出信號(hào)將經(jīng)過或邏輯門電路212和用于去除信號(hào)抖動(dòng)的第一電阻R1、第一電容Cl和緩沖器220啟動(dòng)系統(tǒng)電源。上述延時(shí)電路214保證只要在第一輸入節(jié)點(diǎn)202信號(hào)流向的前端的案件被按下的時(shí)間不超過其預(yù)定閾值的時(shí)間(例如,8 12秒)的延時(shí),第一與非邏輯門電路216將不輸出低電平。優(yōu)選的,如果需要人為強(qiáng)制關(guān)機(jī),則可通過按下按鍵并保持超過延時(shí)電路214的預(yù)定閾值的時(shí)間(例如,12秒),第一與非邏輯門電路216將輸出低電位,系統(tǒng)電源0N/0FF輸出低電位,強(qiáng)制系統(tǒng)關(guān)機(jī)。當(dāng)按鍵釋放時(shí),由于第二電阻R2和第二電容C2的延時(shí),受控源208和放大器210的組合電路對(duì)第一輸入節(jié)點(diǎn)202端的上拉被推遲,系統(tǒng)中識(shí)別按鍵狀態(tài)的處理器系統(tǒng)的確定第一輸入節(jié)點(diǎn)202端為低電平邏輯狀態(tài),由于此推遲時(shí)間低于R1、Cl形成的去抖電路的去抖動(dòng)時(shí)間,因此不會(huì)引起關(guān)機(jī)誤動(dòng)作。實(shí)施例2在上述實(shí)施例I的基礎(chǔ)上,本優(yōu)選的實(shí)施例提供了一種電源控制系統(tǒng),圖3示出該系統(tǒng)的一種優(yōu)選的電路結(jié)構(gòu)圖,該系統(tǒng)包括控制端電路302、處理器304和實(shí)施例I所包含的電源控制裝置306,其中,控制端電路302的輸出端分別與電源控制裝置306的第一輸入節(jié)點(diǎn)和處理器304的第二輸入節(jié)點(diǎn)端連接,用于輸出不同的控制信號(hào)。本優(yōu)選的實(shí)施方式還提供了一種控制端電路302的優(yōu)選的方案,具體來說,如圖4所不,控制端電路包括電池402,用于提供第一電壓Vbat ;按鍵404,按鍵404的第一端與電池402連接,其中,在按鍵404處于按下狀態(tài)時(shí),控制端電路為電源控制裝置306輸出電壓,在按鍵404不處于按下狀態(tài)時(shí),控制端電路停止為電源控制裝置306輸出電壓;上拉電阻406,上拉電阻406的第一端與按鍵404的第二端連接,上拉電阻406的第二端分別與電源控制裝置306的第一輸入節(jié)點(diǎn)和處理器304連接;以及濾波電容408,濾波電容408的第一端與上拉電阻406的第二端連接,濾波電容408的第二端與地連接。[0036]優(yōu)選的,本實(shí)用新型的一個(gè)實(shí)施例還對(duì)上述控制端電路302進(jìn)行了優(yōu)化,具體地,如圖4中上部分虛線中所示,控制端電路302還包括第一二極管410,第一二極管410的負(fù)極與電池連接,第一二極管410的正極與按鍵的第一端連接;以及第二二極管404,第二二極管412的負(fù)極與電池連接,第二二極管412的正極與可控的啟動(dòng)電壓Vio連接。優(yōu)選的,此處虛線內(nèi)的電路僅在電池電壓Vbat低于處理器304識(shí)別高電平需要的門限電壓時(shí)需要。優(yōu)選的,如圖4下部分虛線中所示,控制端電路還包括第三電阻414,第三電阻414的第一端與上拉電阻406的第二端連接,第三電阻414的第二端與處理器304連接;以及第四電阻416,第四電阻416的第一端與電源控制裝置306的第一輸入節(jié)點(diǎn)連接,第四電阻416的第二端與地連接。下面結(jié)合圖2和圖4對(duì)本系統(tǒng)進(jìn)行具體的描述在圖2中,Vio是受系統(tǒng)電源控制的,當(dāng)主電源系統(tǒng)沒有開機(jī)時(shí),不產(chǎn)生Vio,系統(tǒng)主電源啟動(dòng)后,產(chǎn)生Vio,此時(shí)受控源208和放大器210組成的反饋電路,在第一輸入節(jié)點(diǎn)202所連接的等效負(fù)載不大于受控源的電流限制時(shí),第一輸入節(jié)點(diǎn)202保持在O. 3V,此電壓O. 3V高于第一比較器204的O. 2V的門限電壓,因此,信號(hào)經(jīng)過或邏輯門電路212和用于去除信號(hào)抖動(dòng)的第一電阻R1、第一電容Cl和緩沖器220,使系統(tǒng)電源0N/0FF保持有效,即,系統(tǒng)電源保持的輸出狀態(tài)。當(dāng)?shù)谝惠斎牍?jié)點(diǎn)端輸入較高電壓時(shí),S卩,按下圖4中的按鍵404,實(shí)現(xiàn)第一輸入節(jié)點(diǎn)202端輸入較高電壓。由于第一輸入節(jié)點(diǎn)202端的電位超過第二比較器206的門限電壓,第二比較器206的輸出信號(hào)將經(jīng)過或邏輯門電路212和用于去除信號(hào)抖動(dòng)的第一電阻R1、第一電容Cl和緩沖器220啟動(dòng)系統(tǒng)電源。圖2的延時(shí)電路214保證只要在第一輸入節(jié)點(diǎn)202信號(hào)流向的前端的案件被按下的時(shí)間不超過其預(yù)定閾值的時(shí)間(例如,8 12秒)的延時(shí),第一與非邏輯門電路216將不輸出低電平。優(yōu)選的,如果需要人為強(qiáng)制關(guān)機(jī),則可通過按下按鍵404并保持超過延時(shí)電路214的預(yù)定閾值的時(shí)間(例如,8 12秒),第一與非邏輯門電路216將輸出低電位,系統(tǒng)電源0N/0FF輸出低電位,強(qiáng)制系統(tǒng)關(guān)機(jī)。當(dāng)按鍵釋放時(shí),由于第二電阻R2和第二電容C2的延時(shí),受控源208和放大器210的組合電路對(duì)第一輸入節(jié)點(diǎn)202端的上拉被推遲,系統(tǒng)中識(shí)別按鍵狀態(tài)的處理器系統(tǒng)的確定第一輸入節(jié)點(diǎn)202端為低電平邏輯狀態(tài),由于此推遲時(shí)間低于R1、Cl形成的去抖電路的去抖動(dòng)時(shí)間,因此不會(huì)引起關(guān)機(jī)誤動(dòng)作。正常工作狀態(tài)處理器304的第二輸入節(jié)點(diǎn)需要處于輸入狀態(tài),以檢測(cè)按鍵404是否被按下。在系統(tǒng)電源處于輸出狀態(tài)時(shí),按下按鍵404、使第一輸入節(jié)點(diǎn)端為高電平,此時(shí)處理器304可以讀到按鍵404處于按下的狀態(tài),優(yōu)選的,如果系統(tǒng)應(yīng)用軟件判斷為需要關(guān)機(jī),則處理器304的第二輸入節(jié)點(diǎn)為低電平。此時(shí)釋放按鍵404后,第一輸入節(jié)點(diǎn)被第二輸入節(jié)點(diǎn)拉至O. 2V以下,經(jīng)去抖后最終使系統(tǒng)電源0N/0FF變?yōu)榈碗娖?,關(guān)閉系統(tǒng)電源。從以上的描述中,可以看出,本實(shí)用新型實(shí)施例提供了一種電源控制的方案,通過使用放大器、比較器、延時(shí)電路和不同的電路邏輯門的組合,實(shí)現(xiàn)控制電源的啟動(dòng)、保持、停止,并且利用延時(shí)電路提供了一種能夠?qū)崿F(xiàn)強(qiáng)制關(guān)機(jī)的方案,此外,上述的電源控制的方案僅利用單個(gè)引腳即可實(shí)現(xiàn)上述的功能,解決了相關(guān)技術(shù)中電源系統(tǒng)占用的引腳資源較多的問題,節(jié)約引腳資源和系統(tǒng)成本,提高了引腳數(shù)目的利用率。以上所述僅為本實(shí)用新型的優(yōu)選實(shí)施例而已,并不用于限制本實(shí)用新型,對(duì)于本領(lǐng)域的技術(shù)人員來說,本實(shí)用新型可以有各種更改和變化。凡在本實(shí)用新型的精神和原則之內(nèi),所作的任何修改、等同替換、改進(jìn)等,均應(yīng)包含在本實(shí)用新型的保護(hù)范圍之內(nèi)。
權(quán)利要求1.一種電源控制裝置,其特征在于,包括第一輸入節(jié)點(diǎn),用于輸入控制信號(hào);第一比較器,所述第一比較器的第一輸入端與所述第一輸入節(jié)點(diǎn)連接,所述第一比較器的第二輸入端與第一低電平連接;第二比較器,所述第二比較器的第一輸入端與第一高電平連接,所述第二比較器的第二輸入端與所述第一輸入節(jié)點(diǎn)連接;受控源,所述受控源的負(fù)極與可控的啟動(dòng)電壓連接,所述受控源的正極與所述第一輸入節(jié)點(diǎn)連接,其中,在系統(tǒng)電源處于開啟狀態(tài)時(shí),產(chǎn)生可控的啟動(dòng)電壓,在所述系統(tǒng)電源處于關(guān)閉狀態(tài)時(shí),不產(chǎn)生可控的啟動(dòng)電壓;放大器,所述放大器的第一輸入端與所述第一輸入節(jié)點(diǎn)連接,所述放大器的第二輸入端與第二低電平連接,所述放大器的輸出端與所述受控源連接,用于控制所述受控源所在支路的電壓,其中,所述第二低電平的電壓高于所述第一低電平的電壓;或邏輯門電路,所述或邏輯門電路的第一輸入端與所述第一比較器輸出端連接,所述或邏輯門電路的第二輸入端與所述第二比較器輸出端連接;延遲電路,所述延遲電路的輸入端與所述第二比較器輸出端連接,用于延時(shí)輸入信號(hào)預(yù)定閾值的時(shí)間;第一與非邏輯門電路,所述第一與非邏輯門電路的第一輸入端與所述第二比較器輸出端連接,所述第一與非邏輯門電路的第二輸入端與所述延遲電路輸出端連接;以及第二與非邏輯門電路,所述第二與非邏輯門電路的第一輸入端與所述或邏輯門電路的輸出端連接,所述第二與非邏輯門電路的第二輸入端與所述第一與非邏輯門電路的輸出端連接,所述第二與非邏輯門電路的輸出端與系統(tǒng)電源連接,用于控制系統(tǒng)電源的開啟和關(guān)閉。
2.根據(jù)權(quán)利要求I所述的裝置,其特征在于,還包括第一電阻,所述第一電阻的第一端與所述或邏輯門電路的輸出端連接,所述第一電阻的第二端與所述第二與非邏輯門電路第一輸入端連接;以及第一電容,所述第一電容的第一端與所述第一電阻的第二端連接,所述第一電容的第二端與地連接。
3.根據(jù)權(quán)利要求2所述的裝置,其特征在于,還包括緩沖器,所述緩沖器的輸入端與所述第一電阻的第二端連接,所述緩沖器的輸出端與所述第二與非邏輯門電路第一輸入端連接。
4.根據(jù)權(quán)利要求3所述的裝置,其特征在于,還包括第二電阻,連接于所述受控源的正極和所述放大器的第一輸入端之間;以及第二電容,所述第二電容的第一端與所述放大器的第一輸入端連接,所述第二電容的第二端與地連接。
5.根據(jù)權(quán)利要求I所述的裝置,其特征在于,所述第一低電平的電壓為O.2V,所述第二低電平的電壓為O. 3V。
6.一種電源控制系統(tǒng),其特征在于,包括控制端電路、處理器和權(quán)利要求I至5任一項(xiàng)所述的電源控制裝置,其中,所述控制端電路的輸出端分別與所述電源控制裝置的第一輸入節(jié)點(diǎn)和所述處理器連接,用于輸出不同的控制信號(hào)。
7.根據(jù)權(quán)利要求6所述的系統(tǒng),其特征在于,所述控制端電路包括電池,用于提供第一電壓;按鍵,所述按鍵的第一端與所述電池連接,其中,在所述按鍵處于按下狀態(tài)時(shí),所述控制端電路為所述電源控制裝置輸出電壓,在所述按鍵不處于按下狀態(tài)時(shí),所述控制端電路停止為所述電源控制裝置輸出電壓;上拉電阻,所述上拉電阻的第一端與所述按鍵的第二端連接,所述上拉電阻的第二端分別與所述電源控制裝置的第一輸入節(jié)點(diǎn)和所述處理器連接;以及濾波電容,所述濾波電容的第一端與所述上拉電阻的第二端連接,所述濾波電容的第二端與地連接。
8.根據(jù)權(quán)利要求7所述的系統(tǒng),其特征在于,所述控制端電路還包括第一二極管,所述第一二極管的負(fù)極與所述電池連接,所述第一二極管的正極與所述按鍵的第一端連接;以及第二二極管,所述第二二極管的負(fù)極與所述電池連接,所述第二二極管的正極與所述可控的啟動(dòng)電壓連接。
9.根據(jù)權(quán)利要求8所述的系統(tǒng),其特征在于,所述控制端電路還包括第三電阻,所述第三電阻的第一端與所述上拉電阻的第二端連接,所述第三電阻的第二端與所述處理器連接;以及第四電阻,所述第四電阻的第一端與所述電源控制裝置的第一輸入節(jié)點(diǎn)連接,所述第四電阻的第二端與地連接。
10.根據(jù)權(quán)利要求7所述的系統(tǒng),其特征在于,所述第一高電平的電壓值為所述電池輸出的第一電壓值的2/5。
專利摘要本實(shí)用新型提供了一種電源控制裝置及包括該裝置的電源控制系統(tǒng),其中,該裝置包括第一輸入節(jié)點(diǎn);第一比較器;第二比較器;受控源;放大器;或邏輯門電路;延遲電路;第一與非邏輯門電路;以及第二與非邏輯門電路。本實(shí)用新型解決了相關(guān)技術(shù)中電源系統(tǒng)占用的引腳資源較多的問題,節(jié)約引腳資源和系統(tǒng)成本,提高了引腳數(shù)目的利用率。
文檔編號(hào)H02J7/00GK202737518SQ20122037863
公開日2013年2月13日 申請(qǐng)日期2012年7月31日 優(yōu)先權(quán)日2012年7月31日
發(fā)明者譚磊 申請(qǐng)人:圣邦微電子(北京)股份有限公司