施例所記載的技術(shù)方案進(jìn)行修改,或者對(duì)其中部分或者全部技術(shù)特征進(jìn)行等同替換;而這些修改或者替換,并不使相應(yīng)技術(shù)方案的本質(zhì)脫離本發(fā)明各實(shí)施例技術(shù)方案的范圍。
【主權(quán)項(xiàng)】
1.一種芯片,其特征在于,包括:通信端口、讀寫控制部、存儲(chǔ)元件、接收數(shù)據(jù)統(tǒng)計(jì)部以及確認(rèn)信息發(fā)送部; 所述通信端口用于接收和發(fā)送數(shù)據(jù); 所述讀寫控制部,分別與所述通信端口和所述存儲(chǔ)元件連接,用于解析讀寫指令,并控制數(shù)據(jù)的讀寫操作; 所述存儲(chǔ)元件用于存儲(chǔ)數(shù)據(jù); 所述接收數(shù)據(jù)統(tǒng)計(jì)部,分別與所述通信端口、所述讀寫控制部和所述確認(rèn)信息發(fā)送部連接,用于在當(dāng)所述讀寫控制部所解析的指令為寫指令時(shí),統(tǒng)計(jì)所述通信端口所接收的數(shù)據(jù)的位數(shù); 所述確認(rèn)信息發(fā)送部,分別與所述通信端口和所述接收數(shù)據(jù)統(tǒng)計(jì)部連接,用于在所述接收數(shù)據(jù)統(tǒng)計(jì)部所統(tǒng)計(jì)的數(shù)據(jù)的位數(shù)達(dá)到設(shè)定值時(shí),發(fā)送確認(rèn)信息;所述確認(rèn)信息用于表示校驗(yàn)正確。
2.根據(jù)權(quán)利要求1所述的芯片,其特征在于,所述接收數(shù)據(jù)統(tǒng)計(jì)部包括至少一個(gè)寄存器,用于寄存所述通信端口所接收的數(shù)據(jù),所述接收數(shù)據(jù)統(tǒng)計(jì)部通過所述至少一個(gè)寄存器判斷所接收的數(shù)據(jù)的位數(shù)是否達(dá)到所述設(shè)定值。
3.根據(jù)權(quán)利要求1所述的芯片,其特征在于,所述接收數(shù)據(jù)統(tǒng)計(jì)部包括計(jì)數(shù)器,用于計(jì)數(shù)所述通信端口所接收的數(shù)據(jù)的位數(shù),所述接收數(shù)據(jù)統(tǒng)計(jì)部通過所述計(jì)數(shù)器判斷所接收的數(shù)據(jù)的位數(shù)是否達(dá)到所述設(shè)定值。
4.根據(jù)權(quán)利要求1所述的芯片,其特征在于,所述接收數(shù)據(jù)統(tǒng)計(jì)部包括寄存器和計(jì)數(shù)器,所述寄存器用于寄存所述通信端口所接收的數(shù)據(jù),所述計(jì)數(shù)器用于計(jì)數(shù)所述寄存器存儲(chǔ)滿所述數(shù)據(jù)的次數(shù);所述接收數(shù)據(jù)統(tǒng)計(jì)部通過所述寄存器和所述計(jì)數(shù)器判斷所接收的數(shù)據(jù)的位數(shù)是否達(dá)到所述設(shè)定值。
5.根據(jù)權(quán)利要求1-4任一所述的芯片,其特征在于,所述通信端口用于以組的形式接收所述數(shù)據(jù),每組數(shù)據(jù)中包含預(yù)設(shè)位數(shù)個(gè)所述數(shù)據(jù); 所述接收數(shù)據(jù)統(tǒng)計(jì)部用于:為每組數(shù)據(jù)分別設(shè)置設(shè)定值,并分別統(tǒng)計(jì)每組數(shù)據(jù)的位數(shù), 所述確認(rèn)信息發(fā)送部用于:在所述每組數(shù)據(jù)中的一組數(shù)據(jù)的位數(shù)達(dá)到相應(yīng)的設(shè)定值時(shí),發(fā)送所述確認(rèn)信息。
6.根據(jù)權(quán)利要求1-4任一所述的芯片,其特征在于,所述通信端口用于以組的形式接收所述數(shù)據(jù),每組數(shù)據(jù)中包含預(yù)設(shè)位數(shù)個(gè)所述數(shù)據(jù);每組數(shù)據(jù)中包括高電平數(shù)據(jù)和低電平數(shù)據(jù); 所述接收數(shù)據(jù)統(tǒng)計(jì)部用于分別統(tǒng)計(jì)所述通信端口所接收的每組數(shù)據(jù)中的所述高電平數(shù)據(jù)的位數(shù)和所述低電平數(shù)據(jù)的位數(shù); 所述確認(rèn)信息發(fā)送部用于在所述接收數(shù)據(jù)統(tǒng)計(jì)部所統(tǒng)計(jì)的所述高電平數(shù)據(jù)的位數(shù)以及所述低電平數(shù)據(jù)的位數(shù)均達(dá)到相應(yīng)的所述設(shè)定值時(shí),發(fā)送所述確認(rèn)信息。
7.根據(jù)權(quán)利要求6所述的芯片,其特征在于,所述接收數(shù)據(jù)統(tǒng)計(jì)部還用于統(tǒng)計(jì)所述每組數(shù)據(jù)的總位數(shù); 相應(yīng)的,所述確認(rèn)信息發(fā)送部用于在所述接收數(shù)據(jù)統(tǒng)計(jì)部所統(tǒng)計(jì)的所述高電平數(shù)據(jù)的位數(shù)、所述低電平數(shù)據(jù)的位數(shù)以及所述總位數(shù)分別達(dá)到相應(yīng)的所述設(shè)定值時(shí),發(fā)送所述確認(rèn)信息; 其中,所述高電平數(shù)據(jù)的位數(shù)與所述低電平數(shù)據(jù)的位數(shù)的設(shè)定值相等,且為所述總位數(shù)的設(shè)定值的一半。
8.根據(jù)權(quán)利要求7所述的芯片,其特征在于,所述每組數(shù)據(jù)包括第一數(shù)據(jù)和第二數(shù)據(jù),且所述第一數(shù)據(jù)包括第一奇偶校驗(yàn)位,所述第二數(shù)據(jù)包括第二奇偶校驗(yàn)位; 所述確認(rèn)信息發(fā)送部在所述高電平數(shù)據(jù)的位數(shù)、所述低電平數(shù)據(jù)的位數(shù)以及所述總位數(shù)分別達(dá)到相應(yīng)的所述設(shè)定值,且所述第一奇偶校驗(yàn)位和所述第二奇偶校驗(yàn)位均正確時(shí),發(fā)送所述確認(rèn)信息; 其中,所述高電平數(shù)據(jù)的位數(shù)與所述低電平數(shù)據(jù)的位數(shù)的設(shè)定值相等,且為所述總位數(shù)的設(shè)定值的一半。
9.根據(jù)權(quán)利要求1-4任一所述的芯片,其特征在于,所述通信端口用于以組的形式接收所述數(shù)據(jù),每組數(shù)據(jù)中包含預(yù)設(shè)位數(shù)個(gè)所述數(shù)據(jù);每組數(shù)據(jù)中包括第一數(shù)據(jù)和第二數(shù)據(jù); 所述接收數(shù)據(jù)統(tǒng)計(jì)部用于分別統(tǒng)計(jì)所述通信端口所接收的所述每組數(shù)據(jù)中的所述第一數(shù)據(jù)的高電平數(shù)據(jù)的位數(shù)、所述第一數(shù)據(jù)的低電平數(shù)據(jù)的位數(shù)、所述第二數(shù)據(jù)的高電平數(shù)據(jù)的位數(shù)、所述第二數(shù)據(jù)的低電平數(shù)據(jù)的位數(shù)以及該組數(shù)據(jù)的總位數(shù); 所述確認(rèn)信息發(fā)送部用于在所述接收數(shù)據(jù)統(tǒng)計(jì)部所統(tǒng)計(jì)的所述該組數(shù)據(jù)的總位數(shù)達(dá)到所述設(shè)定值,且所述第一數(shù)據(jù)的高電平數(shù)據(jù)的位數(shù)與所述第二數(shù)據(jù)的低電平數(shù)據(jù)的位數(shù)相等、所述第一數(shù)據(jù)的低電平數(shù)據(jù)的位數(shù)與所述第二數(shù)據(jù)的高電平數(shù)據(jù)的位數(shù)相等時(shí),發(fā)送所述確認(rèn)信息。
10.根據(jù)權(quán)利要求1-4任一所述的芯片,其特征在于,所述通信端口用于以組的形式接收所述數(shù)據(jù),每組數(shù)據(jù)中包含預(yù)設(shè)位數(shù)個(gè)所述數(shù)據(jù);每組數(shù)據(jù)中包括第一數(shù)據(jù)和第二數(shù)據(jù);所述第一數(shù)據(jù)包括第一奇偶校驗(yàn)位,所述第二數(shù)據(jù)包括第二奇偶校驗(yàn)位; 所述接收數(shù)據(jù)統(tǒng)計(jì)部用于分別統(tǒng)計(jì)所述通信端口所接收的所述每組數(shù)據(jù)中的所述第一數(shù)據(jù)的位數(shù)和所述第二數(shù)據(jù)的位數(shù); 所述確認(rèn)信息發(fā)送部用于在所述接收數(shù)據(jù)統(tǒng)計(jì)部所統(tǒng)計(jì)的所述第一數(shù)據(jù)的位數(shù)和所述第二數(shù)據(jù)的位數(shù)分別達(dá)到相應(yīng)的設(shè)定值,且所述第一奇偶校驗(yàn)位和所述第二奇偶校驗(yàn)位均正確時(shí),發(fā)送所述確認(rèn)信息。
11.根據(jù)權(quán)利要求10所述的芯片,其特征在于,所述接收數(shù)據(jù)統(tǒng)計(jì)部還用于統(tǒng)計(jì)所述通信端口所接收的所述每組數(shù)據(jù)的總位數(shù); 所述確認(rèn)信息發(fā)送部用于在所述接收數(shù)據(jù)統(tǒng)計(jì)部所統(tǒng)計(jì)的所述第一數(shù)據(jù)的位數(shù)、所述第二數(shù)據(jù)的位數(shù)以及所述每組數(shù)據(jù)的總位數(shù)分別達(dá)到相應(yīng)的所述設(shè)定值,且所述第一奇偶校驗(yàn)位和所述第二奇偶校驗(yàn)位均正確時(shí),發(fā)送所述確認(rèn)信息。
12.—種芯片,其特征在于,包括:通信端口、讀寫控制部、存儲(chǔ)元件、寫入數(shù)據(jù)統(tǒng)計(jì)部以及確認(rèn)信息發(fā)送部; 所述通信端口用于接收和發(fā)送數(shù)據(jù); 所述讀寫控制部,分別與所述通信端口和所述存儲(chǔ)元件連接,用于解析讀寫指令,并控制數(shù)據(jù)的讀寫操作; 所述存儲(chǔ)元件用于存儲(chǔ)數(shù)據(jù); 所述寫入數(shù)據(jù)統(tǒng)計(jì)部,分別與所述通信端口、所述存儲(chǔ)元件和所述確認(rèn)信息發(fā)送部連接,用于在當(dāng)所述存儲(chǔ)元件中寫入數(shù)據(jù)時(shí),統(tǒng)計(jì)所述存儲(chǔ)元件所寫入的數(shù)據(jù)的位數(shù); 所述確認(rèn)信息發(fā)送部,分別與所述通信端口和所述寫入數(shù)據(jù)統(tǒng)計(jì)部連接,用于在所述寫入數(shù)據(jù)統(tǒng)計(jì)部所統(tǒng)計(jì)的數(shù)據(jù)的位數(shù)達(dá)到設(shè)定值時(shí),發(fā)送確認(rèn)信息;所述確認(rèn)信息用于表示校驗(yàn)正確。
13.根據(jù)權(quán)利要求12所述的芯片,其特征在于,所述通信端口用于以組的形式接收所述數(shù)據(jù),每組數(shù)據(jù)中包含預(yù)設(shè)位數(shù)個(gè)所述數(shù)據(jù); 所述寫入數(shù)據(jù)統(tǒng)計(jì)部分別統(tǒng)計(jì)所述存儲(chǔ)元件所寫入的每組數(shù)據(jù)的位數(shù)。
14.根據(jù)權(quán)利要求13所述的芯片,其特征在于,所述寫入數(shù)據(jù)統(tǒng)計(jì)部包括計(jì)數(shù)器,用于計(jì)數(shù)所述存儲(chǔ)元件所寫入的數(shù)據(jù)的位數(shù),所述寫入數(shù)據(jù)統(tǒng)計(jì)部通過所述計(jì)數(shù)器判斷所述存儲(chǔ)元件所寫入的數(shù)據(jù)的位數(shù)是否達(dá)到所述設(shè)定值。
15.根據(jù)權(quán)利要求12-14任一所述的芯片,其特征在于,所述存儲(chǔ)元件設(shè)置為順序?qū)懭肭掖鎯?chǔ)為多行,所述存儲(chǔ)元件的每一行存儲(chǔ)一組數(shù)據(jù); 所述確認(rèn)信息發(fā)送部用于在所述存儲(chǔ)元件寫滿一行時(shí)發(fā)送所述確認(rèn)信息。
16.根據(jù)權(quán)利要求12-14任一所述的芯片,其特征在于,所述存儲(chǔ)元件設(shè)置為順序?qū)懭肭掖鎯?chǔ)為多行,所述存儲(chǔ)元件的每一行存儲(chǔ)一組數(shù)據(jù),在所述每組數(shù)據(jù)的存儲(chǔ)位置后面設(shè)置滿位標(biāo)志位; 所述確認(rèn)信息發(fā)送部用于在所述存儲(chǔ)元件所寫入的一組數(shù)據(jù)到達(dá)所述滿位標(biāo)志位時(shí),發(fā)送所述確認(rèn)信息。
17.—種芯片,其特征在于,包括:通信端口、讀寫控制部、存儲(chǔ)元件、數(shù)據(jù)通信監(jiān)控部以及確認(rèn)信息發(fā)送部; 所述通信端口用于接收和發(fā)送數(shù)據(jù); 所述讀寫控制部,分別與所述通信端口和所述存儲(chǔ)元件連接,用于解析讀寫指令,并控制數(shù)據(jù)的讀寫操作; 所述存儲(chǔ)元件用于存儲(chǔ)數(shù)據(jù); 所述數(shù)據(jù)通信監(jiān)控部,分別與所述通信端口、所述讀寫控制部和所述確認(rèn)信息發(fā)送部連接,用于在當(dāng)所述讀寫控制部所解析的指令為寫指令時(shí),監(jiān)控所述通信端口的接收數(shù)據(jù)狀態(tài); 所述確認(rèn)信息發(fā)送部,分別與所述通信端口和所述數(shù)據(jù)通信監(jiān)控部連接,用于在所述數(shù)據(jù)通信監(jiān)控部監(jiān)控到所述通信端口沒有接收數(shù)據(jù)且本次寫入操作未結(jié)束時(shí),發(fā)送確認(rèn)信息;所述確認(rèn)信息用于表示校驗(yàn)正確。
18.—種墨盒,其特征在于,包括如權(quán)利要求1-17任一所述的芯片。
【專利摘要】本發(fā)明提供了一種芯片和使用該芯片的墨盒,通過在芯片上設(shè)置接收數(shù)據(jù)統(tǒng)計(jì)部或?qū)懭霐?shù)據(jù)統(tǒng)計(jì)部或數(shù)據(jù)通信監(jiān)控部,以及確認(rèn)信息發(fā)送部,由接收數(shù)據(jù)統(tǒng)計(jì)部統(tǒng)計(jì)芯片所接收到的數(shù)據(jù)的位數(shù),或者由寫入數(shù)據(jù)統(tǒng)計(jì)部統(tǒng)計(jì)芯片所寫入的數(shù)據(jù)的位數(shù),或者由數(shù)據(jù)通信監(jiān)控部監(jiān)控芯片接收數(shù)據(jù)的狀態(tài),并在每接收完一組數(shù)據(jù)時(shí),由確認(rèn)信息發(fā)送部向記錄裝置返回適配于記錄裝置的表征正反碼校驗(yàn)結(jié)果的確認(rèn)信息,達(dá)到了適配記錄裝置的固有檢測需求的目的,而且,芯片僅需要對(duì)所接收的數(shù)據(jù)的位數(shù)進(jìn)行統(tǒng)計(jì)或監(jiān)控,并不需要通過復(fù)雜的電路對(duì)數(shù)據(jù)進(jìn)行校驗(yàn),降低了芯片接收數(shù)據(jù)時(shí)的工作量,有效降低了芯片出錯(cuò)的風(fēng)險(xiǎn),提高了芯片工作的穩(wěn)定性和可靠性。
【IPC分類】B41J2-175, G11C29-42
【公開號(hào)】CN104637543
【申請(qǐng)?zhí)枴緾N201410757082
【發(fā)明人】康澤華
【申請(qǐng)人】珠海艾派克微電子有限公司
【公開日】2015年5月20日
【申請(qǐng)日】2014年12月10日