專利名稱:移位寄存器電路、顯示器及移位寄存器的制作方法
技術領域:
本發(fā)明涉及一種移位寄存器電路,特別是涉及一種包含多級移位寄存器的移位寄存器電路,且每一級移位寄存器分別用以提供該級的調整前掃描訊號與調整后的掃描訊號。
背景技術:
液晶(IXD)顯示裝置、發(fā)光二極管(LED)顯示裝置及有機發(fā)光二極管(OLED)顯示裝置是目前廣泛使用的一種平面顯示器。一般而言,液晶顯示裝置、發(fā)光二極管顯示裝置及有機發(fā)光二極管顯示裝置包含多個像素單元、源極驅動器以及移位寄存器電路。源極驅動器用來提供多個數(shù)據(jù)訊號至多個像素單元。移位寄存器電路包含多級柵極驅動電路以產生多個柵極訊號饋入多個像素單元,據(jù)以控制多個數(shù)據(jù)訊號的寫入運作。因此,移位寄存器電 路即為控制數(shù)據(jù)訊號寫入操作的關鍵性元件。請一并參考圖I及圖2,圖I為現(xiàn)有技術OLED顯示器的驅動電路100的示意圖。如圖I所示,驅動電路100包含第一開關Tl至第六開關T6、電容C1、C2及有機發(fā)光二極管OLED0第一開關Tl用以接收數(shù)據(jù)訊號Vdata,并通過第N級掃描訊號S_N來控制第一開關Tl、第五開關T5的開啟及關閉。第六開關T6用以接收起始訊號Vint,并通過第(N-I)級掃描訊號S_(N-I)來控制第六開關T6的開啟及關閉。第二開關T2及第四開關T4通過致能訊號EM來控制開啟及關閉,且第二開關T2的源極端接于電壓源VDD。第N級掃描訊號S_N及第(N-I)級掃描訊號S_(N-I)由OLED顯示器內的移位寄存器電路產生,并傳至驅動電路 100。圖2為操作圖I驅動電路100的時序圖,如圖2所示,由于第N級掃描訊號S_N及第(N-I)級掃描訊號S_(N-I)在時序上有實質重迭的部分,如虛線所示,將導致OLED無法正確地根據(jù)數(shù)據(jù)訊號顯示顏色。例如在第一時間tl,當?shù)?N-I)級掃描訊號S_(N-I)呈現(xiàn)低電平時,此時第六開關T6會導通,而使第三開關T3的柵極端呈現(xiàn)起始訊號Vint的電平。在第二時間t2,當?shù)贜級掃描訊號S_N呈現(xiàn)低電平使第一開關Tl導通時,由于第(N-I)級掃描訊號S_(N-I)尚未由低電平完全回復到高電平,因此第六開關T6仍未完全關閉,導致第三開關T3會同時在其柵極端及源極端,同時接收到起始訊號Vint和數(shù)據(jù)訊號Vdata,因而導致OLED無法正確地根據(jù)數(shù)據(jù)訊號Vdata顯示顏色。
發(fā)明內容
本發(fā)明的一實施例涉及一種移位寄存器電路。該移位寄存器電路包含多級移位寄存器,每一級移位寄存器,分別用以提供該級的調整前掃描訊號與調整后的掃描訊號,第N級移位寄存器包含輸出單元、輸入單元、第一控制單元、第一上拉單元、第二上拉單元及調整電路。輸出單元,耦接于第N級移位寄存器的控制端,用以接收第一時鐘脈沖,并根據(jù)第一時鐘脈沖及寄存器的控制端電位,于第N級移位寄存器的第一輸出端,輸出調整前的第N級掃描訊號。輸入單元經(jīng)由寄存器的控制端耦接于輸出單元,用以接收相異于第一時鐘脈沖的第二時鐘脈沖,及用以接收第(N-M)級移位寄存器所提供的調整前的第(N-M)級掃描訊號。輸入單元根據(jù)調整前的第(N-M)級掃描訊號與第二時鐘脈沖來控制寄存器控制端的電位。第一控制單元耦接于寄存器的控制端,用以接收低參考電壓、高參考電壓及寄存器的控制端電位,并根據(jù)寄存器控制端的電位,控制第一控制單元的輸出端電位。第一上拉單元,耦接第一控制單元的輸出端及寄存器的控制端,用以接收高參考電壓及第一控制單元的輸出端電壓,并根據(jù)第一控制單元的輸出端電壓,控制寄存器控制端的電位。第二上拉單元,耦接第一控制單元的輸出端及輸出單元,用以接收高參考電壓,并根據(jù)第一控制單元的輸出端電壓,控制第N級移位寄存器的第一輸出端電位。調整電路,耦接于第N級移位寄存器的第一輸出端,用以接收調整前的第N級掃描訊號、高參考電壓、第二時鐘脈沖、第一控制單元輸出端、第一致能控制訊號及第二致能控制訊號,并根據(jù)調整前的第N級掃描訊號及第二致能控制訊號,于第N級移位寄存器的第二輸出端,產生調整后的第N級掃描訊號。本發(fā)明的另一實施例涉及一種顯示器,包含多個像素、數(shù)據(jù)驅動器、掃描驅動器、訊號產生電路、電源供應電路及移位寄存器電路。數(shù)據(jù)驅動器耦接對應的多個像素,用以對像素提供個別的顯示訊號。掃描驅動器電性連接像素,用以提供多個循序掃描訊號以控制 像素,自數(shù)據(jù)驅動器接收個別的顯示訊號。訊號產生電路包含第一時鐘脈沖輸出端、第二時鐘脈沖輸出端、第一致能訊號輸出端及第二致能訊號輸出端。第一時鐘脈沖輸出端用以提供第一時鐘脈沖,第二時鐘脈沖輸出端用以提供相異于第一時鐘脈沖的第二時鐘脈沖,第一致能訊號輸出端用以提供第一致能訊號,且第二致能訊號輸出端用以提供相異于第一致能訊號的第二致能訊號。電源供應電路包含高參考電壓輸出端,用以提供高參考電壓,且包含低參考電壓輸出端,用以提供低參考電壓。移位寄存器電路包含多級移位寄存器,每一級移位寄存器分別用以提供該級的調整前的掃描訊號與調整后的掃描訊號,該調整后的掃描訊號用以作為這些掃描訊號其中之一,這些級移位寄存器的第N級移位寄存器包含輸出單元、輸入單元、第一控制單元、第一上拉單元、第二上拉單元及調整電路。輸出單元,耦接第N級移位寄存器的控制端及第一時鐘脈沖輸出端,并根據(jù)第一時鐘脈沖及寄存器的控制端電位,于第N級移位寄存器的第一輸出端,輸出調整前的第N級掃描訊號。輸入單兀I禹接于第二時鐘脈沖輸出端,并經(jīng)由寄存器的控制端耦接于輸出單元,輸入單元用以接收第二時鐘脈沖及第(N-M)級移位寄存器提供的調整前的第(N-M)級掃描訊號,并根據(jù)調整前的第(N-M)級掃描訊號與第二時鐘脈沖,控制寄存器的控制端電位。第一控制單兀稱接于寄存器的控制端、低參考電壓輸出端及高參考電壓輸出端,第一控制單元,用以根據(jù)寄存器控制端的電位、低參考電壓及高參考電壓控制第一控制單元的輸出端電位。第一上拉單元,耦接第一控制單元的輸出端、高參考電壓輸出端及寄存器的控制端,用以根據(jù)第一控制單元的輸出端電壓及高參考電壓,控制寄存器的控制端電位。第二上拉單元耦接于第一控制單元的輸出端、高參考電壓輸出端及輸出單元,用以根據(jù)第一控制單元的輸出端電壓及高參考電壓,控制第N級移位寄存器的第一輸出端電位。調整電路,耦接于第一控制單元的輸出端、第N級移位寄存器的第一輸出端、高參考電壓輸出端、第一致能訊號輸出端、第二致能訊號輸出端及第二時鐘脈沖輸出端,用以根據(jù)第一控制單元的輸出端電壓、調整前的第N級掃描訊號、高參考電壓、第一致能控制訊號、第二致能控制訊號及第二時鐘脈沖,于第N級移位寄存器的第二輸出端,產生調整后的第N級掃描訊號。本發(fā)明的另一實施例涉及一種移位寄存器,包含輸出單元、輸入單元、第一控制單元、第一上拉單元、第二上拉單元及調整電路。輸出單元包含第一開關及第十一開關,具有用以接收第一時鐘脈沖的第一端、用以輸出調整前的第N級掃描訊號的第二端,及耦接于移位寄存器的一寄存器的控制端的控制端。輸入單元包含第二開關、第三開關及第四開關。第二開關具有第一端、用以接收反相于第一時鐘脈沖的第二時鐘脈沖的控制端,及用以接收調整前的第(N-M)級掃描訊號的第二端。第三開關具有耦接于第二開關的第一端的第一端、用以接收第二時鐘脈沖的控制端,及耦接于寄存器的控制端的第二端。第四開關具有耦接于第一輸出端的第一端、耦接于第二開關的第一端的第二端,及耦接于第四開關的第一端的控制端。第一控制單元具有輸出端,第一控制單元包含開關組及第五開關。開關組具有控制端、用以接收低參考電壓的第一端及第二端。第五開關具有耦接于開關組的第二端的第一端,耦接于寄存器的控制端的控制端,及用以接收高參考電壓的第二端。第一上拉單元用以上拉寄存器的控制端的電位,第一上拉單元具有耦接于寄存器的控制端的第一端、耦接于第六開關的第一端的控制端,及用以接收高參考電壓的第二端。第二上拉單元具有用以輸出調整前的第N級掃描訊號的第一端、耦接于第一控制單元的輸出端的控制端,及用以接收高參考電壓的第二端。調整電路包含第六開關、第七開關、第八開關、第九開關及第十開關。第六開關具有第一端、用以接收第一致能訊號的控制端,及耦接于第N級移位寄 存器的第一輸出端的第二端。第七開關具有用以輸出調整后的第N級掃描訊號的第一端、耦接于第一控制單元的輸出端的控制端,及用以接收高參考電壓的第二端。第八開關具有耦接于第七開關的第一端的第一端、用以接收第二時鐘脈沖的控制端,及用以接收高參考電壓的第二端。第九開關具有用以接收第二致能訊號的第一端、耦接于第六開關的第一端的控制端,及耦接于第七開關的第一端的第二端。第十開關具有耦接于第七開關的第一端的第一端、用以接收第一致能訊號的控制端,及用以接收高參考電壓的第二端。通過利用本發(fā)明實施例移位寄存器電路,每一級移位寄存器所產生的調整后的掃描訊號與接收到的前M級移位寄存器提供的調整后的掃描訊號在時序上沒有實質上重迭,因此應用本發(fā)明移位寄存器電路的顯示器可以正確地根據(jù)數(shù)據(jù)訊號顯示顏色。
圖I為現(xiàn)有技術OLED顯示器的驅動電路的示意圖。圖2為操作圖I驅動電路的時序圖。圖3為本發(fā)明第一實施例移位寄存器電路的示意圖。圖4為將數(shù)級圖3所示移位寄存器相互耦接的架構圖。圖5為對應圖3、圖4的時序圖。圖6為本發(fā)明第二實施例移位寄存器電路的示意圖。圖7為本發(fā)明第三實施例包含第一實施例移位寄存器電路的顯示器的示意圖。附圖符號說明100驅動電路300第N級移位寄存器400第(N+1)級移位寄存器500第(N+2)級移位寄存器600第(N+3)級移位寄存器
301、401、501、601 第一輸出端302、402、502、602 第二輸出端320輸出單元330、430、530、630 輸入單元340第一控制單元350第一上拉單元
360第二上拉單元370調整電路380開關組710多個像素720數(shù)據(jù)驅動器730掃描驅動器740訊號產生電路750電源供應電路742第一時鐘脈沖輸出端744第二時鐘脈沖輸出端746第一致能訊號輸出端748第二致能訊號輸出端3000移位寄存器電路7000 顯示器BI 控制端CK 第一時鐘脈沖Cl、C2、Cripp 電容EM 致能訊號EN 第一致能控制訊號EN_BAR第二致能控制訊號Ml 第一開關M2 第二開關M3 第三開關M4 第四開關M5 第五開關M6 第六開關M7 第七開關M8 第八開關M9 第九開關MlO第十開關Mll 第 i^一開關M12第十二開關M13第十三開關
M14第十四開關M15第十五開關M16第十六開關N 調整前的第N級掃描訊號(N-M)調整前的第(N-M)級掃描訊號(N-I)調整前的第(N-I)級掃描訊號Q 輸出端Scan_N調整后的第N級掃描訊號
Scan_(N+l)調整后的第(N+1)級掃描訊號Scan_(N+2)調整后的第(N+2)級掃描訊號Scan_(N+3)調整后的第(N+3)級掃描訊號S_N第N級掃描訊號S_ (N-I)第(N-I)級掃描訊號SI 至 S6 時段tl 第一時間t2 第二時間Tl 第一開關T2 第二開關T3 第三開關T4 第四開關T5 第五開關T6 第六開關Vdata數(shù)據(jù)訊號Vint起始訊號VDD 電壓源VGH高參考電壓VGL低參考電壓XCK第二時鐘脈沖
具體實施例方式本發(fā)明特別以下述例子加以描述,這些例子僅是用以舉例說明而已,因為對于本領域的技術人員而言,在不脫離本揭示內容的精神和范圍的前提下,可作各種的更動與潤飾,因此本揭示內容的保護范圍是以本發(fā)明的權利要求為準。在通篇說明書與權利要求中,除非內容清楚指定,否則「一」以及「該」的意義包含這一類敘述包括「一或至少一」該元件或成分。此外,如本揭示所用,除非從特定上下文明顯可見將多個排除在外,否則單數(shù)冠詞亦包括多個元件或成分的敘述。而且,應用在此描述中與權利要求中時,除非內容清楚指定,否則「在其中」的意思可包含「在其中」與「在其上」。在通篇說明書與權利要求所使用的用詞(terms),除有特別注明,通常具有每個用詞使用在此領域中、在此揭示的內容中與特殊內容中的平常意義。某些用以描述本揭示的用詞將于下或在此說明書的別處討論,以提供從業(yè)人員(practitioner)在有關本揭示的描述上額外的引導。在通篇說明書的任何地方的例子,包含在此所討論的任何用詞的例子的使用,僅是用以舉例說明,當然不限制本揭示或任何例示用詞的范圍與意義。同樣地,本揭示并不限于此說明書中所提出的各種實施例。在此所使用的用詞「實質上(substantially)」、「大約(around)」、「約(about) J或「近乎(approximately)」應大體上意味在給定值或范圍的20%以內,較佳是在10%以內。此外,在此所提供的數(shù)量可為近似的,因此意味著若無特別陳述,可以用詞「大約」、「約」或「近乎」加以表示。此外,若使用「電(性)耦接」或「電(性)連接」一詞在此是包含任何直接及間接的電氣連接手段。舉例而言,若文中描述一第一裝置電性耦接于一第二裝置,則代表該第一裝置可直接連接于該第二裝置,或通過其他裝置或連接手段間接地連接至該第二裝置。另外,若描述關于電訊號的傳輸、提供,本領域的技術人員應該可以了解電訊號的傳遞過程中可能伴隨衰減或其他非理想性的變化,但電訊號傳輸或提供的來源與接收端若無特別敘 明,實質上應視為同一訊號。舉例而言,若由電子電路的端點A傳輸(或提供)電訊號S給電子電路的端點B,其中可能經(jīng)過一晶體管開關的源漏極兩端和/或可能的雜散電容而產生電壓降,但此設計的目的若非刻意使用傳輸(或提供)時產生的衰減或其他非理想性的變化而達到某些特定的技術效果,電訊號S在電子電路的端點A與端點B應可視為實質上為同一訊號??闪私馊缭诖怂褂玫挠迷~「包含(comprising)」、「包含(including)」、「具有(having)」、「含有(containing)」、「包含(involving)」等等,為開放性的(open-ended),即意指包含但不限于。另外,本發(fā)明的任一實施例或申請專利范圍不須實現(xiàn)本發(fā)明所揭示的全部目的或優(yōu)點或特點。此外,摘要部分和標題僅是用來輔助專利文件搜尋只用,并非用來限制本發(fā)明的權利要求的范圍。下文依本發(fā)明移位寄存器電路及顯示器特舉實施例結合附圖詳細說明,但所提供的實施例并非用以限制本發(fā)明所涵蓋的范圍。請參考圖3,圖3為本發(fā)明第一實施例移位寄存器電路3000的示意圖,移位寄存器電路3000包含多級移位寄存器,每一級移位寄存器分別用以提供該級的調整前的掃描訊號N與調整后的掃描訊號Scan_N,在所述多級移位寄存器中,第N級移位寄存器300包含輸出單元320、輸入單元330、第一控制單元340、第一上拉單元350、第二上拉單元360及調整電路370。輸出單元320耦接于第N級移位寄存器300的控制端BI,用以接收第一時鐘脈沖CK,并根據(jù)第一時鐘脈沖CK及第N級寄存器300的控制端BI的電位于第N級移位寄存器300的第一輸出端301輸出調整前的第N級掃描訊號N。輸入單元330經(jīng)由第N級寄存器300的控制端BI耦接于輸出單元320,用以接收相異于第一時鐘脈沖CK的第二時鐘脈沖XCK及第(N-M)級移位寄存器提供的調整前的第(N-M)級掃描訊號(N-M),并調整前的第(N-M)級掃描訊號(N-M)與第二時鐘脈沖XCK控制第N級寄存器300的控制端BI的電位。第一控制單元340耦接于第N級寄存器300的控制端BI,用以接收低參考電壓VGL、高參考電壓VGH及第N級寄存器300的控制端BI的電位,并根據(jù)第N級寄存器300的控制端BI的電位控制第一控制單元340的輸出端Q的電位。第一上拉單元350耦接第一控制單元340的輸出端及第N級寄存器300的控制端BI,用以接收高參考電壓VGH及第一控制單元340的輸出端Q的電壓,并根據(jù)第一控制單元340輸出端Q的電壓控制第N級寄存器300的控制端BI的電位。第二上拉單元360耦接第一控制單元340的輸出端Q及輸出單元320,用以接收高參考電壓VGH,并根據(jù)第一控制單元340的輸出端Q電壓控制第一輸出端301的電位。調整電路370耦接于第一控制單元340的輸出端Q及第一輸出端301,用以接收調整前的第N級掃描訊號N、高參考電壓VGH、第二時鐘脈沖XCK、第一致能控制訊號EN及第二致能控制訊號EN_BAR,并根據(jù)調整前的第N級掃描訊號N及第一致能控制訊號EN于第N級移位寄存器300的第二輸出端302產生調整后的第N級掃描訊號Scan_N。在第一實施例中,N為正整數(shù),M為小于N的正整數(shù),而不特別限定其大小。例如,若M為1,則調整前的第(N-M)級掃描訊號(N-M)為調整前的第(N-I)級掃描訊號(N-I),代表第N級移位寄存器300是接收前一級移位寄存器輸出的掃描訊號;若M為2,則代表第N級移位寄存器300是接收前二級移位寄存器輸出的掃描訊號,以此類推,此外,若為第I級移位寄存器,通常依需要設置仿制的(Du_y)前級移位寄存器來提供第I級移位寄存器所需的前級訊號,而且這些仿制的移位寄存器通常不用以驅動像素,僅是提供后級移位寄存器訊號的目的而設置。亦即本發(fā)明的移位寄存器并不限定只能接收前一級移位寄存器提供的掃描訊號。 輸出單元320包含第一開關Ml及第十一開關Mil。第一開關Ml具有用以接收第一時鐘脈沖CK的第一端、用以輸出調整前的第N級掃描訊號N的第二端,及耦接于第N級寄存器300的控制端BI的控制端。第一開關Ml以及第十一開關Mll具有用以接收第一時鐘脈沖CK的第一端、用以輸出調整前的第N級掃描訊號N的第二端,及耦接于第N級寄存器300的控制端BI的控制端。第H 開關Mll與第一開關Ml是以并接(Parallel)的方式設置。雖然在本實施例中的舉例說明中,輸出單元320包含第一開關Ml及第十一開關Ml I,然而,本發(fā)明并不限制輸出單元320只能設置為包含二并接的開關,輸出單元320也可設置為包含更多數(shù)量并接的開關,或設置為只包含一開關。輸入單元330包含第二開關M2、第三開關M3及第四開關M4。第二開關M2具有第一端、用以接收第二時鐘脈沖XCK的控制端,及用以接收調整前的第(N-M)級掃描訊號(N-M)的第二端。第三開關M3具有耦接于第二開關M2的第一端的第一端、用以接收第二時鐘脈沖XCK的控制端,及耦接于第N級寄存器300的控制端BI的第二端。第四開關M4具有耦接于第N級移位寄存器300的第一輸出端301的第一端、稱接于第二開關M2的第一端的第二端,及耦接于第四開關M4的第一端的控制端。第一控制單元340包含開關組380及第五開關M5。開關組380具有控制端、用以接收低參考電壓VGL的第一端,及耦接于第一控制單元340的輸出端Q的第二端。第五開關M5具有耦接于開關組380的第二端的第一端、耦接于第N級寄存器300的控制端BI的控制端,及用以接收高參考電壓VGH的第二端。開關組380與第五開關M5可用以提供反向器(inverter)的功能,例如,輸入至第五開關M5的控制端的訊號,會在第五開關M5的第一端產生與第五開關M5的控制端的訊號反向的訊號。開關組380包含第十二開關M12及第十三開關M13。第十二開關M12具有用以接收低參考電壓VGL的第一端、用以接收低參考電壓VGL的控制端,及第二端。第十三開關M13具有耦接于第十二開關M12的第二端的第一端,用以接收低參考電壓VGL的控制端,及耦接于第五開關M5的第一端的第二端。第十二開關M12與第十三開關M13是以迭接(cascode)的方式設置。雖然在第一實施例中的舉例說明中,開關組380包含第十二開關M12及第十三開關M13,然而,本發(fā)明并不限制開關組380只能設置為包含二迭接的開關,開關組380也可設置為包含更多數(shù)量迭接的開關,或設置為只包含一開關。第一上拉單元350包含第十四開關M14及第十五開關M15。第十四開關M14具有第一端、耦接于第一控制單元340的輸出端Q的控制端,及用以接收高參考電壓VGH的第二端。第十五開關M15具有耦接于第N級寄存器300的控制端BI的第一端、耦接于第十四開關M14的控制端的控制端,及I禹接于第 十四開關M14的第一端的第二端。第十四開關M14與第十五開關M15是以迭接的方式設置。雖然在第一實施例中的舉例說明中,第一上拉單元350包含第十四開關M14及第十五開關M15,然而,本發(fā)明并不限制第一上拉單元350只能設置為包含二迭接的開關,第一上拉單元350也可設置為包含更多數(shù)量迭接的開關,或設置為只包含一開關。 第二上拉單元360包含第十六開關M16,第十六開關M16具有用以輸出調整前的第N級掃描訊號N的第一端、耦接于第一控制單元340的輸出端Q的控制端,及用以接收高參考電壓VGH的第二端。雖然在本實施例中,第二上拉單元360內的元件為包含第十六開關M16,但本發(fā)明不限于此,第二上拉單元360內的第十六開關M16亦可以其他元件置換,此外第二上拉單元360也可設置為包含更多開關。調整電路370包含第六開關M6、第七開關M7、第八開關M8、第九開關M9、第十開關MlO0第六開關M6具有第一端、用以接收第一致能訊號EN的控制端,及耦接于第N級移位寄存器300的第一輸出端301的第二端,第六開關M6的第二端用以接收調整前的第N級掃描訊號N。第七開關M7具有用以輸出調整后的第N級掃描訊號Scan_N的第一端、耦接于第一控制單元340的輸出端Q的控制端,及用以接收高參考電壓VGH的第二端。第八開關M8具有耦接于第七開關M7的第一端的第一端、用以接收第二時鐘脈沖XCK的控制端,及用以接收高參考電壓VGH的第二端。第九開關M9具有用以接收第二致能訊號EN_BAR的第一端、耦接于第六開關M6的第一端的控制端,及耦接于第七開關M7的第一端的第二端。第十開關MlO具有耦接于第七開關M7的第一端的第一端、用以接收第一致能訊號EN的控制端,及用以接收高參考電壓VGH的第二端。請一并參考圖3、圖4及圖5,圖4為將數(shù)級圖3的移位寄存器相互耦接的架構圖。第N級移位寄存器300至第(N+3)級移位寄存器600只間的耦接情形如圖4所示,移位寄存器300至600具有相對應的電路結構,第N級移位寄存器300的輸入單元330用以接收前一級移位寄存器所傳送的調整前的第(N-I)級掃描訊號(N-I),并于第一輸出端301輸出調整前的第N級掃描訊號N,及于第二輸出端302輸出調整后的第N級掃描訊號Scan_N ;第(N+1)級移位寄存器400的輸入單元430用以接收第N級移位寄存器300所傳送的調整前的第N級掃描訊號N,并于第一輸出端401輸出調整前的第(N+1)級掃描訊號(N+1),及于第二輸出端402輸出調整后的第(N+1)級掃描訊號Scan_(N+l);第(N+2)級移位寄存器500的輸入單元530用以接收第(N+1)級移位寄存器400所傳送的調整前的第(N+1)級掃描訊號(N+1),并于第一輸出端501輸出調整前的第(N+2)級掃描訊號(N+2),及于第二輸出端502輸出調整后的第(N+2)級掃描訊號Scan_(N+2);第(N+3)級移位寄存器600的輸入單元630用以接收第(N+2)級移位寄存器500所傳送的調整前的第(N+2)級掃描訊號(N+2),并于第一輸出端601輸出調整前的第(N+3)級掃描訊號(N+3)至下一級移位寄存器,及于第二輸出端602輸出調整后的第(N+3)級掃描訊號Scan_(N+3)。此外,每一級移位寄存器均接收第一時鐘脈沖CK、第二時鐘脈沖XCK、第一致能控制訊號EN及第二致能控制訊號EN_BAR,且每一級移位寄存器的第二輸出端可用以對顯示器中如圖I所述的驅動電路100提供輸入,例如圖4中第N級移位寄存器300的第二輸出端302、第(N+1)級移位寄存器400的第二輸出端402、第(N+2)級移位寄存器500的第二輸出端502及第(N+3)級移位寄存器600的第二輸出端602,可耦接至驅動電路100的第一開關Tl的控制端及第五開關T5的控制端,以提供輸入至驅動電路100。請注意,第N級移位寄存器300接收第一時鐘脈沖CK、第二時鐘脈沖XCK的方式與第(N+2)級移位寄存器500相同,且與第(N+1)級移位寄存器400相反,而第(N+2)級移位寄存器500接收第一時鐘脈沖CK、第二時鐘脈沖XCK的方式與第(N+3)級移位寄存器600相反,以此類推,例如在第N級移位寄存器300中,輸入單元330接收第二時鐘脈沖XCK且輸出單元320接收第一時鐘脈沖CK,但在第(N+1)級移位寄存器400中,輸入單元430接收第一時鐘脈沖CK且輸出單元420接收第二時鐘脈沖XCK。圖5為對應圖3、圖4的時序圖,如圖5所不,第一致能訊號EN第二致能訊號EN_BAR的邏輯相位可互為反相,且第一時鐘脈沖CK與第二時鐘脈沖XCK的邏輯相位可互為反相。當移位寄存器300接收到調整前的第(N-I)級掃描訊號(N-I)、第一時鐘脈沖CK、第二 時鐘脈沖XCK、第一致能訊號EN及第二致能訊號EN_BAR后,會在輸出單元320的第一開關Ml的第二端產生調整前的第N級掃描訊號N,并在第二輸出端302產生調整后的第N級掃描訊號Scan_N。不同于調整前的第N級掃描訊號N與調整前的第(N+1)級掃描訊號(N+1)在時序上仍有實質重迭的情形,調整后的第N級掃描訊號Scan_N與調整后的第(N+1)級掃描訊號Scan_(N+l)在時序上并無實質重迭的情形,因而避免了現(xiàn)有技術中如圖I所述OLED顯示器的驅動電路100中,第三開關T3同時在柵極端接收到起始訊號Vint及在源極端接收到數(shù)據(jù)訊號,而使OLED無法正確地發(fā)光的情形。此外,本實施例移位寄存器電路3000并不限定只能應用于OLED顯示器,且調整后的第(N+1)級掃描訊號Scan_(N+l)與調整后的第(N+2)級掃描訊號Scan_(N+2)、調整后的第(N+2)級掃描訊號Scan_(N+2)與調整后的第(N+3)級掃描訊號Scan_(N+3)在時序上也無實質重迭的情形。此外,請一并參考圖3與圖5,在時段SI時,由于第一時鐘脈沖CK、第二時鐘脈沖XCK分別為低電平與高電平,因此第二開關M2及第三開關M3會被關閉,且由于控制端BI在時段SI之前已被高參考電壓VGH拉到高電平,因此在時段SI時第五開關M5會被關閉,使控制端鎖存在高電平,并因而關閉第一開關Ml及第十一開關Mil。此時,輸出端Q會被低參考電壓VGL拉至低電平,因而開啟第十四開關M14、第十五開關M15及第十六開關M16,并使調整前的第N級掃描訊號N維持在高電平。另外,由于第一致能控制訊號EN是低電平,因而開啟第十開關M10,使調整后的第N級掃描訊號Scan_N被高參考電壓VGH拉至高電平,并據(jù)以輸出高電平的訊號。在時段S2時,由于第一時鐘脈沖CK、第二時鐘脈沖XCK分別為高電平與低電平,因此第二開關M2及第三開關M3會被開啟,而此時調整前的第(N-I)級掃描訊號(N-I)是低電平,所以控制端BI會被調整前的第(N-I)級掃描訊號(N-I)是高電平拉到低電平,因而開啟第五開關M5,且開啟第一開關Ml及第十一開關M11,使調整前的第N級掃描訊號N,輸出第一時鐘脈沖CK的高電平。此時,因為第五開關M5已被開啟,輸出端Q會被高參考電壓VGH拉至高電平,因而關閉第十四開關M14、第十五開關M15及第十六開關M16。另外,由于第一致能控制訊號EN是低電平,因而開啟第十開關M10,使調整后的第N級掃描訊號Scan_N被高參考電壓VGH維持在高電平,并據(jù)以輸出高電平的訊號。在時段S3時,由于第一時鐘脈沖CK、第二時鐘脈沖XCK分別為低電平與高電平,因此第二開關M2及第三開關M3會被關閉,且由于控制端BI在時段S2時已經(jīng)是低電平,因此在時段S3時第五開關M5會被開啟,并開啟第一開關Ml及第i^一開關M11,使調整前的第N級掃描訊號N被低參考電壓VGL拉至低電平。此時,輸出端Q因第五開關開啟,而保持在高參考電壓電平VGH,因而關閉第十四開關M14、第十五開關M15及第十六開關M16。另外,由于第一致能控制訊號EN是低電平,因而開啟第十開關M10,使調整后的第N級掃描訊號Scan_N被高參考電壓VGH拉至高電平,并據(jù)以輸出高電平的訊號。在時段S4時,由于第一時鐘脈沖CK、第二時鐘脈沖XCK分別為低電平與高電平,因此第二開關M2及第三開關M3會被關閉,且由于控制端BI在時段S3時已經(jīng)是低電平,因此在時段S4時第五開關M5會被開啟,并開啟第一開關Ml及第十一開關Ml I,使調整前的第N級掃描訊號N維持被低參考電壓VGL拉至低電平。此時,輸出端Q會被高參考電壓VGH拉至高電平,因而關閉第十四開關M14、第十五開關M15及第十六開關M16。另外,由于第一致 能控制訊號EN是高電平且第二致能控制訊號EN_BAR是低電平,因而關閉第十開關M10,但開啟第六開關M6,而使第九開關M9因為接收到低電平而被開啟,使調整后的第N級掃描訊號Scan_N被第二致能控制訊號EN_BAR拉至低電平,并據(jù)以輸出低電平的訊號。在時段S5時,由于第一時鐘脈沖CK、第二時鐘脈沖XCK分別為低電平與高電平,因此第二開關M2及第三開關M3會被關閉,且由于控制端BI在時段S4時已經(jīng)是低電平,因此在時段S5時第五開關M5會被開啟,并開啟第一開關Ml及第十一開關M11,使調整前的第N級掃描訊號N維持被低參考電壓VGL拉至低電平。此時,輸出端Q會被高參考電壓VGH拉至高電平,因而關閉第十四開關M14、第十五開關M15及第十六開關M16。另外,由于第一致能控制訊號EN是低電平,因而開啟第十開關M10,使調整后的第N級掃描訊號Scan_N被高參考電壓VGH拉至高電平,并據(jù)以輸出高電平的訊號。在時段S6時,由于第一時鐘脈沖CK、第二時鐘脈沖XCK分別為高電平與低電平,因此第二開關M2及第三開關M3會被開啟,而此時調整前的第(N-I)級掃描訊號(N-I)是高電平,所以控制端BI會被調整前的第(N-I)級掃描訊號(N-I)拉到高電平,因而關閉第五開關M5,且關閉第一開關Ml及第十一開關Mll。此時,因為第五開關M5已被開啟,輸出端Q會被低參考電壓VGL拉至低電平,因而開啟第十四開關M14、第十五開關M15及第十六開關M16,并使調整前的第N級掃描訊號N被高參考電壓拉至高電平。另外,由于第一致能控制訊號EN是低電平,因而開啟第十開關M10,使調整后的第N級掃描訊號Scan_N被高參考電壓VGH拉至高電平,并據(jù)以輸出高電平的訊號。本實施例后續(xù)的運作方式相似于以上時段SI至S6的運作方式,故不再贅述,且本實施例時段SI至S6的運作方式僅為舉例說明,并非用以限定本發(fā)明。請參考圖6,圖6為本發(fā)明第二實施例移位寄存器電路6000的示意圖。如圖6所示,移位寄存器電路6000與移位寄存器電路3000的差別在于,調整電路670還包含電容Cripp,電容Cripp耦接于第六開關M6的第一端與第二端之間,且其電容值可以大約介于50法拉(farad)與150法拉之間,電容Cripp用以降低第九開關M9的控制端因為第二致能訊號EN_BAR所造成的短時脈沖波形干擾(glitch)現(xiàn)象。因為第九開關M9的第一端用以接收第二致能訊號EN_BAR,其會使第九開關M9產生耦合電容,進而造成第九開關M9的控制端產生短時脈沖波形干擾現(xiàn)象。請參考圖7,圖7為本發(fā)明第三實施例包含第一實施例移位寄存器電路3000的顯示器7000的示意圖。如圖7所示,顯示器7000包含多個像素710、數(shù)據(jù)驅動器720、掃描驅動器730、訊號產生電路740及電源供應電路750。數(shù)據(jù)驅動器720耦接對應的多個像素710,用以提供像素710個別的顯示訊號。掃描驅動器730包含圖3的移位寄存器電路3000,且掃描驅動器730電性連接多個像素710,用以循序提供多個掃描訊號以控制每個像素710分別自數(shù)據(jù)驅動器720接收個別的顯示訊號,例如移位寄存器電路3000通過其內部的第(N+1)級移位寄存器400、第(N+2)級移位寄存器500、第(N+3)級移位寄存器600等移位寄存器分別提供調整后的第N級掃描訊號Scan_N、調整后的第(N+1)級掃描訊號Scan_(N+l)、調整后的第(N+2)級掃描訊號Scan_(N+2)、調整后的第(N+3)級掃描訊號Scan_(N+3)等掃描訊號至多個像素710,且上述調整后的掃描訊號的每一調整后的掃描訊號可用以作為多個掃描訊號中的一掃描訊號。訊號產生電路740包含第一時鐘脈沖輸出端742、第二時鐘脈沖輸出端744、第一致能訊號輸出端746及第二致能訊號輸出端748。第一時鐘脈沖輸出端·742用以提供第一時鐘脈沖CK,第二時鐘脈沖輸出端744用以提供相異于第一時鐘脈沖CK的第二時鐘脈沖XCK,第一致能訊號輸出端746用以提供第一致能訊號EN,且第二致能訊號輸出端748用以提供相異于第一致能訊號EN的第二致能訊號EN_BAR。電源供應電路750包含高參考電壓輸出端752,用以提供高參考電壓VGH,且包含低參考電壓輸出端754,用以提供低參考電壓VGL。移位寄存器電路3000耦接于訊號產生電路740、電源供應電路750,用以接收第一時鐘脈沖CK、第二時鐘脈沖XCK、第一致能訊號EN、第二致能訊號EN_BAR、高參考電壓VGH及低參考電壓VGL。雖然在第一實施例至第三實施例的舉例中,第一開關Ml至第十六開關M16是P型薄膜晶體管(p-type thin film transistor),然而本發(fā)明并不限于此,第一開關Ml至第十六開關M16亦可以互補式晶體管(CMOS)或N型(n-type)薄膜晶體管來取代,然而由于P型薄膜晶體管在制造工藝上較簡便并具有較高的成品率,且具備較佳的電子元件特性,例如電流對電壓曲線(I-V curve)及臨界電壓值(threshold voltage)的表現(xiàn)上便較N型薄膜晶體管為優(yōu)異。本發(fā)明的移位寄存器電路3000及顯示器7000中,由于第一開關Ml至第十六開關M16皆可為P型薄膜晶體管,因而可提升電路效能。綜上所述,通過利用本發(fā)明實施例移位寄存器電路3000,每一級移位寄存器所產生的調整后的掃描訊號與接收到的前M級移位寄存器提供的掃描訊號在時序上沒有實質上重迭,因此顯示器7000及應用本發(fā)明移位寄存器電路3000的顯示器可以正確地根據(jù)數(shù)據(jù)訊號顯示顏色。此外,由于移位寄存器電路3000及顯示器7000中可使用P型薄膜晶體管作為開關元件,因而可進一步提升電路效能。以上所述僅為本發(fā)明的較佳實施例,凡依本發(fā)明的權利要求所做的均等變化與修飾,皆應屬本發(fā)明的涵蓋范圍。
權利要求
1.ー種移位寄存器電路,該移位寄存器電路包含多級移位寄存器,每ー級移位寄存器分別用以提供該級的一調整前的掃描訊號與一調整后的掃描訊號,這些級移位寄存器的一第N級移位寄存器包含 ー輸出單兀,I禹接于該第N級移位寄存器的一寄存器控制端,用以接收一第一時鐘脈沖,并根據(jù)該第一時鐘脈沖及該寄存器控制端的電位,于該第N級移位寄存器的一第一輸出端輸出ー調整前的第N級掃描訊號; 一輸入單元,經(jīng)由該寄存器控制端耦接于該輸出単元,該輸入?yún)g元用以接收一相異于該第一時鐘脈沖的第二時鐘脈沖及用以接收這些級移位寄存器的一第(N-M)級移位寄存器所提供的一調整前的第(N-M)級掃描訊號,井根據(jù)該調整前的第(N-M)級掃描訊號與該第二時鐘脈沖控制該寄存器控制端的電位; 一第一控制單兀,稱接于該寄存器控制端,該第一控制單兀用以接收ー低參考電壓、一高參考電壓及該寄存器控制端的電位,井根據(jù)該寄存器控制端的電位控制該第一控制單元的ー輸出端的電位; 一第一上拉單元,耦接該第一控制單元的輸出端及該寄存器控制端,用以接收該高參考電壓及該第一控制單元的輸出端的電壓,并根據(jù)該第一控制單元的輸出端的電壓控制該寄存器控制端的電位; 一第二上拉單元,耦接該第一控制單元的輸出端及該輸出単元,用以接收該高參考電壓,并根據(jù)該第一控制單兀的輸出端的電壓控制該第N級移位寄存器的該第一輸出端的電位;及 ー調整電路,耦接于該第一控制單元的輸出端、該第N級移位寄存器的第一輸出端,用以接收該調整前的第N級掃描訊號、該高參考電壓、該第二時鐘脈沖、一第一致能控制訊號及一第二致能控制訊號,井根據(jù)該調整前的第N級掃描訊號、該第一致能控制訊號于該第N級移位寄存器的一第二輸出端產生ー調整后的第N級掃描訊號。
2.如權利要求I所述的移位寄存器電路,其中該輸出單兀包含一第一開關,具有一用以接收該第一時鐘脈沖的第一端,一用以輸出該調整前的第N級掃描訊號的第二端及ー率禹接于該寄存器控制端的控制端。
3.如權利要求2所述的移位寄存器電路,其中該輸出單元還包含一第i^一開關,具有ー用以接收該第一時鐘脈沖的第一端,一用以輸出該調整前的第N級掃描訊號的第二端及一耦接于該寄存器控制端的控制端。
4.如權利要求I所述的移位寄存器電路,其中該輸入?yún)g元包含 一第二開關,具有一第一端,一用以接收該第二時鐘脈沖的控制端,及一用以接收該調整前的第(N-M)級掃描訊號的第二端;一第三開關,具有ー耦接于該第二開關的第一端的第一端,一用以接收該第二時鐘脈沖的控制端,及一耦接于該寄存器控制端的第二端 '及一第四開關,具有一I禹接于該第N級移位寄存器的第一輸出端的第一端,一I禹接于該第二開關的第一端的第二端,及一耦接于該第四開關的第一端的控制端。
5.如權利要求I所述的移位寄存器電路,其中該第一控制單元包含 一開關組,具有一用以接收該低參考電壓的第一端及控制端,及ー耦接于該第一控制単元的輸出端的第二端;及一第五開關,具有ー耦接于該開關組的第二端的第一端,ー耦接于該寄存器控制端的控制端,及一用以接收該高參考電壓的第二端。
6.如權利要求5所述的移位寄存器電路,其中該開關組包含 一第十二開關,具有一用以接收該低參考電壓的第一端,一用以接收該低參考電壓的控制端,及一第二端;及 一第十三開關,具有ー耦接于該第十二開關的第二端的第一端,一用以接收該低參考電壓的控制端,及ー耦接于該第五開關的第一端的第二端。
7.如權利要求I所述的移位寄存器電路,其中該第一上拉單元包含 一第十四開關,具有一第一端,ー耦接于該第一控制單元的輸出端的控制端,及ー用以接收該高參考電壓的第二端;及 一第十五開關,具有一耦接于該寄存器控制端的第一端,ー耦接于該第十四開關的控制端的控制端,及ー耦接于該第十四開關的第一端的第二端。
8.如權利要求I所述的移位寄存器電路,其中該第二上拉單元具有一用以輸出該調整前的第N級掃描訊號的第一端,ー耦接于該第一控制單元的輸出端的控制端,及一用以接收該高參考電壓的第二端。
9.如權利要求I所述的移位寄存器電路,其中該調整電路包含 一第六開關,具有一第一端,一用以接收該第一致能訊號的控制端,及ー耦接于該第N級移位寄存器的第一輸出端的第二端; 一第七開關,具有一用以輸出該調整后的第N級掃描訊號的第一端,ー耦接于該第一控制單元的輸出端的控制端,及一用以接收該高參考電壓的第二端;一第八開關,具有ー耦接于該第七開關的第一端的第一端,一用以接收該第二時鐘脈沖的控制端,及一用以接收該高參考電壓的第二端; 一第九開關,具有一用以接收該第二致能訊號的第一端,一耦接于該第六開關的第一端的控制端,及一耦接于該第七開關的第一端的第二端;及 一第十開關,具有一耦接于該第七開關的第一端的第一端,一用以接收該第一致能訊號的控制端,及一用以接收該高參考電壓的第二端。
10.如權利要求9所述的移位寄存器電路,其中該調整電路另包含ー電容,耦接于該第六開關的第一端與第二端之間。
11.如權利要求I所述的移位寄存器電路,其中該第一致能訊號與該第二致能訊號的邏輯相位互為反相,且該第一時鐘脈沖與該第二時鐘脈沖的邏輯相位互為反相。
12.一種顯不器,包含 多個像素; 一數(shù)據(jù)驅動器,耦接對應的多個像素,用以提供這些像素個別的顯示訊號; 一訊號產生電路,包含 一第一時鐘脈沖輸出端,用以提供一第一時鐘脈沖; 一第二時鐘脈沖輸出端,用以提供一相異于該第一時鐘脈沖的第二時鐘脈沖; 一第一致能訊號輸出端,用以提供一第一致能訊號;及 一第二致能訊號輸出端,用以提供一相異于該第一致能訊號的第二致能訊號; 一電源供應電路,包含 一高參考電壓輸出端,用以提供一高參考電壓 '及 一低參考電壓輸出端,用以提供ー低參考電壓;及ー掃描驅動器,電性連接這些像素,用以提供多個掃描訊號以控制這些像素自該數(shù)據(jù)驅動器接收個別的顯示訊號,包含 一移位寄存器電路,包含多級移位寄存器,每ー級移位寄存器分別用以提供該級的一調整前的掃描訊號與一調整后的掃描訊號,其中該調整后的掃描訊號用以作為該多個掃描訊號其中之一,這些級移位寄存器的一第N級移位寄存器包含 ー輸出單兀,I禹接該第N級移位寄存器的一寄存器控制端及該第一時鐘脈沖輸出端,并根據(jù)該第一時鐘脈沖及該寄存器控制端的電位于該第N級移位寄存器的一第一輸出端輸出ー調整前的第N級掃描訊號; 一輸入單元,耦接于該第二時鐘脈沖輸出端,并經(jīng)由該寄存器控制端耦接于該輸出單元,該輸入?yún)g元用以接收該第二時鐘脈沖及這些級移位寄存器的一第(N-M)級移位寄存器提供的一調整前的第(N-M)級掃描訊號,井根據(jù)該調整前的第(N-M)級掃描訊號與該第二時鐘脈沖控制該寄存器控制端的電位; 一第一控制單兀,I禹接于該寄存器控制端、該低參考電壓輸出端及該高參考電壓輸出端,該第一控制單元用以根據(jù)該寄存器控制端的電位、該低參考電壓及該高參考電壓控制該第一控制單元的ー輸出端的電位; 一第一上拉單兀,I禹接該第一控制單兀的輸出端、該高參考電壓輸出端及該寄存器控制端,用以根據(jù)該第一控制單元的輸出端的電壓及該高參考電壓控制該寄存器控制端的電位; 一第二上拉單元,耦接該第一控制單元的輸出端、該高參考電壓輸出端及該輸出単元,用以根據(jù)該第一控制單元的輸出端的電壓及該高參考電壓控制該第N級移位寄存器的第ー輸出端的電位;及 ー調整電路,I禹接于該第一控制單兀的輸出端、該第N級移位寄存器的第一輸出端、該高參考電壓輸出端、該第一致能訊號輸出端、該第二致能訊號輸出端及該第二時鐘脈沖輸出端,用以根據(jù)該第一控制單元的輸出端的電壓、該調整前的第N級掃描訊號、該高參考電壓、該第一致能控制訊號、該第二致能控制訊號及該第二時鐘脈沖于該第N級移位寄存器的一第二輸出端產生ー調整后的第N級掃描訊號。
13.如權利要求12所述的顯示器,其中 該輸出単元包含一第一開關,具有ー耦接于該第一時鐘脈沖輸出端的第一端,ー耦接于該第N級移位寄存器的第一輸出端的第二端及一耦接于該寄存器控制端的控制端;該輸出單元另包含一第十一開關,具有ー耦接于該第一時鐘脈沖輸出端的第一端,一耦接于該第N級移位寄存器的第一輸出端的第二端及一耦接于該寄存器控制端的控制端;該輸入單元包含 一第二開關,具有一第一端,ー耦接于該第二時鐘脈沖輸出端的控制端,及一用以接收該調整前的第(N-M)級掃描訊號的第二端; 一第三開關,具有ー耦接于該第二開關的第一端的第一端,ー耦接于該第二時鐘脈沖輸出端的控制端,及一耦接于該寄存器控制端的第二端;及 一第四開關,具有一I禹接于該第N級移位寄存器的第一輸出端的第一端,一I禹接于該第二開關的第一端的第二端,及一耦接于該第四開關的第一端的控制端; 該第一控制單元包含ー開關組,具有一 I禹接于該低參考電壓輸出端的第一端,一 I禹接于該低參考電壓輸出端的控制端,及ー耦接于該第一控制單元的輸出端的第二端;及 一第五開關,具有ー耦接于該開關組的第二端的第一端,一耦接于該寄存器控制端的控制端,及ー耦接于該高參考電壓輸出端的第二端; 該開關組包含 一第十二開關,具有ー耦接于該低參考電壓輸出端的第一端及控制端,及一第二端;及一第十三開關,具有ー耦接于該第十二開關的第二端的第一端,ー耦接于該低參考電壓輸出端的控制端,及ー耦接于該第五開關的第一端的第二端; 該第一上拉單元包含 一第十四開關,具有一第一端,ー耦接于該第一控制單元的輸出端的控制端,及ー耦接于該高參考電壓輸出端的第二端;及 一第十五開關,具有一耦接于該寄存器控制端的第一端,ー耦接于該第十四開關的控制端的控制端,及ー耦接于該第十四開關的第一端的第二端; 該第二上拉單元具有ー耦接于該第N級移位寄存器的第一輸出端的第一端,一耦接于該第一控制單元的輸出端的控制端,及ー耦接于該高參考電壓輸出端的第二端; 該調整電路包含 一第六開關,具有一第一端,ー耦接于該第一致能訊號輸出端的控制端,及ー耦接于該第N級移位寄存器的第一輸出端的第二端; 一第七開關,具有ー耦接于該第N級移位寄存器的第二輸出端的第一端,ー耦接于該第一控制單元的輸出端的控制端,及ー耦接于該高參考電壓輸出端的第二端; 一第八開關,具有一耦接于該第七開關的第一端的第一端,ー耦接于該第二時鐘脈沖輸出端的控制端,及ー耦接于該高參考電壓輸出端的第二端; 一第九開關,具有ー耦接于該第二致能訊號輸出端的第一端,一耦接于該第六開關的第一端的控制端,及一耦接于該第七開關的第一端的第二端;及 一第十開關,具有一耦接于該第七開關的第一端的第一端,ー耦接于該第一致能訊號輸出端的控制端,及ー耦接于該高參考電壓輸出端的第二端; 該調整電路另包含ー電容,耦接于該第六開關的第一端與第二端之間;以及該第一致能訊號與該第二致能訊號的邏輯相位互為反相,且該第一時鐘脈沖與該第二時鐘脈沖的邏輯相位互為反相。
14.ー種移位寄存器,包含 一輸出單元,包含一第一開關,具有一用以接收一第一時鐘脈沖的第一端,一用以輸出一調整前的第N級掃描訊號的第二端,及ー耦接于該移位寄存器的一寄存器控制端的控制端; ー輸入單兀,包含 一第二開關,具有一第一端,一用以接收一反相于該第一時鐘脈沖的第二時鐘脈沖的控制端,及一用以接收一調整前的第(N-M)級掃描訊號的第二端; 一第三開關,具有ー耦接于該第二開關的第一端的第一端,一用以接收該第二時鐘脈沖的控制端,及一耦接于該寄存器控制端的第二端;及 一第四開關,具有一I禹接于該第一輸出端的第一端,一I禹接于該第二開關的第一端的第二端,及一耦接于該第四開關的第一端的控制端; 一第一控制單元,具有ー輸出端,該第一控制單元包含 一開關組,具有一用以接收一低參考電壓的第一端及控制端,及一第二端;及一第五開關,具有ー耦接于該開關組的第二端的第一端,一耦接于該寄存器控制端的控制端,及一用以接收該高參考電壓的第二端; 一第一上拉單元,用以上拉該寄存器控制端的電位,該第一上拉單元具有ー耦接于該寄存器控制端的第一端,一耦接于該第六開關的第一端的控制端,及一用以接收該高參考電壓的第二端; 一第二上拉單元,具有一用以輸出該調整前的第N級掃描訊號的第一端,ー耦接于該第一控制單元的輸出端的控制端,及一用以接收該高參考電壓的第二端;及ー調整電路,包含 一第六開關,具有一第一端,一用以接收一第一致能訊號的控制端,及ー耦接于該第N級移位寄存器的第一輸出端的第二端; 一第七開關,具有一用以輸出一調整后的第N級掃描訊號的第一端,一I禹接于該第一控制單元的輸出端的控制端,及一用以接收該高參考電壓的第二端; 一第八開關,具有一耦接于該第七開關的第一端的第一端,一用以接收該第二時鐘脈沖的控制端,及一用以接收該高參考電壓的第二端; 一第九開關,具有一用以接收一第二致能訊號的第一端,一耦接于該第六開關的第一端的控制端,及一耦接于該第七開關的第一端的第二端;及 一第十開關,具有一耦接于該第七開關的第一端的第一端,一用以接收該第一致能訊號的控制端,及一用以接收該高參考電壓的第二端。
全文摘要
本發(fā)明涉及移位寄存器電路、顯示器及移位寄存器。該移位寄存器電路包含多級移位寄存器。這些級移位寄存器的第N級移位寄存器包含輸出單元、輸入單元、控制單元、第一上拉單元、第二上拉單元及調整電路。該輸出單元用以輸出調整前的第N級掃描訊號。該輸入單元及該第一上拉單元用以控制寄存器控制端的電位。該控制單元用以接收低參考電壓、高參考電壓及該寄存器控制端的電位,并控制該控制單元的輸出端電位。該第二上拉單元用以控制該第N級移位寄存器的輸出端電位。該調整電路用以產生調整后的第N級掃描訊號。
文檔編號G11C19/28GK102760409SQ20121025343
公開日2012年10月31日 申請日期2012年7月20日 優(yōu)先權日2012年6月5日
發(fā)明者劉俊彥, 洪森全 申請人:友達光電股份有限公司