專利名稱:半導(dǎo)體存儲(chǔ)器件及其操作方法
技術(shù)領(lǐng)域:
本發(fā)明的示例性實(shí)施例涉及一種半導(dǎo)體存儲(chǔ)器件,更具體地,涉及一種執(zhí)行修復(fù)操作的半導(dǎo)體存儲(chǔ)器件。
背景技術(shù):
如果在制造半導(dǎo)體存儲(chǔ)器件時(shí)發(fā)現(xiàn)有缺陷的存儲(chǔ)器單元,則所述半導(dǎo)體存儲(chǔ)器件會(huì)被視為不良產(chǎn)品,并且如果因少數(shù)缺陷存儲(chǔ)器單元的存在而丟棄整個(gè)半導(dǎo)體存儲(chǔ)器件, 則會(huì)導(dǎo)致半導(dǎo)體存儲(chǔ)器件的成品率的下降。因此,半導(dǎo)體存儲(chǔ)器件還配備有保留的單位存儲(chǔ)器單元,用保留的單位存儲(chǔ)器單元來(lái)替換有缺陷的單位存儲(chǔ)器單元,使得半導(dǎo)體存儲(chǔ)器件即使存在有缺陷的單位存儲(chǔ)器單元也是可用的。如果半導(dǎo)體存儲(chǔ)器件中存在有缺陷的列,則可以執(zhí)行列修復(fù)操作以便用冗余列來(lái)替換有缺陷的列。同時(shí),為了增加數(shù)據(jù)輸入/輸出(I/O)速度,可以使用一種通過(guò)增加內(nèi)部數(shù)據(jù)線的數(shù)量而將存儲(chǔ)器陣列分成多個(gè)組的寬I/O (wide I/O)方法。根據(jù)所述寬I/O方法,由于即使相同的數(shù)據(jù)線由所述組所共用,也不會(huì)在所述組中使用冗余列,因此當(dāng)冗余列不足時(shí),可能會(huì)對(duì)一些組中的修復(fù)操作造成限制。
發(fā)明內(nèi)容
根據(jù)示例性實(shí)施例,在輸入數(shù)據(jù)之后或在輸出數(shù)據(jù)之前,執(zhí)行額外的修復(fù)操作,使得在寬I/O方法中不同的組可以共用冗余列。因此,可以提高修復(fù)操作的效率。根據(jù)本發(fā)明一個(gè)方面,一種半導(dǎo)體存儲(chǔ)器件包括第一存儲(chǔ)器組和第二存儲(chǔ)器組, 所述第一存儲(chǔ)器組和所述第二存儲(chǔ)器組每個(gè)都包括存儲(chǔ)器單元和冗余存儲(chǔ)器單元;分配給第一存儲(chǔ)器組的第一主頁(yè)緩沖器和分配給第二存儲(chǔ)器組的第二主頁(yè)緩沖器,其中第一主頁(yè)緩沖器和第二主頁(yè)緩沖器被配置成每個(gè)都儲(chǔ)存用于各個(gè)存儲(chǔ)器組的存儲(chǔ)器單元的編程操作或讀取操作的數(shù)據(jù);分配給第一存儲(chǔ)器組的至少一個(gè)第一冗余頁(yè)緩沖器和分配給第二存儲(chǔ)器組的至少一個(gè)第二冗余頁(yè)緩沖器,其中第一存儲(chǔ)器組的所述至少一個(gè)冗余頁(yè)緩沖器和第二存儲(chǔ)器組的所述至少一個(gè)冗余頁(yè)緩沖器每個(gè)都被配置成將用于各個(gè)存儲(chǔ)器組的缺陷列的數(shù)據(jù)儲(chǔ)存在各個(gè)存儲(chǔ)器組的至少一個(gè)冗余存儲(chǔ)器單元中;以及數(shù)據(jù)傳輸電路,所述數(shù)據(jù)傳輸電路被配置成在編程操作之前將數(shù)據(jù)從第一主頁(yè)緩沖器中與第一存儲(chǔ)器組的缺陷列相對(duì)應(yīng)的第一主頁(yè)緩沖器傳輸至所述至少一個(gè)第二冗余頁(yè)緩沖器,以及在讀取操作之后將所述至少一個(gè)第二冗余頁(yè)緩沖器的數(shù)據(jù)傳輸至與第一存儲(chǔ)器組的缺陷列相對(duì)應(yīng)的第一
5主頁(yè)緩沖器。根據(jù)本發(fā)明另一個(gè)方面,一種操作半導(dǎo)體存儲(chǔ)器件的方法包括以下步驟對(duì)第一存儲(chǔ)器組相對(duì)應(yīng)的第一主頁(yè)緩沖器和至少一個(gè)第一冗余頁(yè)緩沖器、以及對(duì)與第二存儲(chǔ)器組相對(duì)應(yīng)的第二主頁(yè)緩沖器和至少一個(gè)第二冗余頁(yè)緩沖器輸入數(shù)據(jù);當(dāng)?shù)谝淮鎯?chǔ)器組內(nèi)的缺陷列的數(shù)量大于第一存儲(chǔ)器組內(nèi)利用所述至少一個(gè)冗余頁(yè)緩沖器可修復(fù)的缺陷列的總數(shù)時(shí),將輸入至第一主頁(yè)緩沖器中與第一存儲(chǔ)器組的缺陷列相對(duì)應(yīng)的第一主頁(yè)緩沖器的數(shù)據(jù)傳輸至第二冗余頁(yè)緩沖器;以及執(zhí)行用于將第一主頁(yè)緩沖器和第二主頁(yè)緩沖器的數(shù)據(jù)、所述至少一個(gè)第一冗余頁(yè)緩沖器和所述至少一個(gè)第二冗余頁(yè)緩沖器的數(shù)據(jù)儲(chǔ)存在第一存儲(chǔ)器組和第二存儲(chǔ)器組的存儲(chǔ)器單元和冗余存儲(chǔ)器單元中的編程操作。根據(jù)本發(fā)明又一個(gè)方面,一種操作半導(dǎo)體存儲(chǔ)器件的方法包括以下步驟將從第一存儲(chǔ)器組讀取的數(shù)據(jù)儲(chǔ)存在第一主頁(yè)緩沖器和至少一個(gè)第一冗余頁(yè)緩沖器中,并將從第二存儲(chǔ)器組讀取的數(shù)據(jù)儲(chǔ)存在第二主頁(yè)緩沖器和至少一個(gè)第二冗余頁(yè)緩沖器中;當(dāng)?shù)谝淮鎯?chǔ)器組內(nèi)的缺陷列的總數(shù)大于第一存儲(chǔ)器組內(nèi)利用所述至少一個(gè)冗余頁(yè)緩沖器可修復(fù)的缺陷列的總數(shù)時(shí),用儲(chǔ)存在所述至少一個(gè)第二冗余頁(yè)緩沖器中的數(shù)據(jù)來(lái)替換儲(chǔ)存在第一主頁(yè)緩沖器之中與第一存儲(chǔ)器組的缺陷列相對(duì)應(yīng)的第一主頁(yè)緩沖器中的數(shù)據(jù);以及經(jīng)由第一內(nèi)部數(shù)據(jù)線輸出第一主頁(yè)緩沖器和所述至少一個(gè)第一冗余頁(yè)緩沖器的數(shù)據(jù),并經(jīng)由第二內(nèi)部數(shù)據(jù)線輸出第二主頁(yè)緩沖器和所述至少一個(gè)第二冗余頁(yè)緩沖器的數(shù)據(jù)。
圖1是說(shuō)明根據(jù)本發(fā)明第一示例性實(shí)施例的操作半導(dǎo)體存儲(chǔ)器件的方法的示意框圖;圖2A和圖2B是說(shuō)明根據(jù)本發(fā)明第一示例性實(shí)施例的操作半導(dǎo)體存儲(chǔ)器件的方法的流程圖;圖3A和圖;3B是說(shuō)明根據(jù)本發(fā)明第二示例性實(shí)施例的半導(dǎo)體存儲(chǔ)器件的電路圖; 以及圖4A和圖4B是說(shuō)明操作根據(jù)本發(fā)明第二示例性實(shí)施例的半導(dǎo)體存儲(chǔ)器件的方法的流程圖。
具體實(shí)施例方式下面將參考附圖詳細(xì)描述本發(fā)明的一些示例性實(shí)施例。提供附圖以使本領(lǐng)域普通技術(shù)人員能夠?qū)嵤┖褪褂帽景l(fā)明的實(shí)施例。圖1是說(shuō)明根據(jù)本發(fā)明第一示例性實(shí)施例的操作半導(dǎo)體存儲(chǔ)器件的方法的示意框圖,圖2A和2B是說(shuō)明根據(jù)本發(fā)明第一示例性實(shí)施例的操作半導(dǎo)體存儲(chǔ)器件的方法的流程圖。根據(jù)本發(fā)明的此示例性實(shí)施例的半導(dǎo)體存儲(chǔ)器件具有寬I/O結(jié)構(gòu)。寬I/O結(jié)構(gòu)是指在內(nèi)部安裝N條數(shù)據(jù)線DL,使得可以一次輸入或輸出大量數(shù)據(jù)以用于高速數(shù)據(jù)I/O操作的結(jié)構(gòu)。參見(jiàn)圖1,在本發(fā)明的此示例性實(shí)施例中,在內(nèi)部安裝4條數(shù)據(jù)線DLO至DL3,使得可以將存儲(chǔ)器陣列分成4個(gè)組Memory GroupO至Memory Group3。CN 102456415 A說(shuō)明書(shū)3/7 所述4個(gè)組中的一個(gè)與能夠輸入或輸出8比特?cái)?shù)據(jù)的數(shù)據(jù)線DL<7:0>耦接,并被配置成一次輸入或輸出1字節(jié)的數(shù)據(jù)。因此,當(dāng)將存儲(chǔ)器陣列和操作電路分成如本發(fā)明示例性實(shí)施例那樣的4個(gè)組時(shí),能夠一次輸入或輸出4個(gè)字節(jié)的數(shù)據(jù),從而可以執(zhí)行高速數(shù)據(jù) I/O操作。第一存儲(chǔ)器組Memory GroupO包括第一主陣列110<0>、第一冗余陣列120<0>、第一主頁(yè)緩沖器130<0>以及第一冗余頁(yè)緩沖器140<0>。第二存儲(chǔ)器組Memory Groupl包括第二主陣列110<1>、第二冗余陣列120<1>、第二主頁(yè)緩沖器130<1>以及第二冗余頁(yè)緩沖器140<1>。第三存儲(chǔ)器組Memory Group2包括第三主陣列110<2>、第三冗余陣列120<2>、第三主頁(yè)緩沖器130<2>以及第三冗余頁(yè)緩沖器140<2>。第四存儲(chǔ)器組Memory Group3包括第四主陣列110<3>、第四冗余陣列120<3>、第四主頁(yè)緩沖器130<3>以及第四冗余頁(yè)緩沖器140<3>。具有上述配置的半導(dǎo)體存儲(chǔ)器件的數(shù)據(jù)I/O方法描述如下。在根據(jù)本發(fā)明第一示例性實(shí)施例的操作半導(dǎo)體存儲(chǔ)器件的方法中,通過(guò)在當(dāng)輸入或輸出數(shù)據(jù)時(shí)確定是否實(shí)時(shí)地執(zhí)行修復(fù)操作,來(lái)執(zhí)行數(shù)據(jù)I/O操作。參見(jiàn)圖2A,首先,當(dāng)輸入數(shù)據(jù)時(shí),在步驟210中將外部數(shù)據(jù)儲(chǔ)存在主頁(yè)緩沖器130 或冗余頁(yè)緩沖器140中。也就是說(shuō),當(dāng)輸入的地址不是缺陷列地址時(shí),將數(shù)據(jù)儲(chǔ)存在主頁(yè)緩沖器130中。當(dāng)輸入的地址對(duì)應(yīng)于缺陷列地址時(shí),不將數(shù)據(jù)儲(chǔ)存在缺陷列的主頁(yè)緩沖器中, 而將數(shù)據(jù)儲(chǔ)存在冗余頁(yè)緩沖器140中。在步驟220中,將儲(chǔ)存在主頁(yè)緩沖器130中的數(shù)據(jù)編程到主陣列110的存儲(chǔ)器單元中,或者將儲(chǔ)存在冗余頁(yè)緩沖器140中的數(shù)據(jù)編程到冗余陣列120的存儲(chǔ)器單元中。參見(jiàn)圖2B,在步驟230中,當(dāng)輸出數(shù)據(jù)時(shí),由主頁(yè)緩沖器130讀取被編程在主陣列 110的存儲(chǔ)器單元中的數(shù)據(jù),或者由冗余頁(yè)緩沖器140讀取被編程在冗余陣列120的存儲(chǔ)器單元中的數(shù)據(jù)。在步驟240中,經(jīng)由數(shù)據(jù)線DL將儲(chǔ)存在主頁(yè)緩沖器130中的數(shù)據(jù)或儲(chǔ)存在冗余頁(yè)緩沖器140中的數(shù)據(jù)向外部輸出。在所述數(shù)據(jù)I/O方法中,當(dāng)輸入或輸出數(shù)據(jù)時(shí)實(shí)時(shí)地執(zhí)行修復(fù)操作。也就是說(shuō),在輸入缺陷列的地址且要對(duì)缺陷列的存儲(chǔ)器單元執(zhí)行編程操作的情況下,取而代之的是對(duì)與缺陷列相對(duì)應(yīng)的冗余列的存儲(chǔ)器單元執(zhí)行編程操作。當(dāng)測(cè)試存儲(chǔ)器件時(shí),可以將上述與冗余列和缺陷列之間的對(duì)應(yīng)關(guān)系相關(guān)的信息儲(chǔ)存在設(shè)置于存儲(chǔ)器件中的熔絲(fuse)或CAM 單元中。由于如上所述實(shí)時(shí)地執(zhí)行修復(fù)操作,因此當(dāng)輸入或輸出數(shù)據(jù)時(shí)要花費(fèi)與修復(fù)操作有關(guān)的確定時(shí)間。因此,I/O速度可能變慢,而且可能難以執(zhí)行不同組之間的修復(fù)操作。圖1示出要執(zhí)行的修復(fù)操作的范圍。也就是說(shuō),在所述寬I/O結(jié)構(gòu)中,不同的組不共用冗余列。當(dāng)一個(gè)組內(nèi)的冗余列不足時(shí),即使其他組中具有冗余列,也無(wú)法正確地執(zhí)行修復(fù)操作。這會(huì)導(dǎo)致修復(fù)操作的效率的降低??梢岳脭?shù)據(jù)線多路復(fù)用器來(lái)執(zhí)行這種不同組之間的修復(fù)操作。在多I/O方法中,為冗余陣列和冗余頁(yè)緩沖器安裝額外的數(shù)據(jù)線,并基于修復(fù)信息來(lái)選擇冗余數(shù)據(jù)線和主數(shù)據(jù)線,以便提高修復(fù)操作的效率。在此情況下,由于安裝了額外的冗余數(shù)據(jù)線,因此可能會(huì)增加芯片尺寸。選擇冗余數(shù)據(jù)線和主數(shù)據(jù)線的過(guò)程會(huì)花費(fèi)一些時(shí)間,數(shù)據(jù)I/O速度可能變低。再者,不能針對(duì)不同的列地址執(zhí)行修復(fù)操作。利用不同組的冗余列來(lái)執(zhí)行修復(fù)操作的方法描述如下。圖3A和圖;3B是說(shuō)明根據(jù)本發(fā)明第二示例性實(shí)施例的半導(dǎo)體存儲(chǔ)器件的電路圖, 圖4A和圖4B是說(shuō)明操作根據(jù)本發(fā)明第二示例性實(shí)施例的半導(dǎo)體存儲(chǔ)器件的方法的流程圖。參見(jiàn)圖3A和圖3B,根據(jù)本發(fā)明第二示例性實(shí)施例的半導(dǎo)體存儲(chǔ)器件包括存儲(chǔ)器組(例如,第一存儲(chǔ)器組301和第二存儲(chǔ)器組30 、第一主頁(yè)緩沖器310<0>至310<n-l>、 第一冗余頁(yè)緩沖器310<n>、第二主頁(yè)緩沖器320<0>至320<n-l>、第二冗余頁(yè)緩沖器320<n> 以及數(shù)據(jù)傳輸電路350。半導(dǎo)體存儲(chǔ)器件還可以包括電壓發(fā)生電路305以及列譯碼器330 和 340。電壓發(fā)生電路305將用于對(duì)存儲(chǔ)器單元進(jìn)行編程、讀取或擦除的操作電壓輸出至第一和第二存儲(chǔ)器組301和302的字線。具體地,當(dāng)對(duì)存儲(chǔ)器單元進(jìn)行編程或讀取時(shí),電壓發(fā)生電路305將用于對(duì)存儲(chǔ)器單元進(jìn)行編程或讀取的操作電壓(例如,Vpgm, Vpass及 Vread)輸出至第一和第二存儲(chǔ)器組301和302的字線。如在本發(fā)明的第一示例性實(shí)施例中,額外地在內(nèi)部安裝多個(gè)數(shù)據(jù)線,因此將存儲(chǔ)器陣列分成第二示例性實(shí)施例中的多個(gè)存儲(chǔ)器組。以下,為了便于描述,將描述將存儲(chǔ)器陣列和操作電路分成兩個(gè)組(即,第一存儲(chǔ)器組301和第二存儲(chǔ)器組30 的例子。第一存儲(chǔ)器組301和第二存儲(chǔ)器組302每個(gè)都包括存儲(chǔ)器單元和冗余存儲(chǔ)器單兀。第一主頁(yè)緩沖器310<0>至310<n-l>和第一冗余頁(yè)緩沖器310<n>耦接在第一存儲(chǔ)器組301與第一內(nèi)部數(shù)據(jù)線IO [7 0]及IOb [7 0]之間,并被配置成儲(chǔ)存用于存儲(chǔ)器單元和冗余存儲(chǔ)器單元的編程操作或讀取操作的數(shù)據(jù)。第二主頁(yè)緩沖器320<0>至320<n-l>和第二冗余頁(yè)緩沖器320<n>耦接在第二存儲(chǔ)器組302與第二內(nèi)部數(shù)據(jù)線10[15:8]及I0b[15:8]之間,并被配置成儲(chǔ)存用于存儲(chǔ)器單元和冗余存儲(chǔ)器單元的編程操作或讀取操作的數(shù)據(jù)。在頁(yè)緩沖器(S卩,第一主頁(yè)緩沖器310<0>至310<n-l>和第一冗余頁(yè)緩沖器 310<η 與第一內(nèi)部數(shù)據(jù)線(即,數(shù)據(jù)線IO[70]和反相數(shù)據(jù)線IOb[7:0])之間耦接有NMOS
晶體管。更具體地,第一 NMOS晶體管Nll耦接在第一主頁(yè)緩沖器310<0>與反相數(shù)據(jù)線 IOb [7 0]之間。第二 NMOS晶體管Ν12耦接在第一主頁(yè)緩沖器310<0>與數(shù)據(jù)線IO [7 0]之間。第三NMOS晶體管Ν13耦接在第一主頁(yè)緩沖器310<η-1>與反相數(shù)據(jù)線IOb [7:0]之間。 第四NMOS晶體管附4耦接在第一主頁(yè)緩沖器310<η-1>與數(shù)據(jù)線IO[7:0]之間。第五NMOS 晶體管Ν15耦接在第一冗余頁(yè)緩沖器310<η>與反相數(shù)據(jù)線IOb [7:0]之間。第六NMOS晶體管Ν16耦接在第一冗余頁(yè)緩沖器310<η>與數(shù)據(jù)線10[7:0]之間。在頁(yè)緩沖器(S卩,第二主頁(yè)緩沖器320<0>至320<η-1>和第二冗余頁(yè)緩沖器 320<η 與第二內(nèi)部數(shù)據(jù)線(即,數(shù)據(jù)線10[15:8]和反相數(shù)據(jù)線IOb[158])之間耦接有 NMOS晶體管。它們與上述NMOS晶體管以及第一緩沖器和內(nèi)部數(shù)據(jù)線具有相同的結(jié)構(gòu),因此不再贅述。
第一 NMOS晶體管mi的柵極與第二 NMOS晶體管W2的柵極耦接、第三NMOS晶體管W3的柵極與第四NMOS晶體管W4的柵極耦接、第五NMOS晶體管W5的柵極與第六NMOS 晶體管me的柵極耦接,并分別被提供了列譯碼器330所產(chǎn)生的列選擇信號(hào)CSO至CSn-1 及RCS。因此,當(dāng)接收到列選擇信號(hào)CSO至CSn-I及RCS時(shí),晶體管導(dǎo)通,因此頁(yè)緩沖器與數(shù)據(jù)線10[7:0]和反相數(shù)據(jù)線I0b[7:0]耦接。使用數(shù)據(jù)線10[7:0]和反相數(shù)據(jù)線I0b[7:0] 的原因是即使當(dāng)輸入和輸出的數(shù)據(jù)的電平不清楚,也可以通過(guò)在數(shù)據(jù)線10[7:0]和反相數(shù)據(jù)線I0b[7:0]中儲(chǔ)存數(shù)據(jù)的電平及其反相電平來(lái)分清數(shù)據(jù)的電平。數(shù)據(jù)傳輸電路350在編程操作之前將儲(chǔ)存在缺陷列所屬的第一主頁(yè)緩沖器 310<n-l>中的數(shù)據(jù)傳輸至第二冗余頁(yè)緩沖器320<n>,或者在讀取操作之后、輸出數(shù)據(jù)之前將儲(chǔ)存在第二冗余頁(yè)緩沖器320<n>中的數(shù)據(jù)傳輸至缺陷列所屬的第一主頁(yè)緩沖器 310<n-l>。數(shù)據(jù)傳輸電路350包括第一數(shù)據(jù)I/O電路DIO 352、第二數(shù)據(jù)I/O電路DIO 353、 數(shù)據(jù)線多路復(fù)用器DL Mux 354以及內(nèi)部數(shù)據(jù)傳輸電路356。第一數(shù)據(jù)I/O電路352耦接在第一內(nèi)部數(shù)據(jù)線IO[7:0]及IOb [7:0]與第一數(shù)據(jù)線DL[7:0]之間。第一數(shù)據(jù)I/O電路352被配置成感測(cè)儲(chǔ)存在缺陷列的第一主頁(yè)緩沖器 310<n-l>中的數(shù)據(jù),并將感測(cè)的數(shù)據(jù)傳輸至第一數(shù)據(jù)線DL[7:0],或者被配置成將經(jīng)由第一數(shù)據(jù)線DL[7:0]接收的數(shù)據(jù)傳輸至缺陷列的第一主頁(yè)緩沖器310<n-l>。第二數(shù)據(jù)I/O電路353耦接在第二內(nèi)部數(shù)據(jù)線IO [15 8]及IOb [15 8]與第二數(shù)據(jù)線DL[15:8]之間。第二數(shù)據(jù)I/O電路353被配置成將經(jīng)由第二數(shù)據(jù)線DL[15:8]接收的數(shù)據(jù)傳輸至第二冗余頁(yè)緩沖器320<n>,或者被配置成感測(cè)儲(chǔ)存在第二冗余頁(yè)緩沖器320<n> 中的數(shù)據(jù),并將感測(cè)的數(shù)據(jù)傳輸至第二數(shù)據(jù)線DL [ 15 8]。數(shù)據(jù)線多路復(fù)用器3M耦接在第一和第二數(shù)據(jù)線DL[7:0]和DL[15:8]與全局?jǐn)?shù)據(jù)線⑶L[7:0]之間。數(shù)據(jù)線多路復(fù)用器3M被配置成響應(yīng)于組選擇信號(hào)而將從第一數(shù)據(jù) I/O電路352或第二數(shù)據(jù)I/O電路353接收的數(shù)據(jù)傳輸至全局?jǐn)?shù)據(jù)線⑶L [7:0],或?qū)⒔?jīng)由全局?jǐn)?shù)據(jù)線⑶L[7:0]接收的數(shù)據(jù)傳輸至第一數(shù)據(jù)I/O電路352或第二數(shù)據(jù)I/O電路353。內(nèi)部數(shù)據(jù)傳輸電路356被配置成響應(yīng)于數(shù)據(jù)傳輸信號(hào)DTRAN而儲(chǔ)存從數(shù)據(jù)線多路復(fù)用器3M接收的數(shù)據(jù),以及將儲(chǔ)存的數(shù)據(jù)傳輸至數(shù)據(jù)線多路復(fù)用器354,以便將從第一數(shù)據(jù)I/O電路352接收的數(shù)據(jù)傳輸至第二數(shù)據(jù)I/O電路353,以及將從第二數(shù)據(jù)I/O電路353 接收的數(shù)據(jù)傳輸至第一數(shù)據(jù)I/O電路352。內(nèi)部數(shù)據(jù)傳輸電路356可以包括用于儲(chǔ)存從數(shù)據(jù)線多路復(fù)用器邪4接收的數(shù)據(jù)的寄存器(未示出)。可以通過(guò)控制電路(未示出)來(lái)產(chǎn)生組選擇信號(hào)或數(shù)據(jù)傳輸信號(hào)DTRAN。在本發(fā)明的此示例性實(shí)施例中,為了便于描述,使用多個(gè)列譯碼器。然而,第一存儲(chǔ)器組301和第二存儲(chǔ)器組302可以共用列譯碼器。按以上構(gòu)造的半導(dǎo)體存儲(chǔ)器件的數(shù)據(jù)I/O方法描述如下。在操作根據(jù)本發(fā)明第二示例性實(shí)施例的半導(dǎo)體存儲(chǔ)器件的方法中,不在數(shù)據(jù)輸入和輸出操作的同時(shí)執(zhí)行修復(fù)操作,而是在例如輸入數(shù)據(jù)之后和輸出數(shù)據(jù)之前單獨(dú)地執(zhí)行修復(fù)操作。也就是說(shuō),在將數(shù)據(jù)輸入至第一主頁(yè)緩沖器之后將數(shù)據(jù)編程到存儲(chǔ)器單元中之
9前,執(zhí)行將儲(chǔ)存在缺陷列的第一主頁(yè)緩沖器中的數(shù)據(jù)傳輸至第二冗余頁(yè)緩沖器的操作。另夕卜,在頁(yè)緩沖器讀取被編程在存儲(chǔ)器單元中的數(shù)據(jù)之后輸出所述數(shù)據(jù)之前,執(zhí)行將儲(chǔ)存在第二冗余頁(yè)緩沖器中的數(shù)據(jù)傳輸至缺陷列的第一主頁(yè)緩沖器的額外的修復(fù)操作。參見(jiàn)圖3A和圖4A,在通過(guò)增加內(nèi)部數(shù)據(jù)線的數(shù)量以及將存儲(chǔ)器陣列分組成共用一個(gè)數(shù)據(jù)線的多個(gè)組來(lái)輸入或輸出數(shù)據(jù)的寬I/O方法中,當(dāng)輸入數(shù)據(jù)時(shí),首先將數(shù)據(jù)輸入至耦接在第一存儲(chǔ)器組301與第一內(nèi)部數(shù)據(jù)線10[7:0]及I0b[7:0]之間的第一主頁(yè)緩沖器310<0>至310<n-l>和第一冗余頁(yè)緩沖器310<n>,以及將數(shù)據(jù)輸入至耦接在第二存儲(chǔ)器組302與第二內(nèi)部數(shù)據(jù)線10[15:8]及I0b[15:8]之間的第二主頁(yè)緩沖器320<0>至 320<n-l>和第二冗余頁(yè)緩沖器320<n> (①及步驟410)。接下來(lái),在步驟420中,將輸入至缺陷列的第一主頁(yè)緩沖器310<n-l>的數(shù)據(jù)傳輸至第二冗余頁(yè)緩沖器320<n>。當(dāng)測(cè)試半導(dǎo)體存儲(chǔ)器件時(shí),可以確認(rèn)缺陷列的數(shù)量及地址以及冗余列的數(shù)量。因此,當(dāng)測(cè)試半導(dǎo)體存儲(chǔ)器件時(shí),可以將與缺陷列的數(shù)量及地址、冗余列的數(shù)量以及對(duì)應(yīng)于缺陷列的冗余列的地址相關(guān)的信息預(yù)先儲(chǔ)存在熔絲或CAM單元中?;谝陨系男畔ⅲ绻谝淮鎯?chǔ)器組301中的缺陷列的數(shù)量大于第一存儲(chǔ)器組 301中的冗余列的數(shù)量,則如上述利用屬于另一組的冗余列來(lái)執(zhí)行修復(fù)操作。例如,可以利用第二存儲(chǔ)器組302的冗余頁(yè)緩沖器來(lái)僅僅對(duì)超出第一存儲(chǔ)器組301中使用第一存儲(chǔ)器組 301的冗余頁(yè)緩沖器可修復(fù)的冗余列數(shù)量的那些列執(zhí)行修復(fù)操作。更具體地,響應(yīng)于列譯碼器330的列選擇信號(hào)CSn-I,經(jīng)由第一數(shù)據(jù)I/O電路352 及第一數(shù)據(jù)線DL[7:0]將儲(chǔ)存在第一存儲(chǔ)器組301的第一主頁(yè)緩沖器310<n-l>中的超出數(shù)量的缺陷列的數(shù)據(jù)輸出至全局?jǐn)?shù)據(jù)線GDL[7:0](②)。響應(yīng)于列譯碼器340的列選擇信號(hào)RCS,將所述輸出的數(shù)據(jù)經(jīng)由第二數(shù)據(jù)線DL[15:8]及第二數(shù)據(jù)I/O電路353傳輸至第二存儲(chǔ)器組302的第二冗余頁(yè)緩沖器320<n> (③)。接下來(lái),執(zhí)行用于將輸入至第一主頁(yè)緩沖器310<0>至310<n-l>和第二主頁(yè)緩沖器320<0>至320<n-l>、以及第一冗余頁(yè)緩沖器310<n>和第二冗余頁(yè)緩沖器320<n>的數(shù)據(jù)儲(chǔ)存在第一存儲(chǔ)器組301和第二存儲(chǔ)器組302的存儲(chǔ)器單元和冗余存儲(chǔ)器單元中的編程操作(④,步驟430)。如果第一存儲(chǔ)器組301中的缺陷列的數(shù)量小于第一存儲(chǔ)器組301中的冗余列的數(shù)量,則如根據(jù)本發(fā)明第一示例性實(shí)施例的操作半導(dǎo)體存儲(chǔ)器件的方法那樣,可以不將數(shù)據(jù)輸入至缺陷列的第一主頁(yè)緩沖器310<n-l>,而是可以將數(shù)據(jù)直接輸入至第一冗余頁(yè)緩沖器 310<n>。在一個(gè)替代的實(shí)施例中,如在第二示例性實(shí)施例中那樣,可以將數(shù)據(jù)輸入至缺陷列的第一主頁(yè)緩沖器310<n-l>,然后再傳輸至第一冗余頁(yè)緩沖器310<n>。參見(jiàn)圖;3B和圖4B,當(dāng)輸出數(shù)據(jù)時(shí),首先將從第一存儲(chǔ)器組301讀取的數(shù)據(jù)儲(chǔ)存在第一主頁(yè)緩沖器310<0>至310<n-l>和第一冗余頁(yè)緩沖器310<n>中,并且將從第二存儲(chǔ)器組302讀取的數(shù)據(jù)儲(chǔ)存在第二主頁(yè)緩沖器320<0>至320<n-l>和第二冗余頁(yè)緩沖器320<n> 中(①,步驟440)。接下來(lái),在步驟450中,用儲(chǔ)存在第二冗余頁(yè)緩沖器320<n>中的數(shù)據(jù)來(lái)替換儲(chǔ)存在缺陷列的第一主頁(yè)緩沖器310<n-l>中的數(shù)據(jù)。
在此,讀取操作包括與編程操作無(wú)關(guān)的獨(dú)立的讀取操作。當(dāng)根據(jù)本發(fā)明第二示例性實(shí)施例在編程操作后執(zhí)行讀取操作時(shí),可能會(huì)沒(méi)有數(shù)據(jù)儲(chǔ)存在缺陷列的第一主頁(yè)緩沖器 310<n-l>中。因此,儲(chǔ)存在第二冗余頁(yè)緩沖器310<n>中的數(shù)據(jù)可以僅傳輸至缺陷列的第一主頁(yè)緩沖器310<n-l>。更具體地,響應(yīng)于列譯碼器340的列選擇信號(hào)RCS,經(jīng)由第二數(shù)據(jù)I/O電路353和第二數(shù)據(jù)線DL[15:8]將儲(chǔ)存在第二存儲(chǔ)器組302的第二冗余頁(yè)緩沖器320<n>中的數(shù)據(jù)輸出至全局?jǐn)?shù)據(jù)線⑶L [7:0](②)。響應(yīng)于列譯碼器330的列選擇信號(hào)CSn-I,經(jīng)由第一數(shù)據(jù)線DL[7:0]和第一數(shù)據(jù)I/O電路352將所述輸出的數(shù)據(jù)傳輸至第一存儲(chǔ)器組301的缺陷列的第一主頁(yè)緩沖器310<n-l> (③)。接下來(lái),經(jīng)由第一內(nèi)部數(shù)據(jù)線10[7:0]和I0b[7:0]輸出儲(chǔ)存在第一主頁(yè)緩沖器310<0>至310<n-l>及第一冗余頁(yè)緩沖器310<n>中的數(shù)據(jù),以及經(jīng)由第二內(nèi)部數(shù)據(jù)線 IO[15:8]和IOb [15:8]輸出儲(chǔ)存在第二主頁(yè)緩沖器320<0>至320<n-l>和第二冗余頁(yè)緩沖器320<n>中的數(shù)據(jù)(④,步驟460)。如果第一存儲(chǔ)器組301中的缺陷列的數(shù)量小于第一存儲(chǔ)器組301中的冗余列的數(shù)量,則可以用儲(chǔ)存在第一冗余頁(yè)緩沖器310<n>中的數(shù)據(jù)來(lái)替換儲(chǔ)存在缺陷列的第一主頁(yè)緩沖器310<n-l>中的數(shù)據(jù)。依照根據(jù)本發(fā)明第二示例性實(shí)施例的如上所述的操作半導(dǎo)體存儲(chǔ)器件的方法,當(dāng)輸入或輸出數(shù)據(jù)時(shí),可以不同時(shí)地執(zhí)行修復(fù)操作。因此,可提高數(shù)據(jù)I/O速度,并且可在不同組之間執(zhí)行修復(fù)操作。然而,可能因修復(fù)操作而增加編程時(shí)間及讀取時(shí)間。例如,假設(shè)冗余列的數(shù)量是100,可能花費(fèi)20μ s(等于100X (100ns+100ns))來(lái)用于在存儲(chǔ)器組之間傳輸缺陷列的數(shù)據(jù),其中用于修復(fù)存儲(chǔ)器列的每個(gè)冗余列的存取要花費(fèi)額外的200ns來(lái)用于輸入數(shù)據(jù)(IOOns)和輸出數(shù)據(jù)(100ns)。然而,上述時(shí)間量不顯著,因?yàn)榇蟛糠执鎯?chǔ)器件的編程時(shí)間和讀取時(shí)間每個(gè)都是數(shù)百或數(shù)十μ s。在本發(fā)明的另一個(gè)示例性實(shí)施例中,可以執(zhí)行下面的方法來(lái)減少上述時(shí)間??梢岳酶鶕?jù)本發(fā)明第一示例性實(shí)施例的數(shù)據(jù)I/O方法來(lái)執(zhí)行同一組內(nèi)的修復(fù)操作,以及可以利用根據(jù)本發(fā)明第二示例性實(shí)施例的數(shù)據(jù)I/O方法來(lái)執(zhí)行不同的組之間的修復(fù)操作。在此情況下,可以進(jìn)一步減少修復(fù)操作所花費(fèi)的數(shù)據(jù)傳輸時(shí)間。本發(fā)明的示例性實(shí)施例不僅可以利用所述裝置和方法來(lái)實(shí)施,而且還可以利用實(shí)現(xiàn)與本發(fā)明示例性實(shí)施例的結(jié)構(gòu)相對(duì)應(yīng)的功能的程序、或儲(chǔ)存所述程序的記錄媒介來(lái)實(shí)施。本領(lǐng)域普通技術(shù)人員可以根據(jù)以上的示例性實(shí)施例的描述容易地實(shí)現(xiàn)本發(fā)明的實(shí)施方式。如上所述,本發(fā)明的示例性實(shí)施例的優(yōu)點(diǎn)在于它們能提高修復(fù)操作的效率和提高數(shù)據(jù)I/O速度。也就是,當(dāng)輸入數(shù)據(jù)時(shí),在輸入數(shù)據(jù)之后,分開(kāi)地執(zhí)行讀取儲(chǔ)存在缺陷列的頁(yè)緩沖器中的數(shù)據(jù)以及將數(shù)據(jù)傳輸至相關(guān)的冗余列的操作。當(dāng)輸出數(shù)據(jù)時(shí),在輸出數(shù)據(jù)之前分開(kāi)地執(zhí)行讀取儲(chǔ)存在冗余頁(yè)緩沖器中的數(shù)據(jù)以及將數(shù)據(jù)傳輸至缺陷列的相關(guān)的頁(yè)緩沖器的操作。因此,可以提高修復(fù)操作的效率,因?yàn)樵趯扞/O方法中不同的組可以共用冗余列。本發(fā)明的示例性實(shí)施例可應(yīng)用于所有執(zhí)行修復(fù)操作的半導(dǎo)體存儲(chǔ)器件。
權(quán)利要求
1.一種半導(dǎo)體存儲(chǔ)器件,包括第一存儲(chǔ)器組和第二存儲(chǔ)器組,所述第一存儲(chǔ)器組和所述第二存儲(chǔ)器組每個(gè)都包括存儲(chǔ)器單元和冗余存儲(chǔ)器單元;分配給所述第一存儲(chǔ)器組的第一主頁(yè)緩沖器和分配給所述第二存儲(chǔ)器組的第二主頁(yè)緩沖器,其中,所述第一主頁(yè)緩沖器和所述第二主頁(yè)緩沖器被配置成每個(gè)都儲(chǔ)存用于各個(gè)存儲(chǔ)器組的存儲(chǔ)器單元的編程操作或讀取操作的數(shù)據(jù);分配給所述第一存儲(chǔ)器組的至少一個(gè)第一冗余頁(yè)緩沖器和分配給所述第二存儲(chǔ)器組的至少一個(gè)第二冗余頁(yè)緩沖器,其中,所述第一存儲(chǔ)器組的所述至少一個(gè)冗余頁(yè)緩沖器和所述第二存儲(chǔ)器組的所述至少一個(gè)冗余頁(yè)緩沖器每個(gè)都被配置成將用于各個(gè)存儲(chǔ)器組的缺陷列的數(shù)據(jù)儲(chǔ)存在各個(gè)存儲(chǔ)器組的至少一個(gè)冗余存儲(chǔ)器單元中;以及數(shù)據(jù)傳輸電路,所述數(shù)據(jù)傳輸電路被配置成在所述編程操作之前將數(shù)據(jù)從所述第一主頁(yè)緩沖器中與所述第一存儲(chǔ)器組的缺陷列相對(duì)應(yīng)的第一主頁(yè)緩沖器傳輸至所述至少一個(gè)第二冗余頁(yè)緩沖器,以及在所述讀取操作之后將所述至少一個(gè)第二冗余頁(yè)緩沖器的數(shù)據(jù)傳輸至與所述第一存儲(chǔ)器組的缺陷列相對(duì)應(yīng)的所述第一主頁(yè)緩沖器。
2.如權(quán)利要求1所述的半導(dǎo)體存儲(chǔ)器件,其中,所述第一主頁(yè)緩沖器和所述至少一個(gè)第一冗余頁(yè)緩沖器耦接在所述第一存儲(chǔ)器組與第一內(nèi)部數(shù)據(jù)線之間,所述第二主頁(yè)緩沖器和所述至少一個(gè)第二冗余頁(yè)緩沖器耦接在所述第二存儲(chǔ)器組與第二內(nèi)部數(shù)據(jù)線之間。
3.如權(quán)利要求2所述的半導(dǎo)體存儲(chǔ)器件,其中,所述數(shù)據(jù)傳輸電路包括第一數(shù)據(jù)I/O電路,所述第一數(shù)據(jù)I/O電路耦接在所述第一內(nèi)部數(shù)據(jù)線與第一數(shù)據(jù)線之間,被配置成感測(cè)與所述第一存儲(chǔ)器組的缺陷列相對(duì)應(yīng)的所述第一主頁(yè)緩沖器的數(shù)據(jù)并將感測(cè)的數(shù)據(jù)傳輸至所述第一數(shù)據(jù)線,以及被配置成將經(jīng)由所述第一數(shù)據(jù)線接收的數(shù)據(jù)傳輸至與所述第一存儲(chǔ)器組的缺陷列相對(duì)應(yīng)的第一主頁(yè)緩沖器;第二數(shù)據(jù)I/O電路,所述第二數(shù)據(jù)I/O電路耦接在所述第二內(nèi)部數(shù)據(jù)線與第二數(shù)據(jù)線之間,被配置成將經(jīng)由所述第二數(shù)據(jù)線接收的數(shù)據(jù)傳輸至所述至少一個(gè)第二冗余頁(yè)緩沖器,以及被配置成感測(cè)所述至少一個(gè)第二冗余頁(yè)緩沖器的數(shù)據(jù)并將感測(cè)的數(shù)據(jù)傳輸至所述第二數(shù)據(jù)線;數(shù)據(jù)線多路復(fù)用器,所述數(shù)據(jù)線多路復(fù)用器耦接在所述第一和第二數(shù)據(jù)線與全局?jǐn)?shù)據(jù)線之間,被配置成響應(yīng)于組選擇信號(hào)將所述第一數(shù)據(jù)I/O電路或所述第二數(shù)據(jù)I/O電路的數(shù)據(jù)傳輸至所述全局?jǐn)?shù)據(jù)線,以及將經(jīng)由所述全局?jǐn)?shù)據(jù)線接收的數(shù)據(jù)傳輸至所述第一數(shù)據(jù) I/O電路或所述第二數(shù)據(jù)I/O電路;以及內(nèi)部數(shù)據(jù)傳輸電路,所述內(nèi)部數(shù)據(jù)傳輸電路被配置成響應(yīng)于數(shù)據(jù)傳輸信號(hào)而儲(chǔ)存所述數(shù)據(jù)線多路復(fù)用器的數(shù)據(jù),以及將儲(chǔ)存的所述數(shù)據(jù)線多路復(fù)用器的數(shù)據(jù)傳輸至所述數(shù)據(jù)線多路復(fù)用器,其中,所述第一數(shù)據(jù)I/O電路的數(shù)據(jù)被傳輸至所述第二數(shù)據(jù)I/O電路,所述第二數(shù)據(jù)I/O電路的數(shù)據(jù)被傳輸至所述第一數(shù)據(jù)I/O電路。
4.一種操作半導(dǎo)體存儲(chǔ)器件的方法,包括以下步驟向與第一存儲(chǔ)器組相對(duì)應(yīng)的第一主頁(yè)緩沖器和至少一個(gè)第一冗余頁(yè)緩沖器、以及與第二存儲(chǔ)器組相對(duì)應(yīng)的第二主頁(yè)緩沖器和至少一個(gè)第二冗余頁(yè)緩沖器輸入數(shù)據(jù);當(dāng)所述第一存儲(chǔ)器組內(nèi)的缺陷列的數(shù)量大于所述第一存儲(chǔ)器組內(nèi)利用所述至少一個(gè)冗余頁(yè)緩沖器可修復(fù)的缺陷列的總數(shù)時(shí),將輸入至所述第一主頁(yè)緩沖器中的與所述第一存儲(chǔ)器組的缺陷列相對(duì)應(yīng)的第一主頁(yè)緩沖器的數(shù)據(jù)傳輸至所述第二冗余頁(yè)緩沖器;以及執(zhí)行用于將所述第一主頁(yè)緩沖器和所述第二主頁(yè)緩沖器的數(shù)據(jù)、所述至少一個(gè)第一冗余頁(yè)緩沖器和所述至少一個(gè)第二冗余頁(yè)緩沖器的數(shù)據(jù)儲(chǔ)存在所述第一存儲(chǔ)器組和所述第二存儲(chǔ)器組的存儲(chǔ)器單元和冗余存儲(chǔ)器單元中的編程操作。
5.如權(quán)利要求4所述的方法,其中,在將所述數(shù)據(jù)輸入至所述至少一個(gè)第一冗余頁(yè)緩沖器的步驟中,當(dāng)所述第一存儲(chǔ)器組內(nèi)的缺陷列的總數(shù)小于所述第一存儲(chǔ)器組內(nèi)利用所述至少一個(gè)冗余頁(yè)緩沖器可修復(fù)的缺陷列的總數(shù)時(shí),將要輸入至所述第一主頁(yè)緩沖器中的與所述第一存儲(chǔ)器組的缺陷列相對(duì)應(yīng)的第一主頁(yè)緩沖器的數(shù)據(jù)輸入至所述至少一個(gè)第一冗余頁(yè)緩沖器。
6.如權(quán)利要求4所述的方法,其中,在輸入數(shù)據(jù)的步驟之后,還包括以下步驟當(dāng)所述第一存儲(chǔ)器組內(nèi)的缺陷列的總數(shù)小于所述第一存儲(chǔ)器組內(nèi)利用所述至少一個(gè)冗余頁(yè)緩沖器可修復(fù)的缺陷列的總數(shù)時(shí),將輸入至與所述第一存儲(chǔ)器組的缺陷列相對(duì)應(yīng)的所述第一主頁(yè)緩沖器的數(shù)據(jù)傳輸至所述至少一個(gè)第一冗余頁(yè)緩沖器。
7.如權(quán)利要求6所述的方法,其中,將輸入至與所述第一存儲(chǔ)器組的缺陷列相對(duì)應(yīng)的所述第一主頁(yè)緩沖器的數(shù)據(jù)傳輸至所述至少一個(gè)第二冗余頁(yè)緩沖器的步驟包括以下步驟將輸入至與所述第一存儲(chǔ)器組的缺陷列相對(duì)應(yīng)的所述第一主頁(yè)緩沖器的數(shù)據(jù)輸出至全局?jǐn)?shù)據(jù)線;以及將輸出至所述全局?jǐn)?shù)據(jù)線的數(shù)據(jù)傳輸至所述至少一個(gè)第二冗余頁(yè)緩沖器。
8.一種操作半導(dǎo)體存儲(chǔ)器件的方法,包括以下步驟將從第一存儲(chǔ)器組讀取的數(shù)據(jù)儲(chǔ)存在第一主頁(yè)緩沖器和至少一個(gè)第一冗余頁(yè)緩沖器中,并將從第二存儲(chǔ)器組讀取的數(shù)據(jù)儲(chǔ)存在第二主頁(yè)緩沖器和至少一個(gè)第二冗余頁(yè)緩沖器中;當(dāng)所述第一存儲(chǔ)器組內(nèi)的缺陷列的總數(shù)大于所述第一存儲(chǔ)器組內(nèi)利用所述至少一個(gè)冗余頁(yè)緩沖器可修復(fù)的缺陷列的總數(shù)時(shí),用儲(chǔ)存在所述至少一個(gè)第二冗余頁(yè)緩沖器中的數(shù)據(jù)來(lái)替換儲(chǔ)存在所述第一主頁(yè)緩沖器中與所述第一存儲(chǔ)器組的缺陷列相對(duì)應(yīng)的第一主頁(yè)緩沖器中的數(shù)據(jù);以及經(jīng)由第一內(nèi)部數(shù)據(jù)線輸出所述第一主頁(yè)緩沖器和所述至少一個(gè)第一冗余頁(yè)緩沖器的數(shù)據(jù),并經(jīng)由第二內(nèi)部數(shù)據(jù)線輸出所述第二主頁(yè)緩沖器和所述至少一個(gè)第二冗余頁(yè)緩沖器的數(shù)據(jù)。
9.如權(quán)利要求8所述的方法,還包括以下步驟當(dāng)所述第一存儲(chǔ)器組內(nèi)的缺陷列的總數(shù)小于所述第一存儲(chǔ)器組內(nèi)利用所述至少一個(gè)冗余頁(yè)緩沖器可修復(fù)的缺陷列的總數(shù)時(shí),用儲(chǔ)存在所述至少一個(gè)第一冗余頁(yè)緩沖器中的數(shù)據(jù)來(lái)替換儲(chǔ)存在與所述第一存儲(chǔ)器組的缺陷列相對(duì)應(yīng)的所述第一主頁(yè)緩沖器中的數(shù)據(jù)。
10.如權(quán)利要求8所述的方法,其中,用儲(chǔ)存在所述至少一個(gè)第二冗余頁(yè)緩沖器中的數(shù)據(jù)來(lái)替換儲(chǔ)存在與所述第一存儲(chǔ)器組的缺陷列相對(duì)應(yīng)的所述第一主頁(yè)緩沖器中的數(shù)據(jù)的步驟包括以下步驟將儲(chǔ)存在所述至少一個(gè)第二冗余頁(yè)緩沖器中的數(shù)據(jù)輸出至全局?jǐn)?shù)據(jù)線;以及將輸出至所述全局?jǐn)?shù)據(jù)線的數(shù)據(jù)傳輸至與所述第一存儲(chǔ)器組的缺陷列相對(duì)應(yīng)的所述第一主頁(yè)緩沖器。
全文摘要
本發(fā)明提供一種半導(dǎo)體存儲(chǔ)器件,包括每個(gè)都包括存儲(chǔ)器單元和冗余存儲(chǔ)器單元的第一存儲(chǔ)器組和第二存儲(chǔ)器組;分配給第一存儲(chǔ)器組的第一主頁(yè)緩沖器和分配給第二存儲(chǔ)器組的第二主頁(yè)緩沖器;耦接在第一存儲(chǔ)器組與第一內(nèi)部數(shù)據(jù)線之間的第一主頁(yè)緩沖器和第一冗余頁(yè)緩沖器,被配置成儲(chǔ)存用于存儲(chǔ)器單元和冗余存儲(chǔ)器單元的編程或讀取操作的數(shù)據(jù);以及數(shù)據(jù)傳輸電路,被配置成在編程操作之前將數(shù)據(jù)從第一主頁(yè)緩沖器中與第一存儲(chǔ)器組的缺陷列相對(duì)應(yīng)的第一主頁(yè)緩沖器傳輸至所述至少一個(gè)第二冗余頁(yè)緩沖器,以及將所述至少一個(gè)第二冗余頁(yè)緩沖器的數(shù)據(jù)傳輸至第一主頁(yè)緩沖器。
文檔編號(hào)G11C7/10GK102456415SQ201110316089
公開(kāi)日2012年5月16日 申請(qǐng)日期2011年10月18日 優(yōu)先權(quán)日2010年10月27日
發(fā)明者樸鎮(zhèn)壽 申請(qǐng)人:海力士半導(dǎo)體有限公司