專利名稱:光盤記錄裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及光盤記錄裝置,特別涉及從寫策略信號波形生成激光驅(qū)動電流圖形在光盤上記錄數(shù)據(jù)的高速記錄對應(yīng)的光盤記錄裝置。
背景技術(shù):
現(xiàn)有技術(shù)中,作為關(guān)于光盤記錄裝置的技術(shù),公開了在信號處理集成電路裝置 (DSP =Digital Signal I^rocessor)內(nèi)生成寫策略信號,向激光二極管驅(qū)動器(LDD =Laser Diode Drive)差動傳送的技術(shù)(例如參照專利文獻(xiàn)1和2)。專利文獻(xiàn)1特開2007-141406號公報(bào)專利文獻(xiàn)2特開2006-120252號公報(bào)圖6是表示通過應(yīng)用寫策略給記錄波形以及與其對應(yīng)的記錄標(biāo)記何種影響的圖。 (a)是應(yīng)用寫策略前的波形的例子,(b)是(a)時的記錄標(biāo)記的例子,(c)是應(yīng)用了寫策略的波形的例子,(d)是應(yīng)用了寫策略的標(biāo)記的例子,(e)是(C)(d)的記錄標(biāo)記的例子,(f) 是在寫策略波形中產(chǎn)生抖動時的波形的例子,(g)是(f)時的記錄標(biāo)記的例子。在光盤記錄裝置中當(dāng)向光盤記錄數(shù)據(jù)時,當(dāng)在激光二極管(LD=Laser Diode)的驅(qū)動電流波形中使用圖6的(a)那樣的波形時,如圖6(b)所示,在熱分布集中的地方在記錄標(biāo)記或者邊緣上產(chǎn)生失真,在數(shù)據(jù)讀入時會產(chǎn)生錯誤。為解決該問題,在光盤記錄裝置中,使用稱為寫策略波形的圖6的(c)、(d)的LD驅(qū)動電流波形,控制記錄時產(chǎn)生的熱分布, 實(shí)現(xiàn)圖6(e)那樣的記錄標(biāo)記。寫策略波形,是在現(xiàn)有的高速記錄對應(yīng)的光盤裝置中,如圖11所示,從信號處理 LSKDSP =Digital Signal Processor)向光撿拾器(OPU :0ptical Pick Up)內(nèi)的激光二極管驅(qū)動器(LDD =Laser Diode Drive)傳送記錄數(shù)據(jù)和時鐘,使用在LDD內(nèi)的記錄數(shù)據(jù)和用 PLL分頻過的時鐘生成的。為向LD供給高質(zhì)量的寫策略波形,把寫策略生成電路設(shè)置在LD 附近的LDD內(nèi)。該LDD,因?yàn)樾枰娏黩?qū)動能力所以難以微小化,所以當(dāng)在LDD芯片內(nèi)設(shè)置用于生成寫策略的復(fù)雜的電路時,有LDD的芯片尺寸變大,成本升高這樣的課題。因此近年來,如圖10所示,通過在用可微小化的CMOS制作的DPS2內(nèi)集成寫策略生成電路3,采用謀求縮小LDD9的芯片尺寸、降低成本的方法。在本方式中,在DSP2內(nèi)生成的3通道的寫策略信號,從低電壓差動傳送(LVDS :Low Voltage Differential Signaling) 驅(qū)動器電路4差動輸出,向終端電阻100Ω的LDD9傳送。用該3通道的信號的導(dǎo)通、關(guān)斷, 開關(guān)LDD9內(nèi)的3個電流源,實(shí)現(xiàn)4值的寫策略波形。通過使用LVDS能夠謀求減低消費(fèi)電力,另一方面,有提高輸出阻抗的傾向。作為關(guān)于在DSP2內(nèi)生成寫策略信號、向LDD9差動傳送的光盤記錄裝置的技術(shù),公開了專利文獻(xiàn)1、2等的技術(shù)。
但是,在如圖10那樣的結(jié)構(gòu)的場合,在現(xiàn)有的圖11的結(jié)構(gòu)中在可高質(zhì)量記錄的高倍速的記錄中,會產(chǎn)生記錄錯誤率惡化的問題。
發(fā)明內(nèi)容
本發(fā)明要解決的課題是,在上述DSP內(nèi)生成寫策略信號、向LDD進(jìn)行LVDS傳送的低成本的結(jié)構(gòu)的光盤記錄裝置中,改善高速記錄時的錯誤率。本發(fā)明的代表的一例表示如下。亦即,本發(fā)明的光盤記錄裝置是使用激光在光盤上記錄與激光器驅(qū)動電流圖形對應(yīng)的數(shù)據(jù)的光盤記錄裝置,其特征在于,具有下述部件光撿拾器,其包含激光二極管以及激光二極管驅(qū)動器,所述激光二極管發(fā)生與所述激光器驅(qū)動電流圖形對應(yīng)的所述激光,所述激光二極管驅(qū)動器通過根據(jù)寫策略信號生成所述激光器驅(qū)動電流圖形向所述激光二極管輸出,驅(qū)動所述激光二極管;信號處理集成電路裝置,其包含寫策略生成電路以及差動傳送驅(qū)動器電路,所述寫策略生成電路生成與所述激光器驅(qū)動電流圖形對應(yīng)的所述寫策略信號,所述差動傳送驅(qū)動器電路用于傳送用該寫策略生成電路生成的所述寫策略信號;電路基板,其用于安裝所述信號處理集成電路裝置,而且具有用于傳送所述寫策略信號的線路;傳送線路,用于連接所述電路基板和所述激光二極管驅(qū)動器, 同時傳送所述寫策略信號;和差動間電阻,其被連接在所述差動傳送驅(qū)動器電路的輸出的差動間。根據(jù)本發(fā)明,在DSP內(nèi)生成寫策略信號、謀求向LDD進(jìn)行LVDS傳送的結(jié)構(gòu)的低成本化的光盤記錄裝置中,即使在高速記錄時也能夠?qū)崿F(xiàn)錯誤率小的高質(zhì)量的記錄。
圖1是LVDS傳送系統(tǒng)框圖,表示使用了在DSP外部的LVDS驅(qū)動器電路的輸出端的差動線路間有電阻的場合的本發(fā)明中的3通道的寫策略信號時的狀況。圖2是LVDS傳送系統(tǒng)框圖,表示使用了在DSP內(nèi)部的LVDS驅(qū)動器電路的輸出端的差動線路間有電阻的場合的本發(fā)明中的3通道的寫策略信號時的狀況。圖3是LVDS傳送系統(tǒng)框圖,表示使用了在傳送路徑中有第二電路基板的場合的本發(fā)明中的3通道的寫策略信號時的狀況。圖4是在傳送路徑中使用了 FPC的薄型光盤記錄裝置的立體圖。圖5是在傳送路徑中使用了 FFC的薄型光盤記錄裝置的立體圖。圖6是表示對于激光二極管驅(qū)動器(LDD)輸出波形(記錄波形)的記錄標(biāo)記形狀的例子的圖,同時是表示通過應(yīng)用寫策略給記錄波形以及與其對應(yīng)的記錄標(biāo)記何種影響的圖。圖7是表示使電阻值變化時的DSP-LDD間的傳送特性的圖。圖8A是表示沒有電阻(現(xiàn)有技術(shù)例)時的LDD輸入眼狀顯示圖的圖。圖8B是表示電阻值是500 Ω時的LDD輸入眼狀顯示圖的圖。圖8C是表示電阻值是300 Ω時的LDD輸入眼狀顯示圖的圖。圖8D是表示電阻值是100 Ω時的LDD輸入眼狀顯示圖的圖。圖9是表示低電壓差動傳送(LVDS)驅(qū)動器電路的結(jié)構(gòu)例的圖。圖10是應(yīng)用本發(fā)明前的現(xiàn)有的3通道的寫策略信號的LVDS傳送系統(tǒng)框圖。
圖11是在現(xiàn)有的激光二極管驅(qū)動器(LDD)芯片內(nèi)設(shè)置寫策略生成電路的光盤記錄裝置中的記錄傳送系統(tǒng)的框圖。符號說明1第一電路基板2 信號處理 LSI (DSP)3寫策略生成電路4LVDS驅(qū)動器電路5 電阻6從第一電路基板到OPU的傳送路徑7激光二極管驅(qū)動器(LDD)的負(fù)荷電阻8光撿拾器(OPU)9激光二極管驅(qū)動器(LDD)10電流源11 激光二極管(LD)12第二電路基板13從第二電路基板到光撿拾器(OPU)的傳送路徑14從第一電路基板到第二電路基板的傳送路徑15U形軟印刷電纜(FPC)傳送路徑16 光盤17軟扁平電纜(FFC)傳送路徑18LVDS驅(qū)動器電路的輸入端口19LVDS驅(qū)動器電路的輸出端口
具體實(shí)施例方式在本發(fā)明中為解決上述課題,在光盤記錄裝置中在LVDS驅(qū)動器電路的輸出的差動間插入電阻,所述光盤記錄裝置由下列部件組成0PU,其包含發(fā)生激光的LD以及驅(qū)動該 LD的LDD ;DSP,其包含生成激光器驅(qū)動電流圖形的寫策略生成電路以及用于傳送生成的寫策略信號的LVDS驅(qū)動器電路;電路基板,用于安裝該DSP而且具有用于傳送該寫策略信號的線路;和傳送線路,用于連接該電路基板和該LDD,傳送該寫策略。具體說,如果在差動間插入的電阻的電阻值取80 500 Ω、插入電阻的位置在電路基板上的用于對于寫策略信號進(jìn)行LVDS傳送的差動線路間,則能夠得到本發(fā)明的效果, 而越是把電阻集成化在DSP內(nèi),或者插入越是接近DSP的地方,越能得到高的效果。以下作為各實(shí)施例參照附圖表示用于實(shí)施本發(fā)明的形態(tài)。實(shí)施例1圖1是表示本發(fā)明中的第一實(shí)施例的電路結(jié)構(gòu)的框圖。在圖1的光盤記錄裝置中,在電路基板1上安裝有包含用于從被調(diào)制過的記錄信號生成3通道的寫策略信號的生成電路3、和用于對3通道的寫策略信號進(jìn)行LVDS傳送的 LVDS驅(qū)動器電路4的DSP2 ;和在LVDS驅(qū)動器電路4的輸出端的差動線路間插入的電阻5。LVDS驅(qū)動器電路4,是如圖9所示用CMOS構(gòu)成的電流源類型的差動驅(qū)動器電路,由輸入端口 18和輸出互相反相的信號的兩個輸出端口 19組成。在0PU8中,包含有接收3通道的寫策略信號的終端電阻7 ;通過各個通道的導(dǎo)通·關(guān)斷具有開關(guān)電流的功能的3個電流源10 ;將這3個電流相加后輸出的LDD9 ;以及接收來自LDD9的輸出將激光照射到光盤的LD11。另外,傳送路徑6,連接在電路基板1和0PU8之間,連接軟印刷電纜(FPC Flexible Print Cable)、或者軟扁平電纜(FFC =Flexible Flat Cable)。根據(jù)本實(shí)施例的上述結(jié)構(gòu),通過抑制LVDS驅(qū)動器電路4中的反射波減低圖形抖動,能夠?qū)崿F(xiàn)錯誤率小的記錄,以下表示其理由,即從上述結(jié)構(gòu)產(chǎn)生上述效果的機(jī)制。在圖10所示那樣的、在DSP2內(nèi)生成寫策略信號向LDD9進(jìn)行LVDS傳送的光盤記錄裝置中,為探討高速記錄時錯誤率惡化的原因,對向LDD9的寫策略輸入波形進(jìn)行了評價。 圖8(a)是為評價傳送特性、傳送最小脈沖寬度2. 39nsec,29-l的模擬隨機(jī)信號時的眼狀顯示圖的圖。從圖8(a)可知,眼孔開口良好,能夠確保足夠的傳送帶寬。因此,能夠推測用眼孔開口觀察的抖動是引起錯誤率惡化的原因。特別當(dāng)使記錄速度成為高速時,信號間隔、 最小脈沖寬度都變小,即使是微小的抖動也如圖6(f)所示使寫策略信號的質(zhì)量惡化。當(dāng)把 LDD的最大輸入靈敏度設(shè)為士 IOOmV,用該值的LDD輸入振幅定義圖形抖動時,在圖8 (a)中圖形抖動是173pSec。這就成為與2. 39nsec的脈沖寬度相比不可忽略的值。為弄清上述的圖形抖動的原因,當(dāng)根據(jù)從DSP2到LDD9的傳送特性的實(shí)測值評價電壓增益的頻率特性時,能夠得到圖7-(1)表示的特性。圖7-(1),在高頻帶在頻率特性中有起伏,可以推測在該高頻帶中發(fā)生了由多重反射引起的干涉。作為反射波發(fā)生的原因,可以認(rèn)為傳送路徑6的不匹配。該傳送路徑6,由電路基板1基板上的傳送寫策略信號的布線、插頭、以及軟印刷電纜(FPC:Flexible Print Cable)等的撓性材料構(gòu)成。因?yàn)榭蓮澢腇PC不能在背面設(shè)置接地面,所以認(rèn)為由于難于進(jìn)行與高頻對應(yīng)的完全的阻抗調(diào)整,插頭連接點(diǎn)處的不匹配等的理由,引起了多重反射。發(fā)生的反射波,朝向圖9的LVDS驅(qū)動器電路4。因?yàn)長VDS驅(qū)動器電路4是輸出阻抗高的電流源,所以反射波在這里再次被全反射,朝向LDD9。從這一事實(shí)可以說,多重反射的反射波和寫策略信號干涉,發(fā)生了抖動。因此在本實(shí)施例中,如果能夠抑制LVDS驅(qū)動器電路4的輸出端的反射,則認(rèn)為能夠良好地傳送寫策略信號,故此在LVDS驅(qū)動器電路4的輸出的差動間插入了電阻5。圖 8(b) (d)表示的眼狀顯示圖,表示插入的電阻值從500Ω左右開始顯現(xiàn)效果,而為與線路阻抗匹配的100Ω時抖動幾乎消失了。另外,如圖7- ) (6)所示,可知高頻區(qū)域中的起伏也減低。因此,根據(jù)本實(shí)施例,通過抑制LVDS驅(qū)動器電路4中的反射波,有減低圖形抖動、 能夠?qū)崿F(xiàn)錯誤率小的記錄的效果。下面,為確認(rèn)本實(shí)施例的上述效果,根據(jù)發(fā)明人們獨(dú)自實(shí)施的實(shí)驗(yàn)的結(jié)果,以具體的例子說明電阻5的電阻值。另外,這里表示的數(shù)值不過是一例,本發(fā)明不一定限定與此。在圖4、圖5那樣的薄型光盤記錄裝置中在各種DVD-RW上以最大8倍速進(jìn)行記錄的場合,成為傳送最小脈沖寬度2. 39nsec的寫策略信號。此時,因?yàn)橄M秳幼钚〖s 0. Insec以下,所以需要插入滿足這點(diǎn)的電阻值。圖8表示在實(shí)際的光盤記錄裝置中,測定從DSP2到0PU8的、寫策略信號傳送的LVDS傳送路徑的頻率特性,評價使電阻5的電阻值變化時的眼狀顯示圖(上升、下降時間0.5nSec、29-l的模擬隨機(jī)信號)。設(shè)LVDS驅(qū)動器電路的信號振幅為士350mV、LDD的最大輸入靈敏度為士 IOOmV,當(dāng)在士 IOOmV定義圖形抖動時,在沒有電阻5的場合,圖形抖動為173pSec、成為比0. Insec大的值。當(dāng)取電阻5的電阻值為500Ω時,圖形抖動為113pSec,顯現(xiàn)反射波降低的效果。進(jìn)而,在300Ω時為83pseC, 在100Ω時為20pSec,變成作為目標(biāo)的0. Insec以下,能夠?qū)崿F(xiàn)錯誤率小的高質(zhì)量的記錄。從以上的說明可知,可以說在差動間插入的電阻5的電阻值,考慮到構(gòu)成驅(qū)動器的各部件的參數(shù),在選擇了 80 500Ω左右的值時,有減低圖形抖動的效果。另外,在把電阻5的電阻值作為&的場合,圖7表示的傳送特性評價的電壓增益的頻率特性,在低頻中的跌落得到改善,在高頻中的起伏也減低,由此可知,輸出阻抗高的 LVDS驅(qū)動器電路中的2次反射被吸收了。但是,流過LDD負(fù)荷7的驅(qū)動電流成為1/(1+1 / Rd)倍,當(dāng)&過小時,因?yàn)長DD9的驅(qū)動電流變小,所以電阻5的電阻值必須選擇能夠驅(qū)動 LDD那樣的電阻值。具體說,在LVDS驅(qū)動器電路4的輸出電壓為450mV (4. 5mA)、LDD9的驅(qū)動電壓為350mV(3. 5mA)以上、LDD負(fù)荷電阻7的電阻值為100 Ω的光盤記錄裝置的場合, 在LVDS驅(qū)動器電路4的輸出側(cè)的差動線路間插入的電阻5的值為300 Ω左右是適當(dāng)?shù)?。通過在輸出寫策略信號的LVDS驅(qū)動器電路的輸出的差動間插入滿足上述那樣條件的電阻5,能夠減低由于傳送路徑6的阻抗分散引起的反射波,其結(jié)果,能夠減低各個寫策略信號的波形的圖形抖動,實(shí)現(xiàn)錯誤率小的記錄。實(shí)施例2圖2表示本發(fā)明中的第二實(shí)施例。圖2,是把在輸出圖1的3通道的寫策略信號的DSP2的外側(cè)的差動線路間插入的電阻5插入、集成到了 DSP2的內(nèi)部的LVDS驅(qū)動器電路4的輸出側(cè)的差動線路間,其他的結(jié)構(gòu)和圖1表示的第一實(shí)施例相同。根據(jù)本實(shí)施例,在把電阻集成到DSP2的內(nèi)部的場合,比插入到外部的差動線路間更縮短了離LVDS驅(qū)動器電路4的輸出側(cè)的反射點(diǎn)的距離,由多重反射對于寫策略信號造成的影響會變小。另外,還有可以省略電路基板1上的芯片,縮小面積的優(yōu)點(diǎn)。另外,和本發(fā)明的第一實(shí)施例相同,通過在輸出寫策略信號的LVDS驅(qū)動器電路的輸出的差動間插入的電阻,具有能夠減低寫策略信號的波形的圖形抖動,實(shí)現(xiàn)錯誤率小的記錄這樣的效果。進(jìn)而,關(guān)于能得到該效果的理由,也和第一實(shí)施例相同。實(shí)施例3圖3是表示本發(fā)明中的第三實(shí)施例的薄型光盤記錄裝置的電路結(jié)構(gòu)的框圖。圖4 表示圖3的簡略的立體圖。給圖4中的相同的部分、部件賦予了相同的符號。如圖3所示,第三實(shí)施例是這樣的薄型光盤記錄裝置,亦即,在從第一電路基板1 到0PU8之間,具有安裝了驅(qū)動電動機(jī)的驅(qū)動電路的第二電路基板12,例如用由FPC15構(gòu)成的第一傳送線路14連接從第一電路基板1到電動機(jī)用的第二電路基板12,同時例如用由 FPC132構(gòu)成的第二傳送線路131連接從第二電路基板12到0PU8,其他的結(jié)構(gòu)和實(shí)施例1、 2相同。薄型光盤記錄裝置的U形FPC15,因?yàn)槿鐖D4所示連接到了盒子上,所以具有少許的耦合電容。另外,因?yàn)槊看沃貜?fù)使用時,和盒子的接觸狀況變化,耦合電容也變化,所以U 形FPC15的線路阻抗會變化。這樣,由于設(shè)計(jì)上不能預(yù)測的阻抗變化,會在U形FPC15中發(fā)生反射波。另外,薄型光盤記錄裝置,因?yàn)樵谕斜P拉出部上設(shè)置0PU8,所以離開DSP2的距離長到30cm 40cm,由于該傳送路徑中的不匹配發(fā)生的反射波會影響寫策略信號。但是,通過如圖3所示在LVDS驅(qū)動器電路4的輸出的差動間插入電阻5,能夠得到和第一實(shí)施例相同的效果。另外,如本發(fā)明中的第二實(shí)施例那樣通過在DSP2中集成化的電阻,能夠得到和第二實(shí)施例相同的效果。因此,根據(jù)本實(shí)施例,在如圖3以及圖4所示那樣的薄型光盤記錄裝置的寫策略信號傳送中,有能夠減低寫策略信號的波形的圖形抖動,實(shí)現(xiàn)錯誤率小的記錄這樣的效果。實(shí)施例4使用圖3以及圖5說明本發(fā)明的第四實(shí)施例。圖5是把圖4表示的本發(fā)明的第三實(shí)施例中的U形FPC15作成了 FFC17時的薄型光盤記錄裝置的簡略的立體圖,其他的結(jié)構(gòu)和第三實(shí)施例相同。FFC17,與U形FPC15相比阻抗調(diào)整難,和盒子的耦合電容也大。另外,因?yàn)殛P(guān)閉托盤時線路彼此接觸,被盒子的金屬部夾持上下,所以進(jìn)一步使阻抗降低。因此,由于該傳送路徑隨產(chǎn)品不同而和盒子的接觸狀況分散,或者線路的耦合狀況分散,所以容易發(fā)生阻抗的不匹配。由此,在圖5表示的薄型光盤記錄裝置中,從圖5表示的薄型光盤記錄裝置也容易發(fā)生反射波,在其影響下有顯著顯現(xiàn)圖形抖動的傾向。但是,通過如圖3那樣在LVDS驅(qū)動器電路4的輸出的差動間插入電阻5,能夠得到和第一實(shí)施例相同的效果。另外,如本發(fā)明中的第二實(shí)施例那樣通過在DSP2中集成化的電阻,能夠得到和第二實(shí)施例相同的效果。因此,根據(jù)本實(shí)施例,在如圖3以及圖5所示那樣的薄型光盤記錄裝置的寫策略信號傳送中,有能夠減低寫策略信號的波形的圖形抖動,實(shí)現(xiàn)錯誤率小的記錄這樣的效果。
權(quán)利要求
1.一種信號處理集成電路裝置,其特征在于,包含 寫策略生成電路,其生成寫策略信號;差動傳送驅(qū)動器電路,其用于傳送所述寫策略信號;以及電阻,其被連接在所述差動傳送驅(qū)動器電路的差動輸出間。
2.一種信號處理集成電路裝置,其特征在于,包含 寫策略生成電路,其生成寫策略信號;差動傳送驅(qū)動器電路,其用于傳送所述寫策略信號;以及電阻,其被連接在所述差動傳送驅(qū)動器電路的輸出側(cè)的差動線路間。
3.—種光盤裝置,其特征在于,具備 光撿拾器,其根據(jù)寫策略信號發(fā)生激光;信號處理集成電路裝置,其包含生成所述寫策略信號的寫策略生成電路以及用于傳送所述寫策略信號的差動傳送驅(qū)動器電路;安裝有所述信號處理集成電路裝置的電路基板;差動傳送線路,其連接所述信號處理集成電路裝置和所述光撿拾器,并傳送所述寫策略信號;以及電阻,其被設(shè)置在所述電路基板上,并被連接在所述差動傳送線路間。
4.根據(jù)權(quán)利要求3所述的光盤裝置,其特征在于, 所述差動傳送線路包含軟線路。
5.根據(jù)權(quán)利要求4所述的光盤裝置,其特征在于, 所述軟線路是軟印刷電纜。
6.根據(jù)權(quán)利要求4所述的光盤裝置,其特征在于, 所述軟線路是軟扁平電纜。
7.—種光盤裝置,其特征在于,具備 光撿拾器,其根據(jù)寫策略信號發(fā)生激光;信號處理集成電路裝置,其包含生成所述寫策略信號的寫策略生成電路以及用于傳送所述寫策略信號的差動傳送驅(qū)動器電路;差動傳送線路,其連接所述差動傳送驅(qū)動器電路的輸出和所述光撿拾器;以及電阻,其被設(shè)置在所述信號集成電路內(nèi),并被連接在所述差動傳送線路間。
8.根據(jù)權(quán)利要求7所述的光盤裝置,其特征在于, 所述差動傳送線路包含軟線路。
9.一種光盤裝置,其特征在于,具備 光撿拾器,其根據(jù)寫策略信號發(fā)生激光;信號處理集成電路裝置,其包含生成所述寫策略信號的寫策略生成電路以及用于傳送所述寫策略信號的差動傳送驅(qū)動器電路;傳送線路,其連接所述信號處理集成電路裝置和所述光撿拾器,并傳送所述寫策略信號;以及電阻,其被連接在所述差動傳送驅(qū)動器電路的輸出側(cè)的差動線路間。
10.根據(jù)權(quán)利要求9所述的光盤裝置,其特征在于, 所述信號處理集成電路裝置被安裝在電路基板上,所述電阻被設(shè)置在所述電路基板上。
11.根據(jù)權(quán)利要求9所述的光盤裝置,其特征在于, 所述電阻被設(shè)置在所述信號處理集成電路裝置的內(nèi)部。
12.根據(jù)權(quán)利要求9所述的光盤裝置,其特征在于, 所述傳送線路包含軟線路。
13.根據(jù)權(quán)利要求9所述的光盤裝置,其特征在于, 所述電阻的電阻值是80Ω 500Ω的范圍內(nèi)的預(yù)定的值。
14.根據(jù)權(quán)利要求9所述的光盤裝置,其特征在于,具有安裝有電動機(jī)驅(qū)動電路的電路基板,該電動機(jī)驅(qū)動電路驅(qū)動使光盤旋轉(zhuǎn)的電動機(jī),所述電路基板與所述傳送線路連接。
全文摘要
本發(fā)明提供一種光盤記錄裝置,其是在DSP內(nèi)部集成了寫策略生成電路的低成本型的光盤記錄裝置,目的是改善錯誤率,實(shí)現(xiàn)高質(zhì)量的記錄。具有光撿拾器,其包含激光二極管(LD)以及驅(qū)動該激光二極管的激光二極管驅(qū)動器(LDD);信號處理集成電路裝置(DSP),其包含寫策略生成電路以及用于傳送生成的寫策略信號的低電壓差動傳送(LVDS)驅(qū)動器電路;電路基板,其安裝DSP而且具有用于傳送寫策略信號的線路;傳送線路,用于連接電路基板和LDD同時傳送寫策略信號;和差動間電阻,其被連接在了LVDS驅(qū)動器電路的輸出的差動間。特別是,在DSP的內(nèi)部的LVDS驅(qū)動器電路的輸出的差動間插入80~500Ω的電阻。
文檔編號G11B20/10GK102270463SQ201110229929
公開日2011年12月7日 申請日期2008年10月14日 優(yōu)先權(quán)日2007年10月19日
發(fā)明者井原光一, 井戶立身, 佐藤延明, 北山晃, 坂井寬治 申請人:日立樂金資料儲存股份有限公司