亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

進(jìn)行采樣相位設(shè)定的主控制器、半導(dǎo)體裝置以及方法

文檔序號(hào):6771170閱讀:108來源:國(guó)知局
專利名稱:進(jìn)行采樣相位設(shè)定的主控制器、半導(dǎo)體裝置以及方法
技術(shù)領(lǐng)域
以下將說明的實(shí)施方式涉及與存儲(chǔ)器裝置進(jìn)行數(shù)據(jù)輸入輸出處理的主控制器、半導(dǎo)體裝置以及方法。
背景技術(shù)
作為被用于數(shù)字照相機(jī)、便攜式電話等便攜式設(shè)備以及PC、電視等家電設(shè)備上、小型且可以攜帶的非易失性存儲(chǔ)器,SD卡正在廣泛地普及中。SD卡基于從主控制器接收到的時(shí)鐘信號(hào)進(jìn)行工作,主控制器利用發(fā)送給SD卡的時(shí)鐘對(duì)從SD卡所接收的數(shù)據(jù)進(jìn)行采樣。此時(shí)的接收數(shù)據(jù)依照從主控制器LSI到SD卡的布線長(zhǎng)度以及SD卡的響應(yīng)速度而發(fā)生延遲。若SD卡的工作時(shí)鐘在數(shù)十MHz以上,這一延遲有時(shí)候就會(huì)在工作時(shí)鐘周期的一半以上。從而,主控制器在對(duì)接收到的數(shù)據(jù)進(jìn)行采樣時(shí),就無法原封不動(dòng)地使用已發(fā)送的時(shí)鐘。在根據(jù)標(biāo)準(zhǔn)規(guī)定有SD卡上的延遲量的FDS(Fixed Data Sampling 固定數(shù)據(jù)采樣)用的SD卡的情況下,發(fā)送時(shí)鐘頻率一般為數(shù)十MHz,數(shù)據(jù)接收用時(shí)鐘則利用使發(fā)送時(shí)鐘在插件板上的延遲用布線經(jīng)過延遲的信號(hào)。亦即、利用在從主控制器經(jīng)由插件板上的卡槽附近而返回到主控制器的延遲用布線上進(jìn)行傳輸而經(jīng)過延遲的發(fā)送時(shí)鐘信號(hào)作為接收用時(shí)鐘。這一方法具有可以不用考慮主控制器LSI內(nèi)的I/O緩沖器以及插件板上的實(shí)際布線所造成的延遲這樣的優(yōu)點(diǎn)。但是如上述那樣的現(xiàn)有方法,因需要在主控制器LSI上設(shè)置發(fā)送時(shí)鐘用的管腳, 故帶來管腳數(shù)的增加以及流經(jīng)延遲用布線的電流所造成的功耗的增加。另外,不使用延遲用布線對(duì)接收數(shù)據(jù)進(jìn)行采樣,就需要在主控制器內(nèi)部對(duì)發(fā)送時(shí)鐘施加適當(dāng)?shù)难舆t而生成采樣用時(shí)鐘。為了決定此延遲值,就必須考慮設(shè)置于主控制器內(nèi)部的I/O緩沖器的延遲、布線的延遲以及制造的差異來進(jìn)行決定。從而在此情況下,就有延遲值的決定較為困難這樣的問題。再者由于是在主控制器內(nèi)部所設(shè)定的延遲,所以在例如周圍溫度變化使延遲量發(fā)生了變化的情況下,就有無法進(jìn)行延遲量的變更這樣的問題。

發(fā)明內(nèi)容
本發(fā)明要解決的課題就在于提供一種可以降低功耗的主控制器、半導(dǎo)體裝置以及方法。實(shí)施方式是一種進(jìn)行接收數(shù)據(jù)的采樣的主控制器,包括保持可變數(shù)據(jù)采樣(VDS)時(shí)的相位偏移量的VDS相位寄存器;保持固定數(shù)據(jù)采樣(FDQ時(shí)的相位偏移量的FDS相位寄存器;
表示以VDS和FDS哪個(gè)模式進(jìn)行數(shù)據(jù)采樣的模式設(shè)定部;依照上述模式設(shè)定部的設(shè)定值,選擇在上述VDS相位設(shè)定寄存器以及FDS相位設(shè)定寄存器中的一方所設(shè)定的相位偏移量,并作為采樣位置進(jìn)行提供的采樣位置設(shè)定部;依照從上述采樣位置設(shè)定部所提供的偏移量,偏移輸入時(shí)鐘信號(hào)的相位并作為采樣時(shí)鐘進(jìn)行提供的時(shí)鐘相位偏移部。其他實(shí)施方式是一種具備進(jìn)行接收數(shù)據(jù)的采樣的主控制器的半導(dǎo)體裝置,包括保持可變數(shù)據(jù)采樣(VDS)時(shí)的相位偏移量的VDS相位寄存器;保持固定數(shù)據(jù)采樣(FDQ時(shí)的相位偏移量的FDS相位寄存器;表示以VDS和FDS哪個(gè)模式進(jìn)行數(shù)據(jù)采樣的模式設(shè)定部;依照上述模式設(shè)定部的設(shè)定值,選擇在上述VDS相位設(shè)定寄存器以及FDS相位設(shè)定寄存器中的一方所設(shè)定的相位偏移量,并作為采樣位置進(jìn)行提供的采樣位置設(shè)定部;依照從上述采樣位置設(shè)定部所提供的偏移量,偏移輸入時(shí)鐘信號(hào)的相位并作為采樣時(shí)鐘進(jìn)行提供的時(shí)鐘相位偏移部。另外其他實(shí)施方式是一種進(jìn)行接收數(shù)據(jù)的采樣的方法,其中在VDS相位寄存器中保持可變數(shù)據(jù)采樣(VDQ時(shí)的相位偏移量,在FDS相位寄存器中保持固定數(shù)據(jù)采樣(FDS)時(shí)的相位偏移量,用模式設(shè)定部表示以VDS和FDS哪個(gè)模式進(jìn)行數(shù)據(jù)采樣,依照上述模式設(shè)定部的設(shè)定值,選擇在上述VDS相位設(shè)定寄存器以及FDS相位設(shè)定寄存器中的一方所設(shè)定的相位偏移量,依照上述所選擇的相位偏移量,偏移輸入時(shí)鐘信號(hào)的相位并作為采樣時(shí)鐘進(jìn)行提{共。根據(jù)上述結(jié)構(gòu)的主控制器、半導(dǎo)體裝置以及方法,就可以降低功耗。


圖1是表示應(yīng)用第一實(shí)施方式的主控制器的整體結(jié)構(gòu)的框圖。圖2是表示采樣位置設(shè)定部22以及DLL23周邊的詳細(xì)結(jié)構(gòu)的圖。圖3是表示VDS模式下的基準(zhǔn)時(shí)鐘和依照偏移量經(jīng)過相位偏移的時(shí)鐘的圖。圖4是表示第一實(shí)施方式的FDS模式下的基準(zhǔn)時(shí)鐘SDCLKI和各時(shí)鐘的相位關(guān)系以及延遲量設(shè)定值的一例的圖。圖5是表示第一實(shí)施方式的FDS模式下的基準(zhǔn)時(shí)鐘SDCLKI和各時(shí)鐘的相位關(guān)系以及延遲量設(shè)定值的其他例的圖。圖6是表示本發(fā)明第二實(shí)施方式的結(jié)構(gòu)的圖。圖7是表示應(yīng)用第三實(shí)施方式的主控制器的整體結(jié)構(gòu)的框圖。圖8是表示應(yīng)用第四實(shí)施方式的主控制器的整體結(jié)構(gòu)的框圖。
具體實(shí)施例方式總之,根據(jù)實(shí)施方式之一,本發(fā)明提供一種進(jìn)行接收數(shù)據(jù)的采樣的主控制器,該主控制器包括保持VDS時(shí)的相位偏移量的VDS相位寄存器;保持FDS時(shí)的相位偏移量的FDS 相位寄存器;表示以VDS和FDS哪個(gè)模式進(jìn)行數(shù)據(jù)采樣的模式設(shè)定部;依照上述模式設(shè)定部的設(shè)定值,選擇在上述VDS相位設(shè)定寄存器以及FDS相位設(shè)定寄存器中的一方所設(shè)定的相位偏移量,并作為采樣位置進(jìn)行提供的采樣位置設(shè)定部;以及依照從上述采樣位置設(shè)定部所提供的偏移量,偏移輸入時(shí)鐘信號(hào)的相位并作為采樣時(shí)鐘進(jìn)行提供的時(shí)鐘相位偏移部。最近,人們正在開發(fā)工作頻率達(dá)到2百M(fèi)Hz以上的SD卡。在這種SD卡中,一般是以VDS(Variable Data Sampling 可變數(shù)據(jù)采樣)模式進(jìn)行數(shù)據(jù)采樣。在VDS模式下,當(dāng)延遲量因周圍溫度變化等而變化時(shí),就依照延遲量變化來變更數(shù)據(jù)采樣的定時(shí)。在VDS模式下檢測(cè)出信號(hào)延遲量,并將該延遲量作為相位偏移量提供給 DLL (Delay Locked Loop 延遲鎖定環(huán))。數(shù)據(jù)采樣利用基于被提供給DLL的相位偏移量使發(fā)送時(shí)鐘經(jīng)過延遲的信號(hào)來進(jìn)行。本實(shí)施方式,在VDS模式對(duì)應(yīng)的主控制器以FDS模式使用SD卡時(shí),基于利用VDS 用的DLL而經(jīng)過延遲的發(fā)送時(shí)鐘來采樣數(shù)據(jù)。一般而言,DLL的延遲量越小則相應(yīng)地精度越高。在欲高精度地實(shí)現(xiàn)較大延遲量時(shí),就必須使用高價(jià)的DLL。從而,因VDS用的DLL的延遲量被設(shè)定成必要最小限度,故VDS 用DLL的最大延遲量一般而言要小于頻率較低的FDS用SD卡的延遲量。從而,就無法將 VDS用DLL直接使用于FDS模式SD卡。下面,參照附圖來說明實(shí)施方式。圖1是表示應(yīng)用第一本實(shí)施方式的信息處理系統(tǒng)主要部分的結(jié)構(gòu)的框圖。圖1包括信息處理裝置20和SD卡19,信息處理裝置20包括主裝置18以及主控制器10。信息處理裝置20例如是數(shù)字照相機(jī)、PC等電子設(shè)備。信息處理裝置20和SD卡 19通過SD卡槽30而連接起來。主控制器10例如構(gòu)成為L(zhǎng)SI,對(duì)主裝置(例如CPU) 18和SD卡19間的數(shù)據(jù)傳輸進(jìn)行控制。另外,主控制器10通過SD卡槽30被直接連接到SD卡。由于主控制器10作為控制SD卡19的主側(cè)裝置而發(fā)揮功能,所以也被稱之為SD主控制器。主控制器10包括主接口 11、倍頻/分頻器12、發(fā)送電路13、接收電路14、采樣信號(hào)生成部15、放大器16、輸入輸出門17。倍頻/分頻器12對(duì)在主裝置的頻率設(shè)定下所發(fā)生的時(shí)鐘CLK進(jìn)行倍頻或者分頻以生成時(shí)鐘信號(hào)SDCLKI等,并作為工作時(shí)鐘提供給各部,并且還通過放大器16對(duì)SD卡提供信號(hào)SDCLK。采樣信號(hào)生成部15對(duì)SDCLKI施加適當(dāng)?shù)难舆t,并提供用于對(duì)接收信號(hào)進(jìn)行采樣的FDS用以及VDS用采樣時(shí)鐘。主接口 11按照SD卡的標(biāo)準(zhǔn)來控制數(shù)據(jù)DAT、指令CMD等信號(hào)的收發(fā)。發(fā)送電路 13借助于F/F(觸發(fā)器)13a使經(jīng)由多個(gè)位線從主接口 11所輸入的發(fā)送數(shù)據(jù)DAT以及發(fā)送指令CMD進(jìn)行信號(hào)同步而輸出。接收電路14借助于F/FHa使經(jīng)由多個(gè)位線從SD卡所輸入的接收數(shù)據(jù)DAT以及接收指令CMD信號(hào)進(jìn)行信號(hào)同步而輸出。輸入輸出門17對(duì)數(shù)據(jù)DAT 以及指令CMD信號(hào)的傳輸路徑進(jìn)行控制。圖2是表示采樣信號(hào)生成部15的結(jié)構(gòu)的圖。采樣信號(hào)生成部15包括各種寄存器 21a 21d、采樣位置設(shè)定部22以及時(shí)鐘相位偏移部(以下稱之為DLL) 23。寄存器21a是設(shè)定VDS模式下的相位的寄存器,寄存器21b是設(shè)定FDS模式下的相位的寄存器。寄存器21c是設(shè)定VDS/FDS模式的切換的寄存器,寄存器21d是設(shè)定是否執(zhí)行自動(dòng)調(diào)諧(后述)的寄存器。這些寄存器的內(nèi)容通過主裝置18來進(jìn)行設(shè)定。采樣位置設(shè)定部22判斷采樣所需要的時(shí)鐘位置,并將該位置作為偏移量輸出給 DLL23。DLL23依照來自采樣位置設(shè)定部22的偏移量來進(jìn)行時(shí)鐘的相位偏移。DLL23輸出可以在VDS模式的最高頻率(例如208MHz)下進(jìn)行一個(gè)周期的相位偏移(延遲)的時(shí)鐘CLK_FP ;可以從該時(shí)鐘CLK_FP進(jìn)行半個(gè)周期的相位偏移的時(shí)鐘CLK_CP ; 可以進(jìn)一步從CLK_CP進(jìn)行半個(gè)周期的相位偏移的CLK_BP。這三個(gè)時(shí)鐘信號(hào)是在VDS模式時(shí)檢測(cè)當(dāng)前的延遲量時(shí)所使用的信號(hào)。一般而言,中央的時(shí)鐘CLK_CP被用于接收信號(hào)的采樣。主裝置(CPU) 18在使SD卡進(jìn)行工作時(shí),首先以FDS模式(低速時(shí)鐘)將各相位偏移量 TF/T/TB分別設(shè)定于在VDS相位設(shè)定寄存器21a內(nèi)所設(shè)置的三個(gè)寄存器。此外,SD卡的實(shí)際工作時(shí)鐘頻率依照用途而決定。另外,VDS模式較之于FDS模式一般而言工作復(fù)雜,功耗亦大。從而,根據(jù)工作時(shí)鐘頻率來決定采樣模式。例如,即便在使用同一 SD卡的情況下,也是在數(shù)十MHz左右的比較低速的用途時(shí)采用FDS模式,而在圖像傳輸?shù)雀咚俚挠猛緯r(shí)則采用VDS模式。圖3表示VDS模式下的基準(zhǔn)時(shí)鐘SDCLKI和依照偏移量TF/T/TB經(jīng)過相位偏移的時(shí)鐘CLK_FP/CLK_CP/CLK_BP。偏移量TF是相對(duì)于輸入時(shí)鐘而言相位最早的時(shí)鐘CLK_FP 的相位偏移量,偏移量T是從CLK_FP到中央的時(shí)鐘CLK_CP的相位偏移量,偏移量TB是從 CLK_CP到相位最遲的時(shí)鐘CLK_BP的相位偏移量。也就是說,從基準(zhǔn)時(shí)鐘SDCLKI到相位最遲的時(shí)鐘CLK_BP的相位偏移量相當(dāng)于偏移量TF、T、TB之和。此外,在VDS模式下使用如圖 3那樣三個(gè)相位相互錯(cuò)開的時(shí)鐘CLK_FP、CLK_CP、CLK_BP,檢測(cè)出采樣時(shí)鐘的延遲量的溫度漂移,以校正采樣時(shí)鐘的相位。最大的相位偏移量是偏移量TF為基準(zhǔn)時(shí)鐘SDCLKI的VDS最高工作頻率時(shí)的一個(gè)周期(Vdmax),偏移量T和偏移量TB均為一周期的一半(Vdmax/2)。DLL23的延遲量與輸入 SDCLKI的頻率無關(guān),是基于設(shè)定寄存器21a的設(shè)定值(TF、Τ、TB)的固定值。從而,在將工作頻率設(shè)定得慢于上述VDS最高工作頻率時(shí),偏移量TF的最大值就小于工作頻率一個(gè)周期的延遲量。在本實(shí)施方式中,新設(shè)置FDS的相位設(shè)定用寄存器21b,以使得即便在FDS模式下也能夠使用具有這種特性的VDS模式用DLL23。FDS模式時(shí)的相位設(shè)定值,由主裝置設(shè)定于FDS相位設(shè)定寄存器21b作為偏移量TFDS。FDS模式時(shí)的偏移量TFDS就是從基準(zhǔn)時(shí)鐘 SDCLKI的相位偏移量。圖4表示在FDS模式下,時(shí)鐘的延遲量未超過VDS的一個(gè)周期Vdmax時(shí)的基準(zhǔn)時(shí)鐘SDCLKI和各時(shí)鐘的相位關(guān)系以及延遲量設(shè)定值。FDS模式的工作頻率小于等于VDS模式的最高工作頻率的一半。在以FDS模式所設(shè)定的延遲量未超過VDS模式最高頻率的一個(gè)周期(DLL23的最大延遲量Vdmax)時(shí),采樣位置設(shè)定部22將寄存器21b中所設(shè)定的偏移量TFDS作為偏移量TF進(jìn)行輸出,并輸出“0” 作為偏移量T和偏移量TB。據(jù)此,CLK_FP如圖4那樣僅僅延遲TFDS,但CLK_CP和CLK_BP的相位與CLK_FP相同。其結(jié)果就在中央的時(shí)鐘CLK_CP上附加設(shè)定寄存器21b中所設(shè)定的延遲TFDS。在本實(shí)施方式中,在FDS模式的情況下使用中央的CLK_CP作為接收數(shù)據(jù)的采樣時(shí)鐘。寄存器21b的相位偏移量TFDS是由主裝置設(shè)定為適當(dāng)值的偏移量。
接著,說明在FDS模式下,時(shí)鐘的延遲量超過VDS時(shí)的最高頻率的一個(gè)周期Vdmax 時(shí)的工作。如前所述,F(xiàn)DS模式的工作頻率小于等于VDS模式的最高工作頻率的一半。也就是說,一般而言,在FDS模式下,對(duì)DLL23的輸入時(shí)鐘SDCLKI的頻率遠(yuǎn)遠(yuǎn)低于VDS模式。從而, 僅僅通過偏移量TF的設(shè)定,無法將FDS模式下的一個(gè)周期的延遲附加在時(shí)鐘SDCLKI上。圖5表示在FDS模式下,時(shí)鐘的延遲量超過VDS的一個(gè)周期Vdmax時(shí)的基準(zhǔn)時(shí)鐘 SDCLKI和各時(shí)鐘的相位關(guān)系以及延遲量設(shè)定值。在設(shè)定的延遲超過VDS模式的最高頻率的一個(gè)周期Vdmax時(shí),采樣相位設(shè)定部22 將寄存器21b中所設(shè)定的延遲量TFDS分成延遲量TF和延遲量T進(jìn)行輸出。在延遲量TF 上設(shè)定VDS模式時(shí)的最大延遲量Vdmax,并將不足的部分設(shè)定為延遲量T。從而,如圖5那樣就能夠在中央的時(shí)鐘CLK_CP上附加寄存器21b中所設(shè)定的延遲量TFDS。如前所述,采樣信號(hào)生成部15構(gòu)成為時(shí)鐘CLK_CP作為接收數(shù)據(jù)的采樣時(shí)鐘而使用。這樣在本實(shí)施例中,設(shè)置FDS專用的相位設(shè)定寄存器21b,并由主裝置在寄存器 21b上設(shè)定適當(dāng)?shù)南辔黄屏縏FDS。采樣位置設(shè)定部22就可以基于偏移量TFDS將相當(dāng)于來自SD卡的信號(hào)延遲量的偏移量賦予采樣時(shí)鐘。另外根據(jù)本實(shí)施例,可以在FDS模式下共用在VDS模式所利用的DLL23,并輸出附帶適當(dāng)延遲的采樣時(shí)鐘CLK_CP,而不使用經(jīng)由延遲線(后述)的反饋時(shí)鐘。這里,雖然在 FDS模式下無法將FDS時(shí)鐘的一個(gè)周期的延遲附加于采樣時(shí)鐘,但如果附加圖5范圍內(nèi)的延遲則實(shí)質(zhì)上足夠。即便在從VDS模式切換到FDS模式的情況下,由于在FDS用的寄存器21b上預(yù)先設(shè)定有適當(dāng)?shù)钠屏浚訢LL立即從VDS模式的設(shè)定切換到FDS模式的設(shè)定,不需要再次設(shè)定FDS模式的延遲量。接著,就在寄存器21b上設(shè)定的FDS時(shí)的偏移量TFDS進(jìn)行說明。在FDS相位設(shè)定寄存器21b上設(shè)定的偏移量(延遲量)TFDS必須考慮I/O緩沖器以及布線延遲的差異、外部布線的延遲等進(jìn)行設(shè)定。在決定延遲量較困難的情況下,通過 “調(diào)諧”來決定相位偏移量。在本實(shí)施方式中,設(shè)置用于指示通過調(diào)諧來決定相位偏移量的自動(dòng)調(diào)諧設(shè)定寄存器21d(l位寄存器)。主裝置在通過調(diào)諧來決定在寄存器21b上設(shè)定的偏移量TFDS時(shí),將自動(dòng)調(diào)諧設(shè)定寄存器例如設(shè)定成“ 1 ”。采樣位置設(shè)定部22在自動(dòng)調(diào)諧寄存器21d被設(shè)定成“1”時(shí),將設(shè)定寄存器21b上所設(shè)定的偏移量TFDS提供給DLL23。主裝置在SD卡的初期化程序中,通過讀入SD卡內(nèi)的特定寄存器的內(nèi)容來檢查SD 卡是否持有已知的數(shù)據(jù)模式即調(diào)諧模式。在SD卡持有調(diào)諧模式時(shí),與VDS模式同樣地進(jìn)行如下調(diào)諧以決定采樣位置。即主裝置利用設(shè)定寄存器21b —點(diǎn)一點(diǎn)地改變采樣時(shí)鐘的偏移量,從SD卡反復(fù)讀出調(diào)諧模式進(jìn)行采樣。判斷通過采樣所獲得的數(shù)據(jù)是否與已知的調(diào)諧模式相一致,將最穩(wěn)定獲得正確數(shù)據(jù)的偏移量決定為偏移量TFDS并設(shè)定于寄存器21b。據(jù)此在寄存器21b上設(shè)定最佳的偏移量。在SD卡未持有調(diào)諧模式的情況下,主裝置在調(diào)諧前,以SD卡的初期化中使用的較慢時(shí)鐘預(yù)先將調(diào)諧模式寫入到SD卡。在調(diào)諧執(zhí)行時(shí)通過讀出預(yù)先所寫入的調(diào)諧模式,如上述那樣進(jìn)行調(diào)諧,并在寄存器21b上設(shè)定最佳的偏移量TFDS。如以上所說明那樣根據(jù)本發(fā)明的實(shí)施方式,通過設(shè)置FDS用的設(shè)定寄存器21b,能夠在FDS下共用在VDS所利用的DLL23。據(jù)此就無需外部管腳,并能夠削減管腳數(shù)/功耗。另外,通過FDS用的設(shè)定寄存器21b,可以進(jìn)行與主控制器LSI內(nèi)的I/O延遲及布線的延遲差異相應(yīng)的延遲調(diào)整,進(jìn)而即便在插件板上的布線延遲發(fā)生了變化時(shí)也可以進(jìn)行調(diào)整,所以還能夠作為IP進(jìn)行提供。接著說明本發(fā)明的變形例。圖6表示第二實(shí)施方式的結(jié)構(gòu)。此實(shí)施方式,具備切換寄存器31并根據(jù)狀況來切換采樣時(shí)鐘,其中,該切換寄存器31使用主控制器的內(nèi)部時(shí)鐘SDCLKI和使之在延遲線32進(jìn)行傳輸所獲得的外部時(shí)鐘的哪個(gè)作為FDS模式下的采樣時(shí)鐘來切換。切換部36依照輸入信號(hào)/SDCRISEL來切換時(shí)鐘 CLK_CP0根據(jù)為VDS所設(shè)計(jì)的DLL23的特性,在FDS模式時(shí)使用DLL對(duì)內(nèi)部時(shí)鐘SDCLKI附加必要的延遲較為困難的情況下,選擇在延遲線32上經(jīng)過傳輸?shù)耐獠糠答仌r(shí)鐘SD_FB。另外,為了決定DDL的延遲量,只要對(duì)DDL的偏移量進(jìn)行調(diào)整,以使得與在延遲線 32上經(jīng)過傳輸?shù)耐獠糠答仌r(shí)鐘相同的延遲附加在采樣時(shí)鐘上即可,所以不需要進(jìn)行調(diào)諧。進(jìn)而,在這樣決定了 DDL23的偏移量以后,由于時(shí)鐘不需要在延遲線32上進(jìn)行傳輸,所以在時(shí)鐘SDCLKI輸出側(cè)設(shè)置“與”門34,通過停止時(shí)鐘就能夠削減功耗。根據(jù)第二實(shí)施方式,借助于采樣時(shí)鐘的切換功能,即便在內(nèi)部時(shí)鐘因DLL的特性而無法利用的情況下,也能夠利用基于延遲線的延遲而生成適當(dāng)?shù)南辔坏牟蓸訒r(shí)鐘。圖7是表示信息處理系統(tǒng)的第三實(shí)施方式的主要部分結(jié)構(gòu)的框圖。本實(shí)施方式的信息處理系統(tǒng)是存儲(chǔ)器裝置40與主裝置18以及主控制器10 —起內(nèi)置于信息處理裝置20。還可以依照系統(tǒng)的種類以及用途而設(shè)想存儲(chǔ)器19、主裝置18以及主控制器10構(gòu)成在同一框體內(nèi)、或構(gòu)成在同一基板上、或者構(gòu)成在一個(gè)芯片上等各種各樣的方式。圖8是表示信息處理系統(tǒng)的第四實(shí)施方式的主要部分結(jié)構(gòu)的框圖。本實(shí)施方式的信息處理系統(tǒng)作為存儲(chǔ)器裝置40被設(shè)置在主控制器10內(nèi),此主控制器10還可以構(gòu)成在單一基板上、或者作為單一的半導(dǎo)體芯片而構(gòu)成。還可以依照系統(tǒng)的種類以及用途而設(shè)想主控制器10以及主裝置18構(gòu)成在同一框體內(nèi)、或者構(gòu)成在同一基板上等各種各樣的方式。盡管已敘述某些實(shí)施方式,但這些實(shí)施方式只是以示例的方式進(jìn)行描述,并非意圖限定本發(fā)明的范圍。實(shí)際上,這里所敘述的新穎實(shí)施方式可以以各種其他形態(tài)而實(shí)施,進(jìn)而,還可以在這里所敘述的各實(shí)施方式的形態(tài)上進(jìn)行增刪和變更而不偏離本發(fā)明精神。附加的權(quán)利要求及其等同物意圖覆蓋此類形態(tài)或者更改以便落在本發(fā)明的精神和范圍內(nèi)。
權(quán)利要求
1.一種進(jìn)行接收數(shù)據(jù)的采樣的主控制器,其特征在于,包括 保持可變數(shù)據(jù)采樣(VDQ時(shí)的相位偏移量的VDS相位寄存器; 保持固定數(shù)據(jù)采樣(FDQ時(shí)的相位偏移量的FDS相位寄存器; 表示以VDS和FDS中的哪個(gè)模式進(jìn)行數(shù)據(jù)采樣的模式設(shè)定部;根據(jù)上述模式設(shè)定部的設(shè)定值,選擇在上述VDS相位寄存器以及FDS相位寄存器中的一方所設(shè)定的相位偏移量,并作為采樣位置進(jìn)行提供的采樣位置設(shè)定部;以及根據(jù)從上述采樣位置設(shè)定部所提供的偏移量,使輸入時(shí)鐘信號(hào)的相位偏移并作為采樣時(shí)鐘進(jìn)行提供的時(shí)鐘相位偏移部。
2.根據(jù)權(quán)利要求1所記載的主控制器,其特征在于,還包括設(shè)定是否執(zhí)行FDS用的自動(dòng)調(diào)諧的自動(dòng)調(diào)諧寄存器,上述采樣位置設(shè)定部在由上述 FDS自動(dòng)調(diào)諧寄存器設(shè)定了 FDS自動(dòng)調(diào)諧時(shí),選擇在FDS相位寄存器上所設(shè)定的相位偏移量;在初始化時(shí)通過調(diào)諧自動(dòng)設(shè)定FDS用采樣位置的單元。
3.根據(jù)權(quán)利要求1所記載的主控制器,其特征在于,還包括切換將內(nèi)部時(shí)鐘和使該內(nèi)部時(shí)鐘在外部延遲線經(jīng)過延遲的外部時(shí)鐘的哪個(gè)用作采樣時(shí)鐘的切換部。
4.根據(jù)權(quán)利要求1所記載的主控制器,其特征在于,上述接收數(shù)據(jù)是從SD卡所發(fā)送的數(shù)據(jù)。
5.一種半導(dǎo)體裝置,具備進(jìn)行接收數(shù)據(jù)的采樣的主控制器,該半導(dǎo)體裝置的特征在于, 包括保持可變數(shù)據(jù)采樣(VDQ時(shí)的相位偏移量的VDS相位寄存器; 保持固定數(shù)據(jù)采樣(FDQ時(shí)的相位偏移量的FDS相位寄存器; 表示以VDS和FDS哪個(gè)模式進(jìn)行數(shù)據(jù)采樣的模式設(shè)定部;根據(jù)上述模式設(shè)定部的設(shè)定值,選擇在上述VDS相位寄存器以及FDS相位寄存器中的一方所設(shè)定的相位偏移量,并作為采樣位置進(jìn)行提供的采樣位置設(shè)定部;以及根據(jù)從上述采樣位置設(shè)定部所提供的偏移量,使輸入時(shí)鐘信號(hào)的相位偏移并作為采樣時(shí)鐘進(jìn)行提供的時(shí)鐘相位偏移部。
6.根據(jù)權(quán)利要求5所記載的半導(dǎo)體裝置,其特征在于,還包括設(shè)定是否執(zhí)行FDS用的自動(dòng)調(diào)諧的自動(dòng)調(diào)諧寄存器,在由上述FDS自動(dòng)調(diào)諧寄存器設(shè)定了 FDS自動(dòng)調(diào)諧時(shí),上述采樣位置設(shè)定部選擇在FDS相位寄存器上所設(shè)定的相位偏移量; 以及在初始化時(shí)通過調(diào)諧自動(dòng)設(shè)定FDS用采樣位置的單元。
7.根據(jù)權(quán)利要求5所記載的半導(dǎo)體裝置,其特征在于,還包括切換將內(nèi)部時(shí)鐘和使該內(nèi)部時(shí)鐘在外部延遲線經(jīng)過延遲的外部時(shí)鐘中的哪個(gè)用作采樣時(shí)鐘的切換部。
8.根據(jù)權(quán)利要求5所記載的半導(dǎo)體裝置,其特征在于,上述接收數(shù)據(jù)是從SD卡所發(fā)送的數(shù)據(jù)。
9.根據(jù)權(quán)利要求5所記載的半導(dǎo)體裝置,其特征在于,還包括存儲(chǔ)器裝置,上述接收數(shù)據(jù)從上述存儲(chǔ)器裝置進(jìn)行發(fā)送,其中,上述存儲(chǔ)器裝置和上述主控制器構(gòu)成在一個(gè)芯片上。
10.一種進(jìn)行接收數(shù)據(jù)的采樣的方法,其特征在于,包括以下步驟 在VDS相位寄存器中保持可變數(shù)據(jù)采樣(VDQ時(shí)的相位偏移量, 在FDS相位寄存器中保持固定數(shù)據(jù)采樣(FDQ時(shí)的相位偏移量, 用模式設(shè)定部表示以VDS和FDS哪個(gè)模式進(jìn)行數(shù)據(jù)采樣,根據(jù)上述模式設(shè)定部的設(shè)定值,選擇在上述VDS相位寄存器以及FDS相位寄存器中的一方所設(shè)定的相位偏移量,根據(jù)所選擇的上述相位偏移量,使輸入時(shí)鐘信號(hào)的相位偏移并作為采樣時(shí)鐘進(jìn)行提{共。
11.根據(jù)權(quán)利要求10所記載的方法,其特征在于,還包括以下步驟 通過自動(dòng)調(diào)諧寄存器設(shè)定是否執(zhí)行FDS用的自動(dòng)調(diào)諧,在由上述FDS自動(dòng)調(diào)諧寄存器設(shè)定了 FDS自動(dòng)調(diào)諧時(shí),選擇在FDS相位寄存器上所設(shè)定的相位偏移量,在初始化時(shí)通過調(diào)諧自動(dòng)設(shè)定FDS用采樣位置。
12.根據(jù)權(quán)利要求10所記載的方法,其特征在于,還包括以下步驟切換將內(nèi)部時(shí)鐘和使該內(nèi)部時(shí)鐘在外部延遲線經(jīng)過延遲的外部時(shí)鐘的哪個(gè)用作采樣時(shí)鐘。
13.根據(jù)權(quán)利要求10所記載的方法,其特征在于,上述接收數(shù)據(jù)是從SD卡所發(fā)送的數(shù)據(jù)。
全文摘要
本發(fā)明提供一種進(jìn)行采樣相位設(shè)定的主控制器、半導(dǎo)體裝置以及方法。主控制器在VDS模式以及FDS模式下進(jìn)行接收數(shù)據(jù)的采樣,該主控制器包括保持VDS時(shí)的相位偏移量的VDS相位寄存器;保持FDS時(shí)的相位偏移量的FDS相位寄存器;表示以VDS和FDS哪個(gè)模式進(jìn)行數(shù)據(jù)采樣的模式設(shè)定部;依照上述模式設(shè)定部的設(shè)定值,選擇在上述VDS以及FDS相位設(shè)定寄存器中的一方所設(shè)定的相位偏移量,并作為采樣位置進(jìn)行提供的采樣位置設(shè)定部;以及依照上述偏移量,偏移輸入時(shí)鐘信號(hào)的相位并作為采樣時(shí)鐘進(jìn)行提供的時(shí)鐘相位偏移部。
文檔編號(hào)G11C11/4093GK102385912SQ20111006768
公開日2012年3月21日 申請(qǐng)日期2011年3月21日 優(yōu)先權(quán)日2010年8月31日
發(fā)明者村山正佳 申請(qǐng)人:株式會(huì)社東芝
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1