亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

多次可編程快閃存儲(chǔ)器的列解碼器的制作方法

文檔序號(hào):6751036閱讀:210來(lái)源:國(guó)知局
專(zhuān)利名稱(chēng):多次可編程快閃存儲(chǔ)器的列解碼器的制作方法
技術(shù)領(lǐng)域
本發(fā)明是有關(guān)于一種多次可編程快閃存儲(chǔ)器,特別是關(guān)于一種應(yīng)用在多次可編程
快閃存儲(chǔ)器中能加快讀取速度的列解碼器。
背景技術(shù)
圖1顯示已知的快閃存儲(chǔ)器10,其中列解碼器12及行解碼器16分別根據(jù)輸入信 號(hào)Inl及In2驅(qū)動(dòng)存儲(chǔ)器陣列14,進(jìn)而執(zhí)行編程、抹除、修正或讀取等操作??扉W存儲(chǔ)器10 的讀取速度主要受到字元線(xiàn)延遲的影響,而字元線(xiàn)延遲則與列解碼器12有關(guān)。圖2顯示圖 1中的列解碼器12,其中字元驅(qū)動(dòng)器18根據(jù)信號(hào)XT、 XTB及BLKB驅(qū)動(dòng)宇元線(xiàn)WL1或WL2, 在高壓模式時(shí),高壓準(zhǔn)位平移器20根據(jù)輸入信號(hào)Inl及高壓HV產(chǎn)生信號(hào)XT、 XTB及BLKB 給字元驅(qū)動(dòng)器18以執(zhí)行編程、抹除或修正等操作,其中高壓HV大于電源電壓VDD或小于接 地電位GND,在讀取模式時(shí),高壓準(zhǔn)位平移器20根據(jù)輸入信號(hào)Inl及電源電壓VDD產(chǎn)生信號(hào) XT、 XTB及BLKB給字元驅(qū)動(dòng)器18以執(zhí)行讀取操作。 圖3顯示高壓準(zhǔn)位平移器20的部分電路,其中邏輯電路22根據(jù)輸入信號(hào)Inl產(chǎn)生 信號(hào)Sl, PM0S晶體管24及NM0S晶體管26串聯(lián)在電壓HV或VDD及接地端GND之間,PM0S 晶體管28及NM0S晶體管30串聯(lián)在電壓HV或VDD及接地端GND之間,晶體管24、26、28及 30以及反相器32組成一準(zhǔn)位平移電路(level shift circuit)用以平移信號(hào)S 1的準(zhǔn)位, 進(jìn)而產(chǎn)生信號(hào)S2以決定信號(hào)XT、 XTB或BLKB。在實(shí)作上,高壓準(zhǔn)位平移器20可能包含多 層的準(zhǔn)位平移電路。由于在高壓模式時(shí),需要使用高壓HV,因此晶體管24、26、28及30均 為高壓元件,換言之,晶體管24、26、28及30具有較高的門(mén)檻電壓(Vth)。然而,在讀取模式 時(shí)是使用電源電壓VDD, 一般就0. 5um工藝,電壓VDD的范圍在1. 8V 5V之間,當(dāng)電壓VDD < 3V時(shí),將需要較長(zhǎng)的時(shí)間來(lái)打開(kāi)(turn on)晶體管24、26、28及30,故反應(yīng)較慢,也就是 說(shuō),在電壓VDD較低的情形下,讀取速度下降。再者,為了使正負(fù)高壓應(yīng)用皆正常,設(shè)計(jì)PMOS 晶體管24及28與NMOS晶體管26及30的尺寸比例時(shí),故意較為懸殊,然而這將造成信號(hào) 傳輸緩慢,使得讀取速度進(jìn)一步下降。 為了解決在讀取模式時(shí)因電壓VDD太低而使讀取速度下降的問(wèn)題,Kwon在美國(guó) 專(zhuān)利第6,865,118號(hào)提出一種在半導(dǎo)體存儲(chǔ)裝置中的升壓電路,用以在讀取模式時(shí)將電壓 VDD拉高至5V以加快讀取速度,然而,此種方法將使得功率消耗增加。
因此,需要一種無(wú)需增加功率消耗而能增加快閃存儲(chǔ)器讀取速度的裝置。

發(fā)明內(nèi)容
本發(fā)明的目的,在于提出一種新式多次可編程快閃存儲(chǔ)器的列解碼器,其可以加 快該快閃存儲(chǔ)器的讀取速度。 根據(jù)本發(fā)明,一種新式多次可編程快閃存儲(chǔ)器的列解碼器包括字元線(xiàn)驅(qū)動(dòng)器、切 換電路、高壓準(zhǔn)位平移器及捷徑電路,其中在高壓模式時(shí),該高壓準(zhǔn)位平移器根據(jù)一字元線(xiàn) 信號(hào)及一高壓產(chǎn)生一第一信號(hào)經(jīng)該切換電路提供給該字元驅(qū)動(dòng)器,以驅(qū)動(dòng)該快閃存儲(chǔ)器的字元線(xiàn),在讀取模式時(shí),該捷徑電路根據(jù)該字元線(xiàn)信號(hào)及一電源電壓產(chǎn)生一第二信號(hào)經(jīng)該 切換電路提供給該字元驅(qū)動(dòng)器,以驅(qū)動(dòng)該快閃存儲(chǔ)器的字元線(xiàn)。該捷徑電路由一般邏輯元 件組成,因此在讀取模式時(shí)字元線(xiàn)信號(hào)不用經(jīng)過(guò)多層由高壓元件組成的準(zhǔn)位平移電路,因 而能大幅減少字元線(xiàn)信號(hào)延遲時(shí)間,增加讀取模式的讀取速度。


圖1顯示已知的快閃存儲(chǔ)器; 圖2顯示圖1中的列解碼器; 圖3顯示高壓準(zhǔn)位平移器的部分電路; 圖4顯示多次可編程快閃存儲(chǔ)器的列解碼器; 圖5顯示圖4中捷徑電路的部分電路; 圖6顯示圖4中捷徑電路的部分電路;以及 圖7顯示使用傳統(tǒng)列解碼器及本發(fā)明列解碼器的讀取速度。 附圖標(biāo)號(hào) 10 快閃存儲(chǔ)器 12 列解碼器 14 存儲(chǔ)器陣列 16 行解碼器 18 字元線(xiàn)驅(qū)動(dòng)器 20 高壓準(zhǔn)位平移器 22 邏輯電路 24 PM0S晶體 26 NM0S晶體 28 PM0S晶體 30 NM0S晶體 32 反相器 40 列解碼器 42 字元線(xiàn)驅(qū)動(dòng)器 44 切換電路 46 高壓準(zhǔn)位平移器 48 捷徑電路
具體實(shí)施例方式
圖4顯示多次可編程快閃存儲(chǔ)器的列解碼器40,在高壓模式時(shí),例如執(zhí)行編程、抹 除或修正操作時(shí),高壓準(zhǔn)位平移器46根據(jù)字元線(xiàn)信號(hào)In及高壓HV產(chǎn)生信號(hào)XT_HV、 XTB_ HV及BLKBJW,切換電路44將高壓準(zhǔn)位平移器46的輸出傳送給字元線(xiàn)驅(qū)動(dòng)器42。在讀取 模式時(shí),捷徑電路48根據(jù)字元線(xiàn)信號(hào)In及電源電壓VDD產(chǎn)生信號(hào)XT_READ、 XTB_READ及 BLKB_READ,切換電路44將捷徑電路48的輸出傳送給字元驅(qū)動(dòng)器42。字元驅(qū)動(dòng)器42根據(jù) 切換電路44所送出的信號(hào)XT、 XTB及BLKB驅(qū)動(dòng)該快閃存儲(chǔ)器的字元線(xiàn)。
管管管管
圖5顯示圖4中捷徑電路48的部分電路,其中捷徑電路48是由一般邏輯元件組 成的邏輯電路,捷徑電路48根據(jù)字元線(xiàn)信號(hào)In產(chǎn)生兩個(gè)反相的信號(hào)XT_READ及XTB_READ 至切換電路44,切換電路44根據(jù)信號(hào)RDEN及RDENB決定是否根據(jù)捷徑電路48所輸出的信 號(hào)XT_READ及XTB_READ產(chǎn)生信號(hào)XT及XTB。 圖6顯示圖4中捷徑電路48的部分電路,其中捷徑電路48是由一般邏輯元件組 成的邏輯電路,捷徑電路48根據(jù)字元線(xiàn)信號(hào)In產(chǎn)生信號(hào)BLKB_READ至切換電路44,切換電 路44根據(jù)信號(hào)RDEN及RDENB決定是否根據(jù)捷徑電路48所輸出的信號(hào)BLKB_READ產(chǎn)生信 號(hào)BLKB。 在列解碼器40中,編程、抹除及修正等操作使用由高壓元件組成的高壓準(zhǔn)位平移 電路46,而讀取操作則使用由一般邏輯元件所組成的捷徑,因此在讀取模式時(shí)不用再經(jīng)過(guò) 多層的準(zhǔn)位平移電路,故能大幅減少字元線(xiàn)信號(hào)In延遲時(shí)間,同時(shí)也不再因準(zhǔn)位平移電路 的晶體管尺寸比例懸殊而導(dǎo)致信號(hào)傳遞緩慢,因此能增加讀取速度,此外,由于列解碼器40 無(wú)需使用升壓電路來(lái)拉高電壓VDD,因此沒(méi)有額外的功率消耗。 圖7顯示使用傳統(tǒng)列解碼器12及本發(fā)明列解碼器40的讀取速度,在使用0. 5um 工藝且電壓VDD = 3V的情況下,傳統(tǒng)列解碼器12的字元線(xiàn)延遲為23ns,而讀取操作頻率為 21. 7Mhz,本發(fā)明列解碼器40的字元線(xiàn)延遲為15ns,而讀居操作頻率為33Mhz,顯然,本發(fā)明 的列解碼器40具有較快的讀取速度。
權(quán)利要求
一種多次可編程快閃存儲(chǔ)器的列解碼器,所述快閃存儲(chǔ)器包含多條字元線(xiàn),其特征在于,所述列解碼器包括一驅(qū)動(dòng)器,根據(jù)一第一信號(hào)驅(qū)動(dòng)所述多條字元線(xiàn);一高壓準(zhǔn)位平移器,根據(jù)一第一電壓及一字元線(xiàn)信號(hào)產(chǎn)生一第二信號(hào);一捷徑電路,根據(jù)所述字元線(xiàn)信號(hào)及一第二電壓產(chǎn)生一第三信號(hào);以及一切換電路,在高壓模式時(shí),選取所述第二信號(hào)作為所述第一信號(hào),在讀取模式時(shí),選取所述第三信號(hào)作為所述第一信號(hào)。
2 如權(quán)利要求1所述的列解碼器,其特征在于,所述捷徑電路包括一邏輯電路。
3. 如權(quán)利要求1所述的列解碼器,其特征在于,所述第一電壓大于所述第二電壓。
4. 如權(quán)利要求1所述的列解碼器,其特征在于,所述第一電壓小于接地電位。
全文摘要
本發(fā)明提供一種新式多次可編程快閃存儲(chǔ)器的列解碼器,包括一高壓準(zhǔn)位平移器及一捷徑電路,該列解碼器在執(zhí)行編程、抹除或修正等操作時(shí),該高壓準(zhǔn)位平移器根據(jù)一大于電源電壓或小于接地電位的高壓及一字元線(xiàn)信號(hào)產(chǎn)生一第一信號(hào)據(jù)以驅(qū)動(dòng)該快閃存儲(chǔ)器的字元線(xiàn),在執(zhí)行讀取操作時(shí),該捷徑電路根據(jù)電源電壓及該字元線(xiàn)信號(hào)產(chǎn)生一第二信號(hào)據(jù)以驅(qū)動(dòng)該快閃存儲(chǔ)器的字元線(xiàn),該捷徑電路由一般的邏輯元件組成,因此可以減少該字元線(xiàn)信號(hào)的延遲,進(jìn)而加快讀取速度。
文檔編號(hào)G11C16/08GK101777382SQ20091000145
公開(kāi)日2010年7月14日 申請(qǐng)日期2009年1月9日 優(yōu)先權(quán)日2009年1月9日
發(fā)明者馮信彰, 吳伯豪 申請(qǐng)人:義隆電子股份有限公司
網(wǎng)友詢(xún)問(wèn)留言 已有0條留言
  • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1