專(zhuān)利名稱(chēng):用于異步過(guò)采樣、同步分?jǐn)?shù)間隔均衡化以及數(shù)字增益控制的讀取通道設(shè)備的制作方法
用于異步過(guò)采樣、同步分?jǐn)?shù)間隔均衡化以及數(shù)字增益控制的讀取通道設(shè)備技術(shù)領(lǐng)域l明勁 信息的設(shè)備和方法,背景技術(shù)人們知道,自動(dòng)化介質(zhì)存儲(chǔ)庫(kù)用于提供對(duì)大量存儲(chǔ)介質(zhì)的節(jié)約成本的 訪問(wèn)。 一般而言,介質(zhì)存儲(chǔ)庫(kù)包含大量數(shù)據(jù)存儲(chǔ)介質(zhì)。在某些實(shí)施方式中,這種信息存儲(chǔ)與檢索系統(tǒng)包含多個(gè)存儲(chǔ)器槽(storage slot),其上為存儲(chǔ) 信息的便攜式數(shù)據(jù)存儲(chǔ)介質(zhì)。典型的數(shù)據(jù)存儲(chǔ)介質(zhì)包括一個(gè)或一個(gè)以上的 》茲帶、 一個(gè)或一個(gè)以上的光盤(pán)、 一個(gè)或一個(gè)以上的石更磁盤(pán)、電子存儲(chǔ)介質(zhì)等等。隨著被寫(xiě)入數(shù)據(jù)存儲(chǔ)介質(zhì)的信息量的增大,讀取該信息以及從噪音中 識(shí)別有效數(shù)據(jù)信號(hào)變得更加困難。所需要的是可靠地讀取^L編碼到數(shù)據(jù)存 儲(chǔ)介質(zhì)的信息的設(shè)備和方法。發(fā)明內(nèi)容本發(fā)明提供了 一種讀取通道(read channel)以及使用該讀取通道的方 法。讀取通道包含模擬到數(shù)字轉(zhuǎn)換器,該轉(zhuǎn)換器對(duì)通過(guò)讀取數(shù)據(jù)軌道形 成的模擬信號(hào)進(jìn)行異步采樣,其中,數(shù)據(jù)軌道以符號(hào)速率(symbol rate) 或者由寫(xiě)入均衡化處理指定的速率被寫(xiě)到數(shù)據(jù)存儲(chǔ)介質(zhì);內(nèi)插器,其與模擬到數(shù)字轉(zhuǎn)換器互連。讀取通道還包含分?jǐn)?shù)間隔均衡器(fractionally-spaced equalizer),其中,內(nèi)插器以?xún)?nèi)插速率向分?jǐn)?shù)間隔均衡器提供內(nèi)插信號(hào),內(nèi)插速率大于符 號(hào)速率。分?jǐn)?shù)間隔均衡器形成同步符號(hào)間隔均衡化信號(hào)。讀取通道還包含:增益控制模塊,該模塊與分?jǐn)?shù)間隔均衡器互連;序列檢測(cè)器,其與增益控 制模塊互連。
結(jié)合附圖,通過(guò)閱讀下面的詳細(xì)介紹可更好地理解本發(fā)明,在附圖中, 相同的參考標(biāo)號(hào)用于表示相同的元件,其中圖1A為一框圖,其示出了申請(qǐng)人的讀取通道的第一實(shí)施例; 圖1B為一框圖,其示出了申請(qǐng)人的讀取通道的第二實(shí)施例; 圖2為一框圖,其示出了申請(qǐng)人的分?jǐn)?shù)間隔均衡器; 圖3為一框圖,其示出了申請(qǐng)人的讀取通道的第三實(shí)施例; 圖4為一框圖,其示出了申請(qǐng)人的讀取通道的第四實(shí)施例; 圖5為一框圖,其示出了申請(qǐng)人的讀取通道的第五實(shí)施例; 圖6為一框圖,其示出了申請(qǐng)人的讀取通道的第六實(shí)施例; 圖7為一流程圖,其概括了申請(qǐng)人的方法中的某些步驟;以及 圖8為一流程圖,其概括了申請(qǐng)人的方法中的附加步驟。
具體實(shí)施方式
參照附圖,同樣的符號(hào)對(duì)應(yīng)于附圖所示同樣的部件。本發(fā)明的實(shí)例將 被介紹為在用于從磁帶讀取信息的讀取通道組件中實(shí)現(xiàn)。然而,下面對(duì)用 于調(diào)節(jié)多個(gè)數(shù)字信號(hào)幅度的方法的介紹不意味著將本發(fā)明限制為^磁帶讀 取信息或限制為數(shù)據(jù)處理應(yīng)用,因?yàn)檫@里的本發(fā)明可適用于從一般的信息 存儲(chǔ)介質(zhì)讀取信息。本發(fā)明的實(shí)例包含通過(guò)對(duì)模擬信號(hào)(其包含被編碼到存儲(chǔ)介質(zhì)的信息) 進(jìn)行異步采樣并接著對(duì)這些采樣進(jìn)行同步均衡化來(lái)從信息存儲(chǔ)介質(zhì)讀取信 息的設(shè)備一 一 即讀取通道一一以及使用該設(shè)備的方法。申請(qǐng)人的方法在圖 7和8中概括。現(xiàn)在參照?qǐng)D1A和7,在步驟710中,該方法提供這樣的讀取通道,其 包含模擬到數(shù)字轉(zhuǎn)換器;內(nèi)插器,其與模擬到數(shù)字轉(zhuǎn)換器互連;分?jǐn)?shù)間隔均衡器,其與內(nèi)插器互連;增益控制模塊,其與分?jǐn)?shù)間隔均衡器互連;序列檢測(cè)器,其與增益控制模塊互連。在步驟720中,隨著帶102移過(guò)讀取頭105,讀取頭105由讀取被編 碼在磁帶102上的數(shù)據(jù)產(chǎn)生模擬信號(hào)。在某些實(shí)施例中,寫(xiě)入帶102的數(shù) 據(jù)以第一速率一一即符號(hào)速率一一被編碼。在某些實(shí)施例中,第一速率由 寫(xiě)入均衡化處理指定。讀取頭105將該模擬信號(hào)提供給模擬到數(shù)字轉(zhuǎn)換器 120。固定頻率時(shí)鐘110向A/D轉(zhuǎn)換器120提供定時(shí)信號(hào)。在步驟730中,關(guān)于用于寫(xiě)入數(shù)據(jù)符號(hào)的時(shí)鐘異步地對(duì)模擬信號(hào)進(jìn)行 采樣。據(jù)發(fā)現(xiàn),異步采樣通道允許減小的實(shí)現(xiàn)復(fù)雜性,因?yàn)閿?shù)字鎖相環(huán)代 替了在同步采樣中使用的模擬鎖相振蕩器。結(jié)果,消除了模擬部件中的變 化引起的許多問(wèn)題。在(N)個(gè)數(shù)據(jù)軌道使用同步采樣被讀取的情況下, 需要(N)個(gè)模擬PLO,即每個(gè)通道一個(gè)模擬PLO。相反,在使用實(shí)現(xiàn)本發(fā)明的方法和設(shè)備讀取(N)個(gè)數(shù)據(jù)軌道的情況 下, 一個(gè)整個(gè)系統(tǒng)范圍內(nèi)的自由運(yùn)行(freerunning)的時(shí)鐘110控制(N) 個(gè)模擬信號(hào)的采樣,以獲得對(duì)于(N)個(gè)通道的異步采樣。在這種情況下, 避免了對(duì)(N)個(gè)模擬PLO的需求,并使用(N)個(gè)數(shù)字鎖相環(huán)。相對(duì)于 數(shù)據(jù)速率增加采樣速率減小了由于混淆現(xiàn)象引起的誤差。在步驟740中,異步采樣的信號(hào)被提供給上釆樣器(叩sampler) /內(nèi) 插器135,上采樣器/內(nèi)插器135通過(guò)以指定的上采樣速率進(jìn)行內(nèi)插來(lái)計(jì)算 同步采樣。在步驟750中,上采樣器/內(nèi)插器135向分?jǐn)?shù)間隔均衡器150提 供同步采樣。因此,該設(shè)備和方法結(jié)合同步分?jǐn)?shù)間隔均衡化使用異步信號(hào) 采樣。現(xiàn)在參照?qǐng)D1A、 2、 7,在步驟750中,分?jǐn)?shù)間隔均衡器150以速率 p/T接收來(lái)自采樣器/內(nèi)插器135的采樣。p的值為大于或等于2的整數(shù)。 均衡器權(quán)重wl、 w2、 w3.,wL每q*T/p個(gè)延遲元件(從第一個(gè)延遲元件前 開(kāi)始)分接出均衡器延遲線。在步驟760中,分?jǐn)?shù)間隔均衡器150每個(gè)數(shù)據(jù)符號(hào)間隔T接收p個(gè)輸 入采樣,并且每個(gè)T產(chǎn)生一個(gè)采樣。均衡器權(quán)重wl、 w2、 w3…wL也每個(gè)符號(hào)間隔T被更新。因此,輸出采樣速率為1/T,而輸入采樣速率為p/T。 權(quán)重更新以輸出速率1/T發(fā)生。來(lái)自均衡器150的輸出包含理想的無(wú)失真 的失真。恭 -、'-'、 b , 。分?jǐn)?shù)間隔均衡器150以1/T的速率向增益控制模塊160提供同步均衡 化采樣。在步驟770中,增益控制模塊160調(diào)節(jié)均衡化采樣的增益。在步驟780中,增益調(diào)節(jié)后的同步均衡化采樣受到序列檢測(cè)器170的 處理,其中,檢測(cè)器170被配置為基于檢測(cè)器決策產(chǎn)生信號(hào)估計(jì),例如來(lái) 自沿著最大似然序列檢測(cè)器的殘余序列的數(shù)據(jù)決策的信號(hào)估計(jì)。本領(lǐng)域技 術(shù)人員將會(huì)明了 ,序列檢測(cè)器將這些檢測(cè)到的數(shù)據(jù)符號(hào)提供給對(duì)這些數(shù)據(jù) 符號(hào)進(jìn)行解碼的解碼器?,F(xiàn)在參照?qǐng)D1A和8,讀取通道IOO包含第一反饋環(huán),第一反饋環(huán)包含 通信鏈路165。在步驟810中,該方法通過(guò)序列檢測(cè)器170產(chǎn)生信號(hào)估計(jì) 199。在步驟820中,這些信號(hào)估計(jì)199被提供給增益控制模塊160。讀取通道100還包含第二反饋環(huán),第二反饋環(huán)包含通信鏈路166、最 小均方("LMS")算法180和通信鏈路185。傳統(tǒng)的LMS算法可顯示出 明顯的穩(wěn)定性與性能缺陷,這些缺陷是由于(1)非恒定、脈沖環(huán)境噪音, (2)精度有限的算法,以及(3)與量化以及電子放大器相關(guān)聯(lián)的測(cè)量噪 音引起的。在某些實(shí)施例中,LMS算法180包含"泄漏的(leaky) " LMS 算法,其中,泄漏參數(shù)解決由于非恒定的輸入、低的信噪比以及精度有限的算法引起的穩(wěn)定性缺陷。在步驟830中,信號(hào)估計(jì)199凈皮提供給LMS算法180。在步驟840中, LMS算法180將更新后的一組均衡器系數(shù)提供給分?jǐn)?shù)間隔均衡器150。讀取通道100還包含第三反饋環(huán),第三反饋環(huán)包含通信鏈路167、定 時(shí)控制模塊l卯、通信鏈路195。在步驟850中,信號(hào)估計(jì)199被提供給定 時(shí)控制模塊l卯,定時(shí)控制才莫塊l卯產(chǎn)生定時(shí)信號(hào)。在步驟860中,該定 時(shí)信號(hào)被提供給上采樣器/內(nèi)插器135。在某些實(shí)施例中,該方法從步驟860轉(zhuǎn)移到步驟740,并如這里所介紹的那樣繼續(xù)。盡管圖8顯示出步驟810到860被依次執(zhí)行,在該設(shè)備和 方法的某些實(shí)施例中,步驟810到860基本上同步地執(zhí)行?,F(xiàn)在參照?qǐng)D1B,圖1B為示出讀取通道101的框圖。讀取通道101包 含分立的上采樣器130和內(nèi)插器140。在讀取通道100/101的某些實(shí)施例中,將均衡器適配反饋環(huán)與增益適 配反饋環(huán)解耦合。在沒(méi)有解耦合的情況下,這兩個(gè)反饋環(huán)的交互作用可能 導(dǎo)致增益和/或均衡器系數(shù)移動(dòng),其可降低讀取通道的整體性能,和/或可在 均衡器與增益控制適配未被適當(dāng)約束的情況下導(dǎo)致適應(yīng)性環(huán)的發(fā)散?,F(xiàn)在參照?qǐng)D3,讀取通道300包含增益適配環(huán)310,其中,增益控制誤 差信號(hào)使用通信鏈路340被提供給增益控制模塊160,增益控制誤差信號(hào) 包含通過(guò)通信鏈路330提供的來(lái)自增益控制才莫塊160的延遲輸出信號(hào)與通 過(guò)通信鏈路320提供的由序列檢測(cè)器170的決策形成的信號(hào)估計(jì)199之間 的差。讀取通道300還包含均衡器適配環(huán)350,其中,均衡器誤差信號(hào)通過(guò) 通信鏈路380被提供給LMS算法180,均衡器誤差信號(hào)包含延遲均衡化信 號(hào)(通過(guò)通信鏈路370提供)與信號(hào)估計(jì)199 (通過(guò)通信鏈路360提供, 由序列檢測(cè)器170的決策形成)之間的差。在某些實(shí)施例中,該設(shè)備和方法使用采用歐幾里德距離度量到部分響 應(yīng)4類(lèi)(PR4)目標(biāo)和最大似然序列檢測(cè)的均衡化, 一種在現(xiàn)有技術(shù)中被 稱(chēng)為PRML的組合。在這些PRML檢測(cè)器實(shí)施例中,序列檢測(cè)器170包 含PRML檢測(cè)器,目標(biāo)多項(xiàng)式175 (圖1A)包含整數(shù)系數(shù),即,其中,D 表示延遲運(yùn)算符。在較高的線性記錄密度下,線性PR4均衡器產(chǎn)生相當(dāng)大的噪音增強(qiáng)。 在該設(shè)備和方法的某些實(shí)施例中,檢測(cè)器170包含擴(kuò)展PRML檢測(cè)器 ("EPRML,,)。具有目標(biāo)多項(xiàng)式的這種EPRML檢測(cè)器170也為固定 結(jié)構(gòu),其中,目標(biāo)多項(xiàng)式175不能被適配到變化的通道運(yùn)行點(diǎn)。在更高的線性記錄密度下,EPR4目標(biāo)可導(dǎo)致進(jìn)一步的噪音增強(qiáng)。在 申請(qǐng)人:的設(shè)備和方法的某些實(shí)施例中,檢測(cè)器170包含擴(kuò)展EPRML檢測(cè)器("E2PRML,,)。具有目標(biāo)多項(xiàng)式的這種E2PRML檢測(cè)器170也為 固定的結(jié)構(gòu),其中,目標(biāo)多項(xiàng)式175不能被適配到變化的通道運(yùn)行點(diǎn)。在某些實(shí)施例中,據(jù)發(fā)現(xiàn),均衡化到短的目標(biāo)不允許減輕通道與目標(biāo) 的不匹配,且改變總體響應(yīng)所要求的、接下來(lái)的均衡化導(dǎo)致噪音著色(noise coloration)、噪音增強(qiáng)以及結(jié)果引起的性能劣化。或者,過(guò)度增大目標(biāo)的 長(zhǎng)度引起最大似然序列檢測(cè)器的復(fù)雜性的、不受歡迎的增大。在某些實(shí)施例中,該設(shè)備和方法采用噪音預(yù)測(cè)最大似然("NPML,,) 檢測(cè)器。通過(guò)在到序列檢測(cè)器的輸入上增加噪音白化濾波器并基于較長(zhǎng)的 有效目標(biāo)進(jìn)行序列檢測(cè),NPML檢測(cè)器提供增強(qiáng)的可靠性。在某些NPML 實(shí)施例中,目標(biāo)多項(xiàng)式包含非整數(shù)系數(shù)。通過(guò)允許PR目標(biāo)多項(xiàng)式采用非 整數(shù)系數(shù),到通道的更好的匹配是可能的。在某些實(shí)施例中,目標(biāo)多項(xiàng)式175 (圖1A, 1B)在包含讀取通道100 的信息存儲(chǔ)與檢索系統(tǒng)的初始化過(guò)程中被設(shè)置。在其他實(shí)施例中,目標(biāo)多 項(xiàng)式175由與包M取通道100的信息存儲(chǔ)與檢索系統(tǒng)互連的主計(jì)算機(jī)提 供。在該設(shè)備和方法的某些實(shí)施例中,部分響應(yīng)目標(biāo)和分?jǐn)?shù)間隔均衡器祐: 連帶地更新。現(xiàn)在參照?qǐng)D4,申請(qǐng)人的讀取通道400包含NPML檢測(cè)器410 和目標(biāo)適配環(huán)440,其中,電路430向NPML檢測(cè)器410提供更新后的目 標(biāo)420。同時(shí),均衡器輸出信號(hào)450被用于產(chǎn)生均衡器誤差信號(hào),該信號(hào) 被提供給分?jǐn)?shù)間隔均衡器150。在本實(shí)施例中,均衡器結(jié)合信號(hào)整形與噪 音預(yù)測(cè)的功能。讀取通道400還包含固定時(shí)鐘110、模擬到數(shù)字轉(zhuǎn)換器120、上采樣器 /內(nèi)插器135 (圖1A)或上采樣器130 (圖1B)與內(nèi)插器140 (圖1B)。 在某些實(shí)施例中,讀取通道400還包含增益適配環(huán)310 (圖3),其中,均 衡器/目標(biāo)適配以及定時(shí)與增益調(diào)節(jié)被解耦合,如上面所介紹的那樣?,F(xiàn)在參照?qǐng)D4和8,在目標(biāo)適配實(shí)施例中,該方法包含步驟870,其中, 該i殳備和方法產(chǎn)生調(diào)節(jié)后的目標(biāo)。在步驟880中,該i殳備和方法將調(diào)節(jié)后 的目標(biāo)提供給NPML檢測(cè)器410。在某些實(shí)施例中,讀取通道包含分?jǐn)?shù)間隔均衡器與噪音預(yù)測(cè)濾波器的分立的實(shí)施。例如參照?qǐng)D5,讀取通道500包含與噪音預(yù)測(cè)濾波器510結(jié) 合的分?jǐn)?shù)間隔均衡器150,噪音預(yù)測(cè)濾波器510包含噪音預(yù)測(cè)濾波器更新 環(huán)520,其中,兩濾波器被適應(yīng)性地調(diào)節(jié)。讀取通道500還包含固定時(shí)鐘 110、模擬到數(shù)字轉(zhuǎn)換器120、上采樣器/內(nèi)插器135 (圖1A)或上采樣器 130 (圖1B)與內(nèi)插器140 (圖1B)。在某些實(shí)施例中,讀取通道500還 包含增益適配環(huán)310 (圖3 ),其中,均衡器適配以及定時(shí)與增益調(diào)節(jié)被解 耦合,如上面所介紹的那樣。在某些實(shí)施例中,該設(shè)備包含依賴(lài)于狀態(tài)的NPML檢測(cè)器?,F(xiàn)在參照 圖6,讀取通道600包含NPML檢測(cè)器610,其包含度量計(jì)算單元620, 其中,Pk(D), k-0,l,…2xNstates-l表示對(duì)應(yīng)于NPML框架上的第k個(gè)變 化的一組預(yù)測(cè)器系數(shù)。讀取通道600還包含固定時(shí)鐘110、模擬到數(shù)字轉(zhuǎn) 換器120、上釆樣器/內(nèi)插器135 (圖1A)或上采樣器130 (圖1B)與內(nèi)插 器140 (圖1B)。在某些實(shí)施例中,讀取通道600還包含增益適配環(huán)310 (圖3),其中,均衡器適配以及定時(shí)與增益調(diào)節(jié)被解耦合,如上面所介 紹的那樣。存儲(chǔ)服務(wù)提供者可使用該設(shè)備和方法向存儲(chǔ)服務(wù)用戶提供增強(qiáng)信息存 儲(chǔ)服務(wù)。具體而言,存儲(chǔ)服務(wù)提供者可通過(guò)以符號(hào)速率將接收自存儲(chǔ)服務(wù) 用戶的數(shù)據(jù)編碼到信息存儲(chǔ)介質(zhì)并在此后從所述信息存儲(chǔ)介質(zhì)讀取該數(shù)據(jù) 以形成模擬信號(hào)來(lái)增強(qiáng)提供給存儲(chǔ)服務(wù)用戶的服務(wù)。存儲(chǔ)服務(wù)提供者可使 用該設(shè)備和方法以固定采樣速率對(duì)模擬信號(hào)進(jìn)行異步采樣以形成采樣信 號(hào),形成內(nèi)插采樣,并以?xún)?nèi)插速率將這些內(nèi)插采樣提供給分?jǐn)?shù)間隔均衡器, 其中,內(nèi)插速率大于符號(hào)速率。存儲(chǔ)服務(wù)提供者可使用該設(shè)備和方法以均 衡化速率形成同步均衡化采樣(其中,均衡化速率小于或等于內(nèi)插速率), 調(diào)節(jié)這些均衡化采樣的增益,并使用所述增益調(diào)節(jié)后的同步均衡化采樣檢 測(cè)表示最大似然序列估計(jì)的數(shù)據(jù)符號(hào)。圖7與8所示方法的實(shí)施例可分別實(shí)現(xiàn)。另外,在某些實(shí)施例中,可 對(duì)圖7和/或8所示的單獨(dú)的步驟進(jìn)行合并、消除或重新排序。在某些實(shí)施例中,本發(fā)明包含駐留在布置在包含讀取通道的數(shù)據(jù)存儲(chǔ) 裝置中的存儲(chǔ)器內(nèi)的指令,其中,這些指令由布置在包含讀取通道的數(shù)據(jù)存儲(chǔ)裝置中的處理器執(zhí)行,以執(zhí)行圖7所示的步驟720、 730、 740、 750、 760、 770和/或780,和/或圖8所示的步驟810、 820、 830、 840、 850、 860、 870和/或880。在其他實(shí)施例中,本發(fā)明包含駐留在任何其他計(jì)算機(jī)程序產(chǎn)品中的指 令,其中,這些指令由包含讀取通道的信息存儲(chǔ)與檢索系統(tǒng)內(nèi)部或外部的 計(jì)算機(jī)執(zhí)行,以執(zhí)行圖7所示的步驟720、 730、 740、 750、 760、 770和/ 或780,和/或圖8所示的步驟810、 820、 830、 840、 850、 860、 870和/ 或880。在每種情況下。指令可被編碼在包括例如磁信息存儲(chǔ)介質(zhì)、光信 息存儲(chǔ)介質(zhì)、電子信息存儲(chǔ)介質(zhì)等的信息存儲(chǔ)介質(zhì)中。"電子存儲(chǔ)介質(zhì)" 意p木著例如PROM、 EPROM、 EEPROM、閃速ROM、壓縮閃存(compact flash)、智能介質(zhì)等裝置。盡管詳細(xì)示出了本發(fā)明的優(yōu)選實(shí)施例,應(yīng)當(dāng)明了,在不脫離所附權(quán)利 要求書(shū)所述本發(fā)明的范圍的情況下,本領(lǐng)域技術(shù)人員可想到對(duì)這些實(shí)施例 的4務(wù)改和變型。
權(quán)利要求
1.一種讀取通道,其包含異步模擬到數(shù)字轉(zhuǎn)換器,其以大于第一速率的速率對(duì)通過(guò)讀取數(shù)據(jù)軌道形成的模擬信號(hào)進(jìn)行異步采樣,其中,所述數(shù)據(jù)軌道以所述第一速率被寫(xiě)入數(shù)據(jù)存儲(chǔ)介質(zhì);內(nèi)插器,其與所述模擬到數(shù)字轉(zhuǎn)換器互連;分?jǐn)?shù)間隔均衡器,其與所述內(nèi)插器互連,其中,所述內(nèi)插器以?xún)?nèi)插速率向所述分?jǐn)?shù)間隔均衡器提供內(nèi)插采樣,且其中,所述分?jǐn)?shù)間隔均衡器以均衡化速率形成同步均衡化采樣,其中,所述內(nèi)插速率大于或等于所述均衡化速率,且其中,所述內(nèi)插速率大于所述第一速率;增益控制模塊,其與所述分?jǐn)?shù)間隔均衡器互連;以及序列檢測(cè)器,其與所述增益控制模塊互連。
2. 根據(jù)權(quán)利要求1的讀取通道,其還包含在異步領(lǐng)域內(nèi)以大于所述第 一速率的速率對(duì)所述模擬信號(hào)進(jìn)行過(guò)采樣的上采樣器。
3. 根據(jù)權(quán)利要求2的讀取通道,其還包含第一反饋電路,該電路包含 與所述序列檢測(cè)器以及所述內(nèi)插器互連的定時(shí)控制電路。
4. 根據(jù)權(quán)利要求3的讀取通道,其還包含第二反饋電路,該電路包含與所述序列檢測(cè)器以及所述分?jǐn)?shù)間隔均衡器互連的最小均方更新電路。
5. 根據(jù)權(quán)利要求4的讀取通道,其還包含第三反饋電路,該電路與所 述序列檢測(cè)器以及所述增益控制模塊互連。
6. 根據(jù)權(quán)利要求5的讀取通道,其中,所述第二反饋電路與所述第三 反饋電路解耦合。
7. 根據(jù)權(quán)利要求6的讀取通道,其中,所述序列檢測(cè)器包含部分響應(yīng) 最大似然序列檢測(cè)器。
8. 根據(jù)權(quán)利要求6的讀取通道,其中,所述序列檢測(cè)器包含噪音預(yù)測(cè) 最大似然序列檢測(cè)器。
9. 根據(jù)權(quán)利要求8的讀取通道,其中,所述噪音預(yù)測(cè)最大似然序列檢測(cè)器包含分支度量計(jì)算算法和多個(gè)預(yù)測(cè)器濾波器,其中,所述預(yù)測(cè)器濾波 器被嵌入所述分支度量計(jì)算算法,其中,所述算法的每個(gè)變化與所述多個(gè) 預(yù)測(cè)器濾波器中不同的一個(gè)相關(guān)聯(lián)。
10. —種讀取在數(shù)據(jù)存儲(chǔ)介質(zhì)中編碼的信息的方法,其包含以下步驟 提供讀取通道,所述讀取通道包含模擬到數(shù)字轉(zhuǎn)換器、與所述才莫擬到數(shù)字轉(zhuǎn)換器互連的內(nèi)插器、與所述內(nèi)插器互連的分?jǐn)?shù)間隔均衡器、與所述 分?jǐn)?shù)間隔均衡器互連的增益控制模塊以及與所述增益控制模塊互連的序列 檢測(cè)器;讀取被寫(xiě)入數(shù)據(jù)存儲(chǔ)介質(zhì)的數(shù)據(jù)軌道以形成模擬信號(hào),其中,所述數(shù) 據(jù)軌道包含以第 一速率編碼的信息;以固定的采樣速率對(duì)所述模擬信號(hào)進(jìn)行異步采樣,以形成采樣信號(hào); 形成內(nèi)插采樣;以?xún)?nèi)插速率將所述內(nèi)插采樣提供給所述分?jǐn)?shù)間隔均衡器,其中,所述 內(nèi)插速率大于所述第一速率;以均衡化速率形成同步均衡化采樣,其中,所述均衡化速率小于所述 內(nèi)插速率;調(diào)節(jié)所述均衡化采樣的增益;使用所述增益調(diào)節(jié)后的同步均衡化采樣檢測(cè)表示最大似然序列估計(jì)的 數(shù)據(jù)符號(hào)。
11. 根據(jù)權(quán)利要求10的方法,其中,所述提供步驟還包含提供上采樣 器,所述方法還包含以上采樣速率在異步領(lǐng)域中進(jìn)行上采樣的步驟,其中, 所述上采樣速率大于所述第一速率。
12. 根據(jù)權(quán)利要求10的方法,其還包含以下步驟 提供定時(shí)控制電路,該電路與所述序列檢測(cè)器以及所述內(nèi)插器互連; 產(chǎn)生定時(shí)信號(hào);將所述定時(shí)信號(hào)提供給所述內(nèi)插器。
13. 根據(jù)權(quán)利要求12的方法,其還包含以下步驟 產(chǎn)生均衡器誤差信號(hào);將所述均衡器誤差信號(hào)提供給所述分?jǐn)?shù)間隔均衡器。
14. 根據(jù)權(quán)利要求13的方法,其還包含以下步驟產(chǎn)生通過(guò)來(lái)自所述序列檢測(cè)器的決策形成的信號(hào)估計(jì); 其中,在增益控制之前,所述產(chǎn)生均衡器誤差信號(hào)的步驟還包含產(chǎn)生 包含所述信號(hào)估計(jì)與延遲均衡化信號(hào)之間的差的均衡器誤差信號(hào)。
15. 根據(jù)權(quán)利要求14的方法,其還包含以下步驟 產(chǎn)生包含延遲增益調(diào)節(jié)信號(hào)與所述信號(hào)估計(jì)之間的差的增益控制誤差信號(hào);將所述增益控制誤差信號(hào)提供給所述增益控制^^莫塊; 其中,所述產(chǎn)生均衡器誤差信號(hào)的步驟與所述產(chǎn)生增益控制誤差信號(hào) 的步驟解耦合。
16. 根據(jù)權(quán)利要求15的方法,其中,所述提供序列檢測(cè)器的步驟還包 含提供包含目標(biāo)的序列檢測(cè)器,所述方法還包含以下步驟產(chǎn)生調(diào)節(jié)后的目標(biāo);將所述調(diào)節(jié)后的目標(biāo)提供給所述序列檢測(cè)器; 將所述目標(biāo)設(shè)置到所述調(diào)節(jié)后的目標(biāo)。
17. 根據(jù)權(quán)利要求15的方法,其中,所述提供序列檢測(cè)器的步驟還包 含提供部分響應(yīng)最大似然序列檢測(cè)器,且其中,所述檢測(cè)步驟還包含使用 所述部分響應(yīng)最大似然序列檢測(cè)器檢測(cè)表示最大似然序列估計(jì)的數(shù)據(jù)符 號(hào)。
18. 根據(jù)權(quán)利要求15的方法,其中,所述提供序列檢測(cè)器的步驟還包 含提供噪音預(yù)測(cè)最大似然序列檢測(cè)器,且其中,所述檢測(cè)步驟還包含使用 所述噪音預(yù)測(cè)最大似然序列檢測(cè)器檢測(cè)表示最大似然序列估計(jì)的數(shù)據(jù)符號(hào)。
19. 根據(jù)權(quán)利要求18的方法,其中,所述噪音預(yù)測(cè)最大似然序列檢測(cè) 器包含分支度量計(jì)算算法和多個(gè)預(yù)測(cè)器濾波器,其中,所述預(yù)測(cè)器濾波器 嵌入所述分支度量計(jì)算算法中,其中,所述算法的每個(gè)變化與所述多個(gè)預(yù) 測(cè)器濾波器的不同的 一個(gè)相關(guān)聯(lián)。
20. —種適用于可編程計(jì)算機(jī)處理器的計(jì)算機(jī)程序產(chǎn)品,其用于使用 讀取通道讀取在數(shù)據(jù)存儲(chǔ)介質(zhì)中編碼的信息,所述讀取通道包含模擬到數(shù) 字轉(zhuǎn)換器、與所述模擬到數(shù)字轉(zhuǎn)換器互連的內(nèi)插器、與所述內(nèi)插器互連的 分?jǐn)?shù)間隔均衡器、與所述分?jǐn)?shù)間隔均衡器互連的增益控制^=莫塊以及與所述 增益控制模塊互連的序列檢測(cè)器,所述計(jì)算機(jī)程序產(chǎn)品包含;計(jì)算機(jī)可讀程序代碼,其使所述可編程計(jì)算機(jī)處理器讀取被寫(xiě)入數(shù)據(jù) 存儲(chǔ)介質(zhì)的數(shù)據(jù)軌道以形成模擬信號(hào),其中,所述數(shù)據(jù)軌道包含以第一速 率編碼的信息;計(jì)算機(jī)可讀程序代碼,其使所述可編程計(jì)算機(jī)處理器以固定的采樣速率對(duì)所述模擬信號(hào)進(jìn)行異步采樣,以形成采樣信號(hào);計(jì)算機(jī)可讀程序代碼,其使所述可編程計(jì)算機(jī)處理器形成內(nèi)插采樣; 計(jì)算機(jī)可讀程序代碼,其使所述可編程計(jì)算機(jī)處理器以?xún)?nèi)插速率將所述內(nèi)插采樣提供給所述分?jǐn)?shù)間隔均衡器,其中,所述內(nèi)插速率大于所述第一速率;計(jì)算機(jī)可讀程序代碼,其使所述可編程計(jì)算機(jī)處理器以均衡化速率形 成同步均衡化采樣,其中,所述均衡化速率小于所述內(nèi)插速率;計(jì)算機(jī)可讀程序代碼,其使所述可編程計(jì)算機(jī)處理器調(diào)節(jié)所述均衡化 采樣的增益;計(jì)算機(jī)可讀程序代碼,其使所述可編程計(jì)算機(jī)處理器使用所述增益調(diào) 節(jié)后的同步均衡化采樣檢測(cè)表示最大似然序列估計(jì)的數(shù)據(jù)符號(hào)。
21. 根據(jù)權(quán)利要求20的計(jì)算機(jī)程序產(chǎn)品,其中,所述讀取通道還包含 上采樣器,所述計(jì)算機(jī)程序產(chǎn)品還包含使所述可編程計(jì)算機(jī)處理器以大于 所述第一速率的速率在異步領(lǐng)域中進(jìn)行上采樣的計(jì)算機(jī)可讀程序代碼。
22. 根據(jù)權(quán)利要求21的計(jì)算才M呈序產(chǎn)品,其中,所述讀取通道還包含 定時(shí)控制電路,該電路與所述序列檢測(cè)器以及所述內(nèi)插器互連;所述計(jì)算 機(jī)程序產(chǎn)品還包含計(jì)算機(jī)可讀程序代碼,其使所述可編程計(jì)算機(jī)處理器產(chǎn)生定時(shí)信號(hào); 計(jì)算機(jī)可讀程序代碼,其使所述可編程計(jì)算機(jī)處理器將所述定時(shí)信號(hào)提供給所述內(nèi)插器。
23. 根據(jù)權(quán)利要求22的計(jì)算機(jī)程序產(chǎn)品,其還包含 計(jì)算機(jī)可讀程序代碼,其使所述可編程計(jì)算機(jī)處理器產(chǎn)生均衡器誤差信號(hào);計(jì)算機(jī)可讀程序代碼,其使所述可編程計(jì)算機(jī)處理器將所述均衡器誤 差信號(hào)提供給所述分?jǐn)?shù)間隔均衡器。
24. 根據(jù)權(quán)利要求23的計(jì)算機(jī)程序產(chǎn)品,其還包含 計(jì)算機(jī)可讀程序代碼,其使所述可編程計(jì)算機(jī)處理器接收來(lái)自所述序列檢測(cè)器決策的信號(hào)估計(jì);計(jì)算機(jī)可讀程序代碼,其使所述可編程計(jì)算機(jī)處理器在增益控制前產(chǎn) 生包含所述信號(hào)估計(jì)與延遲均衡化信號(hào)之間的差的均衡器誤差信號(hào)。計(jì)算機(jī)可讀程序代碼,其使所述可編程計(jì)算機(jī)處理器將所述均衡化誤 差信號(hào)提供給所述分?jǐn)?shù)間隔均衡器。
25. 根據(jù)權(quán)利要求24的計(jì)算機(jī)程序產(chǎn)品,其還包含 計(jì)算機(jī)可讀程序代碼,其使所述可編程計(jì)算機(jī)處理器產(chǎn)生包含延遲增益調(diào)節(jié)信號(hào)與所述信號(hào)估計(jì)之間的差的增益控制誤差信號(hào);計(jì)算機(jī)可讀程序代碼,其使所述可編程計(jì)算機(jī)處理器將所述增益控制誤差信號(hào)提供給所述增益控制模塊;其中,產(chǎn)生所述均衡器誤差信號(hào)與產(chǎn)生所述增益控制誤差信號(hào)解耦合。
26. 根據(jù)權(quán)利要求24的計(jì)算枳一呈序產(chǎn)品,其中,所述序列檢測(cè)器包含 目標(biāo),所述計(jì)算機(jī)程序產(chǎn)品還包含計(jì)算機(jī)可讀程序代碼,其使所述可編程計(jì)算機(jī)處理器產(chǎn)生調(diào)節(jié)后的目標(biāo);計(jì)算機(jī)可讀程序代碼,其使所迷可編程計(jì)算機(jī)處理器將所述調(diào)節(jié)后的 目標(biāo)提供給所述序列檢測(cè)器;計(jì)算機(jī)可讀程序代碼,其使所述可編程計(jì)算機(jī)處理器將所述目標(biāo)設(shè)置 到所述調(diào)節(jié)后的目標(biāo)。
27. 根據(jù)權(quán)利要求26的計(jì)算機(jī)程序產(chǎn)品,其中,所述序列檢測(cè)器包含部分響應(yīng)最大似然序列檢測(cè)器,所述計(jì)算機(jī)程序產(chǎn)品還包含使所述可編程 計(jì)算機(jī)處理器使用所述部分響應(yīng)最大似然序列檢測(cè)器檢測(cè)表示最大似然序 列估計(jì)的所述數(shù)據(jù)符號(hào)的計(jì)算機(jī)可讀程序代碼。
28. 根據(jù)權(quán)利要求26的計(jì)算機(jī)程序產(chǎn)品,其中,所述序列檢測(cè)器包含 噪音預(yù)測(cè)最大似然序列檢測(cè)器,所述計(jì)算機(jī)程序產(chǎn)品還包含使所述可編程 計(jì)算機(jī)處理器使用所述噪音預(yù)測(cè)最大似然序列檢測(cè)器檢測(cè)表示最大似然序 列估計(jì)的所述數(shù)據(jù)符號(hào)的計(jì)算機(jī)可讀程序代碼。
29. —種增強(qiáng)由存儲(chǔ)服務(wù)提供者提供給存儲(chǔ)服務(wù)用戶的服務(wù)的方法, 其包含以下步驟以第一速率將接收自存儲(chǔ)服務(wù)用戶的數(shù)據(jù)編碼到信息存儲(chǔ)介質(zhì);從所述信息存儲(chǔ)介質(zhì)讀取所述數(shù)據(jù)以形成模擬信號(hào);以固定采樣速率對(duì)所述模擬信號(hào)進(jìn)行異步采樣以形成采樣信號(hào);形成內(nèi)插采樣;以?xún)?nèi)插速率向分?jǐn)?shù)間隔均衡器提供所述內(nèi)插采樣;其中,所述內(nèi)插速 率大于所述第一速率;以均衡化速率形成同步均衡化采樣,其中,所述均衡化速率小于所述 內(nèi)插速率;調(diào)節(jié)所述均衡化采樣的增益;使用所述增益調(diào)節(jié)后的同步均衡化采樣檢測(cè)表示最大似然序列估計(jì)的 數(shù)據(jù)符號(hào)。
全文摘要
公開(kāi)了一種讀取通道接收器設(shè)備和方法。讀取通道接收器鏈路包含以固定速率對(duì)通過(guò)讀取數(shù)據(jù)軌道形成的模擬信號(hào)進(jìn)行異步采樣的模擬到數(shù)字轉(zhuǎn)換器,其中,數(shù)據(jù)軌道以符號(hào)速率被寫(xiě)入數(shù)據(jù)存儲(chǔ)介質(zhì);上采樣器與內(nèi)插器,其與模擬到數(shù)字轉(zhuǎn)換器互連。接收器還包含分?jǐn)?shù)間隔均衡器,其中,內(nèi)插器以大于符號(hào)速率的內(nèi)插速率向分?jǐn)?shù)間隔均衡器提供信號(hào)。分?jǐn)?shù)間隔均衡器形成同步均衡化信號(hào)。接收器還包含與分?jǐn)?shù)間隔均衡器互連的數(shù)字增益控制模塊以及輸出最大似然信號(hào)序列的序列檢測(cè)器。
文檔編號(hào)G11B20/10GK101248493SQ200680031148
公開(kāi)日2008年8月20日 申請(qǐng)日期2006年7月3日 優(yōu)先權(quán)日2005年8月26日
發(fā)明者E·埃萊夫特里烏, G·A·伽奎特, J·耶利托, R·A·哈欽斯, S·厄爾策爾 申請(qǐng)人:國(guó)際商業(yè)機(jī)器公司