專利名稱:將輔助信號(hào)嵌入主信號(hào)的比特流中的方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種將輔助信道的輔助信號(hào)嵌入主信道的主信號(hào)的比特流中的方法。本發(fā)明還涉及相應(yīng)的記錄裝置、涉及用于檢測(cè)嵌入在主信道的主信號(hào)的比特流中的輔助信道的輔助信號(hào)的方法、涉及相應(yīng)的重放裝置以及用于存儲(chǔ)這種信號(hào)的數(shù)據(jù)載體。
WO00/45381公開了具有基本平行紋跡的記錄載體,這些紋跡表示紋跡的第一物理參數(shù)的第一變化以及第二物理參數(shù)的第二變化。第一變化表示記錄在記錄載體上的信息,其中可以借助于可控類型的數(shù)據(jù)處理恢復(fù)信息,而第二變化的調(diào)制圖案表示用于控制所述數(shù)據(jù)處理類型的代碼??梢园堰@種第二變化的調(diào)制圖案看作輔助信道的輔助信號(hào),并且一般被稱為徑向坑點(diǎn)擺動(dòng)。
為了實(shí)現(xiàn)在傳輸線上傳輸?shù)臄?shù)據(jù)或存儲(chǔ)在記錄載體上的數(shù)據(jù),特別是經(jīng)諸如超流通(superdistribution)的互聯(lián)網(wǎng)傳輸?shù)幕蛘叽鎯?chǔ)在象CD或DVD的可記錄或可重寫記錄載體上的音頻和/或視頻數(shù)據(jù)或軟件的復(fù)制保護(hù)和數(shù)字權(quán)利管理,需要在隱藏側(cè)信道中寫入和重寫最好至少128比特的密鑰。對(duì)側(cè)信道的諸多要求中的一些為它能夠在家庭環(huán)境中被讀取和寫入,并且對(duì)該信號(hào)的外部訪問、即讀或?qū)懺L問是困難的,即該信號(hào)防止竊用。其他的要求還包括不能根據(jù)信道比特將數(shù)據(jù)信道復(fù)制在盤圖像中,以及需要在短時(shí)間內(nèi)完成讀寫動(dòng)作,因?yàn)槊荑€必須在數(shù)秒內(nèi)可用。對(duì)提供對(duì)某些數(shù)據(jù)的訪問的數(shù)字權(quán)利有更多或更少的相同需要。另外,最好盡可能地提高數(shù)據(jù)載體的存儲(chǔ)容量。
因此,本發(fā)明的目的是提供將輔助信號(hào)嵌入到主信號(hào)的比特流中的方法,以滿足上述需要,同時(shí)減少所需硬件。本發(fā)明還有一個(gè)目的是為檢測(cè)這種輔助信號(hào)提供相應(yīng)的方法,提供相應(yīng)裝置,以及提供用于存儲(chǔ)其中嵌有輔助信號(hào)的主信號(hào)的數(shù)據(jù)載體。
通過根據(jù)權(quán)利要求1的方法達(dá)到這種目的,其中在輸出主信號(hào)的比特流前,使主信號(hào)的比特流失真,從而由預(yù)定失真表示輔助信號(hào)。
本發(fā)明基于以下思路用受控失真將輔助信道的輔助信號(hào)編碼到主信道的主信號(hào)中,其中輔助信道也可被稱為側(cè)信道或隱藏信道,而主信號(hào)包括要傳輸或存儲(chǔ)的原始數(shù)據(jù),并且可以在鎖定主信號(hào)的鎖相環(huán)(PLL)電路中檢測(cè)到該失真。根據(jù)本發(fā)明,主信號(hào)的坑點(diǎn)和紋間表面(pit and land)圖案或標(biāo)記和間隔(mark and space)圖案分別在編碼階段用輔助信號(hào)以受控方式故意失真,使得檢測(cè)器的PLL電路仍可適應(yīng)它。之后,PLL電路的錯(cuò)誤信號(hào)就包括輔助信道的輔助信號(hào)的信息。為了在記錄或重放裝置中實(shí)現(xiàn)本發(fā)明,只需要增加有限數(shù)量的硬件。
根據(jù)本發(fā)明的最佳實(shí)施例,在主信號(hào)的比特流中插入局部相位誤差。因此,將至少部分主信號(hào)的紋間表面和標(biāo)記流位移能夠由檢測(cè)器的PLL電路檢測(cè)到的正或負(fù)的相位誤差。由此,部分正常的紋間表面和標(biāo)記流被切掉,并且在稍微位移的位置上放回,所述移動(dòng)最多是信道時(shí)鐘周期的一半,最好是信道時(shí)鐘周期的20%到50%。
根據(jù)另外的最佳實(shí)施例,這樣選擇相位誤差的絕對(duì)值使其小于主信道的信道時(shí)鐘周期,最好小于信道時(shí)鐘周期的一半,最好在信道時(shí)鐘周期的20%到50%之間。另外,相位誤差不導(dǎo)致錯(cuò)誤標(biāo)記,也不對(duì)糾錯(cuò)容量有嚴(yán)重影響。對(duì)于輔助信道的檢測(cè),主信道有可能、并且最好是無誤差的,但是這不是必須的。對(duì)于無誤差信號(hào),相位誤差的絕對(duì)值應(yīng)該最好小于信道時(shí)鐘周期的一半。但是,當(dāng)選擇的相位誤差大于信道時(shí)鐘周期的一半,具體地說,小相位誤差以信道時(shí)鐘周期為模時(shí),與相位誤差的絕對(duì)值大于信道時(shí)鐘周期的一半的情況下所檢測(cè)的輔助信道質(zhì)量相同,不同的是主信道將具有有可能能被校正的比特誤差。更進(jìn)一步,可以這樣選擇相位誤差,使得坑點(diǎn)和紋間表面流不能被容易地復(fù)制。最好應(yīng)該這樣選擇相位誤差,使得利用采樣頻率不能夠容易地復(fù)制坑點(diǎn)和紋間表面流,所述采樣頻率是主信道的信道比特頻率的小整數(shù)倍。
在本發(fā)明的另一個(gè)最佳實(shí)施例中,低頻變化被引進(jìn)到主信道的信道時(shí)鐘。最好利用在PLL電路的帶寬內(nèi)的頻率對(duì)信道時(shí)鐘進(jìn)行調(diào)制。最佳調(diào)制是調(diào)相或調(diào)頻正弦波。正弦波調(diào)制所具有的優(yōu)點(diǎn)在于正弦波沒有更高的諧波,因此使得有可能利用鎖相環(huán)電路的整個(gè)帶寬。這種信道時(shí)鐘調(diào)制的失真是時(shí)鐘的低頻變化,使得PLL電路將平滑地跟隨,而頻率變化足夠高,可以使其不影響重放裝置的轉(zhuǎn)臺(tái)馬達(dá)控制。最好這樣選擇調(diào)制頻率,使得其足夠高,從而可以達(dá)到所需數(shù)據(jù)速率,所需數(shù)據(jù)速率可以是每秒128個(gè)用戶比特每秒,用于將密鑰嵌入輔助信道中。另外,所選的調(diào)制頻率使得對(duì)盤的離心率沒有干擾并且不出現(xiàn)抖動(dòng)邊緣的嚴(yán)重減少。
在本發(fā)明的另一實(shí)施例中,主信道的主信號(hào)的比特流包括要以紋間表面和標(biāo)記的形式記錄在數(shù)據(jù)載波上的比特流,具體地說,記錄在如CD或DVD的光學(xué)數(shù)據(jù)載波上。原則上,本發(fā)明可以用在所有可記錄或可重寫的光學(xué)存儲(chǔ)媒體以及ROM盤中。本發(fā)明還可以用于經(jīng)傳輸線,例如經(jīng)互聯(lián)網(wǎng)的數(shù)據(jù)傳輸。
還可以通過如權(quán)利要求9中所要求的用于將輔助信道的輔助信號(hào)嵌入主信道的主信號(hào)的比特流中的裝置而到達(dá)所述目的。所述裝置包括失真裝置和輸出裝置。這種裝置可以用在如權(quán)利要求11中所要求的用于記錄記錄載波的主信道的主信號(hào)的裝置中,具體地說,用在ROM盤的壓模生產(chǎn)中的主基片的用于記錄的格式生成器中,或者用在光學(xué)記錄載體的可重寫/可記錄驅(qū)動(dòng)器中。
還可以通過如權(quán)利要求12中所要求的用于檢測(cè)嵌入在主信道的主信號(hào)的比特流中的輔助信道的輔助信號(hào)的方法,以及通過如權(quán)利要求14中所要求的包括檢測(cè)裝置和解碼裝置的相應(yīng)裝置來達(dá)到所述目的。這種裝置可以被用在如權(quán)利要求15中所要求的用于重放存儲(chǔ)在記錄載體上的數(shù)據(jù)的裝置。這些裝置包括根據(jù)本發(fā)明去掉失真的PLL電路。
更進(jìn)一步,還可以通過如權(quán)利要求16中所要求的用于存儲(chǔ)主信道的主信號(hào)的比特流的數(shù)據(jù)載體而達(dá)到所述目的,所述主信道中嵌有輔助信道的輔助信號(hào),并且數(shù)據(jù)載體最好是如CD或DVD的光學(xué)記錄載體,例如CD-ROM。應(yīng)該理解,可以進(jìn)一步發(fā)展這些裝置、這種方法和這種數(shù)據(jù)載體,并且這些裝置、這種方法和這種數(shù)據(jù)載體可以具有與以上參考權(quán)利要求1的方法解釋的那些實(shí)施例相同或類似的其它實(shí)施例。
現(xiàn)在參考附圖更詳細(xì)地解釋本發(fā)明,其中
圖1示意了解釋本發(fā)明的第一實(shí)施例的比特流,圖2示意了解釋本發(fā)明的第二實(shí)施例的比特流,圖3示意了根據(jù)本發(fā)明的的記錄裝置,圖4示意了根據(jù)本發(fā)明的的重放裝置,圖5示意了重放裝置的鎖相環(huán)電流的第一實(shí)施例,圖6示意了重放裝置的鎖相環(huán)電流的第二實(shí)施例。
圖7示意了重放裝置的鎖相環(huán)電流的第三實(shí)施例。
圖8示意了重放裝置的鎖相環(huán)電流的第四實(shí)施例。
圖1示意了主信道的主信號(hào)的信道時(shí)鐘信號(hào)1和比特流2,即坑點(diǎn)圖案,長(zhǎng)度L上沒有輔助信道。沒有輔助信道的主信道的紋間表面和標(biāo)記的正常流在圖中用3表示,被分為長(zhǎng)度為L(zhǎng)的若干部分。根據(jù)本發(fā)明的第一實(shí)施例,局部相位誤差被引進(jìn)到主信道的比特流2中。這意味著長(zhǎng)度L上的紋間表面和標(biāo)記流位移了正或負(fù)的相位誤差,即一部分紋間表面和標(biāo)記的正常流被切掉,并且被放回到稍微位移后的的位置。其中嵌有輔助信號(hào)的主信號(hào)的例示用4表示。其中長(zhǎng)度為L(zhǎng)的組n+1(組41)被移到相對(duì)于組n的右邊,引進(jìn)了正偏移S,而組42和43被移到左邊,引進(jìn)了負(fù)偏移。
組n+1的偏移S的細(xì)節(jié)、時(shí)鐘信道1變化的細(xì)節(jié)以及坑點(diǎn)圖案2偏移的細(xì)節(jié)如框5所示。其中變化由虛線表示??梢钥闯觯狱c(diǎn)的組21被偏移到另一位置22,并且信道時(shí)鐘的正常位置11也被偏移到新位置12。還可以看出,偏移S比信道比特長(zhǎng)度小。
作為這種調(diào)制的結(jié)果,相位誤差總是成對(duì)出現(xiàn),每對(duì)一個(gè)正的和一個(gè)負(fù)的相位誤差。這可以在信號(hào)8中容易地看出,信號(hào)8是PLL電路的相位檢測(cè)器輸出端相對(duì)于時(shí)間檢測(cè)到的,它與嵌有輔助信號(hào)的主信號(hào)4對(duì)應(yīng)??梢远x用之后是負(fù)相位誤差的正相位誤差表示比特值“1”-參見與組41對(duì)應(yīng)的信號(hào)8的部分81-而用之后是正相位誤差的負(fù)相位誤差表示比特值“0”-參見與組42和43對(duì)應(yīng)的信號(hào)8的部分82和83。信號(hào)8和這些比特值由適當(dāng)?shù)慕獯a器檢測(cè),以下將更詳細(xì)地對(duì)此進(jìn)行解釋。
相位誤差對(duì)的出現(xiàn)對(duì)本發(fā)明并不是必需的,但是可以被用在本發(fā)明的最佳實(shí)現(xiàn)中,因?yàn)榻?jīng)過更長(zhǎng)的一段時(shí)間后,總相位誤差將保持零。
最好這樣選擇相位誤差PE,使得它為-0.5T<|PE|<0.50T,最好為0.20T<|PE|<0.5T,其中T為信道時(shí)鐘周期。另外,選擇PE的應(yīng)能在輔助信道中得到足夠的信噪比,從而相位誤差不會(huì)導(dǎo)致錯(cuò)誤標(biāo)記,并且不會(huì)對(duì)糾錯(cuò)容量產(chǎn)生嚴(yán)重影響。根據(jù)本發(fā)明,不論失真如何,將保持主信號(hào)的讀出。
圖2說明本發(fā)明的第二實(shí)施例,根據(jù)該實(shí)施例,低頻變化被引進(jìn)到主信道的信道時(shí)鐘中。同樣的,為清楚起見,首先示意了沒有輔助信道的主信道的主信號(hào)的信道時(shí)鐘信號(hào)1和比特流2、即坑點(diǎn)圖案。根據(jù)本發(fā)明的這個(gè)實(shí)施例,主信道的信道時(shí)鐘15用具有PLL帶寬內(nèi)的頻率的輔助信道進(jìn)行了調(diào)制。在圖2所示的信道時(shí)鐘信號(hào)15中,主信道的時(shí)鐘頻率與調(diào)制頻率相比非常高。91表示根據(jù)本實(shí)施例編碼的坑點(diǎn)圖案例示。虛線9表示在坑點(diǎn)圖案25的調(diào)制坑點(diǎn)位置上相對(duì)于坑點(diǎn)圖案2的非調(diào)制坑點(diǎn)位置的偏移。
在以下更詳細(xì)地解釋的檢測(cè)器中,檢測(cè)到例如,當(dāng)CD重放裝置的馬達(dá)主軸以固定線速度旋轉(zhuǎn)時(shí),相對(duì)于時(shí)間的再生時(shí)鐘頻率信號(hào)6。分成多個(gè)部分的紋間表面和標(biāo)記流用3表示。在檢測(cè)器的PLL電路的VCO(壓控振蕩器)的輸入端上,可以測(cè)量到相對(duì)于時(shí)間的電壓信號(hào)7。在這個(gè)信號(hào)7中,利用調(diào)相正弦波調(diào)制主信道。該信號(hào)7可以被分成可以理解為比特值“1”或比特值“0”的部分71、72,具體取值取決于在這些部分71、72中首先或最后出來的是正或負(fù)的正弦半波。
通過相對(duì)于時(shí)間t測(cè)量與信號(hào)時(shí)鐘頻率成比例的電壓信號(hào)7,在重放裝置中完成調(diào)制的檢測(cè),以下將更詳細(xì)地進(jìn)行解釋。這樣選擇調(diào)制頻率,使得達(dá)到要求的數(shù)據(jù)速率,并且不干擾盤離心率,也不出現(xiàn)抖動(dòng)邊緣的嚴(yán)重減少。還可以這樣理解電壓信號(hào)7,使得正的正弦波表示比特值“1”,而負(fù)的正弦波表示比特值“0”。
一般來說,對(duì)于兩個(gè)實(shí)施例,可以用許多不同方式進(jìn)行調(diào)制或失真,并且可以預(yù)先確定檢測(cè)器中測(cè)量的信號(hào)應(yīng)如何被解釋。如果,例如,被測(cè)信號(hào)的信號(hào)質(zhì)量不好,則可以這樣選擇,使得圖2所示的實(shí)施例中的一系列、如4個(gè)正的正弦波表示比特值“1”,而四個(gè)負(fù)的正弦波表示比特值“0”。還可以將調(diào)制作為調(diào)頻正弦波進(jìn)行,其中比特值“1”由一個(gè)或多個(gè)頻率為f1的正弦波表示,而比特值“0”由一個(gè)或多個(gè)頻率為f0的正弦波表示。
在圖3中,示意了根據(jù)本發(fā)明的記錄裝置的簡(jiǎn)單方框圖。傳統(tǒng)上,主信道的主信號(hào),即源比特,以熟知且傳統(tǒng)的方法由糾錯(cuò)碼(ECC)編碼器電路51以及其后由信道編碼器電路52進(jìn)行編碼。然后,編碼器電路52的信道比特輸出一般被輸入用于將其寫入記錄載體的寫電路。根據(jù)本發(fā)明,加入了FIFO緩沖器(先進(jìn)先出)50,在該緩沖器中,主信號(hào)與時(shí)鐘電路53的信道時(shí)鐘同步。與此同時(shí),將主信號(hào)的信道時(shí)鐘從時(shí)鐘電路53引進(jìn)到隱藏信道編碼器電路54,同時(shí)還向該編碼器電路提供了輔助信道的輔助信號(hào),即隱藏信道數(shù)據(jù)。所述輔助信道被用于調(diào)制主信號(hào)的信道時(shí)鐘。調(diào)制信道時(shí)鐘是隱藏信道編碼器電路54的輸出,且被輸入到緩沖器50的異步輸入端、ECC編碼器電路51和信道編碼器電路52。然后,主信號(hào)的信道比特以隱藏信道編碼器電路54規(guī)定的時(shí)鐘速率進(jìn)行了時(shí)鐘調(diào)整。
采用一個(gè)規(guī)定,即緩沖器50的輸出時(shí)鐘的平均時(shí)鐘速率與從時(shí)鐘電路53提供到緩沖器50的輸入時(shí)鐘相同。另外,應(yīng)該選擇足夠大的緩沖器50,使得輸出時(shí)鐘速率中的變化不會(huì)導(dǎo)致緩沖器欠載運(yùn)行或超出業(yè)務(wù)量。最后,如參考圖1和2解釋的其中嵌有輔助信號(hào)的主信號(hào)從寫電路輸出,即被寫入記錄載體?;蛘?,不將輸出信號(hào)寫入記錄載體的寫電路,而是利用傳輸電路在傳輸線上傳輸輸出數(shù)據(jù)。
根據(jù)本發(fā)明,隱藏信道編碼電路54和FIFO緩沖器50被加到傳統(tǒng)記錄裝置中,作為用于建立隱藏信道的失真裝置。在用于控制ROM盤的格式生成器中,時(shí)鐘電路53將生成編碼器電路時(shí)鐘信號(hào)和控制轉(zhuǎn)臺(tái)的控制的時(shí)鐘信號(hào)。在盤記錄器中,時(shí)鐘電路53將從盤的格式中得到時(shí)鐘,例如從凹槽擺動(dòng)得到時(shí)鐘。
原則上,本發(fā)明可以應(yīng)用于所有主信道的碼字。如果將失真設(shè)計(jì)為使其對(duì)糾錯(cuò)容量沒有影響,則可以將該失真用作與整個(gè)數(shù)據(jù)載體上的主信道平行的隱藏信道。另一種可能性是,將失真放在特定文件中或者數(shù)據(jù)載體的某一位置。
圖4示意了根據(jù)本發(fā)明的重放裝置的方框圖。從數(shù)據(jù)載體,例如CD讀取的輸入信號(hào)I首先被輸入到前置模數(shù)轉(zhuǎn)換器60。該重放裝置包括信道均衡器61、比特檢測(cè)器62、鎖相環(huán)(PLL)電路63、NRZI(不歸零翻轉(zhuǎn))發(fā)生器64、FIFO緩沖器65、EFM(8到14調(diào)制)解調(diào)器66以及輸出時(shí)鐘數(shù)字?jǐn)?shù)據(jù)信號(hào)O的CIRC解碼器67。還提供連接到驅(qū)動(dòng)電壓D的轉(zhuǎn)臺(tái)馬達(dá)控制68。這些單元及其功能是眾所周知的,并且用于重放裝置的典型設(shè)計(jì)中,且在本文中不再作另外闡述。
提供連接到根據(jù)本發(fā)明的鎖相環(huán)電路63的附加解碼器69。其中,對(duì)由輔助信號(hào)引起失真的主信號(hào)的比特流的失真進(jìn)行檢測(cè),并且從中對(duì)輔助信號(hào)進(jìn)行解碼。這一點(diǎn)將參考圖5和圖6作更詳細(xì)地闡述。
圖5示意了根據(jù)本發(fā)明的PLL電路63連同檢測(cè)器691的第一實(shí)施例。PLL電路63一般包括相位檢測(cè)器631、環(huán)路濾波器632以及壓控振蕩器633。對(duì)PLL電路63進(jìn)行設(shè)計(jì),從而從盤上的主信號(hào)數(shù)據(jù)圖案恢復(fù)時(shí)鐘信號(hào),并且它容許主信號(hào)中諸如速度變化的的失真。
如果根據(jù)本發(fā)明,如以上參考圖1解釋的,用至少部分主信號(hào)的比特流的預(yù)定失真將輔助信號(hào)嵌入在主信號(hào)中,利用附加檢測(cè)器,可以檢測(cè)這些失真,并將其解碼為輔助信號(hào)。如果在主信號(hào)的比特流中插入了局部相位誤差,即如果主信號(hào)的紋間表面和標(biāo)記流位移了正或負(fù)的相位誤差,則可以在相位檢測(cè)器631的輸出端檢測(cè)這些誤差,如檢測(cè)器691所示。
在圖6所示的PLL電路63的備選實(shí)施例中,PLL電路63還包括低通濾波器634。在這種實(shí)施例中,如檢測(cè)器692所示,可以在PI控制電路632的比例項(xiàng)P中檢測(cè)出局部相位誤差。在圖5和圖6的兩個(gè)實(shí)施例中,坑點(diǎn)和紋間表面流中的相位誤差導(dǎo)致PLL電路中的誤差信號(hào),可以在兩個(gè)位置看到,如檢測(cè)器691和檢測(cè)器692所示。
作為另一備選實(shí)施例,如果信道時(shí)鐘調(diào)制被用于主信號(hào)的比特流的失真,如上面參考圖2所解釋的,即將低頻變化引進(jìn)到主信道的信道時(shí)鐘,如圖7或8所示的配置將被用于檢測(cè)。然后,如檢測(cè)器693所示,可以在環(huán)路濾波器632的輸出端檢測(cè)信道時(shí)鐘調(diào)制。在圖8所示的備選實(shí)施例中,如檢測(cè)器694所示,還可以在PLL電路63的PI控制電路632的積分項(xiàng)I上檢測(cè)信道時(shí)鐘調(diào)制。檢測(cè)到的信號(hào)表示與主信號(hào)的時(shí)鐘頻率成比例的電壓。在備選實(shí)施例中,利用圖4所示的FIFO緩沖器。該緩沖器的填充度表示可以被用于檢測(cè)信道時(shí)鐘調(diào)制。
應(yīng)該理解,本發(fā)明不限于上述實(shí)施例內(nèi)。存在其它實(shí)施例和所示實(shí)施例的多種變化,具體地說,所述裝置的單元的配置和發(fā)展也可以是不同的。
權(quán)利要求
1.用于將輔助信道的輔助信號(hào)嵌入主信道的主信號(hào)的比特流中的方法,其中在輸出所述主信號(hào)的所述比特流之前,使所述主信號(hào)的所述比特流進(jìn)行失真,從而用預(yù)定失真表示所述輔助信號(hào)。
2.如權(quán)利要求1所述的方法,其特征在于,在所述主信號(hào)的所述比特流中插入局部相位誤差。
3.如權(quán)利要求2所述的方法,其特征在于,這樣選擇所述相位誤差的絕對(duì)值,使其小于所述主信道的信道時(shí)鐘周期,最好小于所述信道時(shí)鐘周期的一半,最好在所述信道時(shí)鐘周期的20%到50%之間。
4.如權(quán)利要求1所述的方法,其特征在于,低頻變化被引進(jìn)到所述主信道的所述信道時(shí)鐘中。
5.如權(quán)利要求4所述的方法,其特征在于,在鎖相環(huán)電路的帶寬內(nèi)對(duì)所述主信道的所述信道時(shí)鐘進(jìn)行調(diào)制,所述信道時(shí)鐘最好利用調(diào)相或調(diào)頻正弦波進(jìn)行調(diào)制,其中所述鎖相環(huán)電路鎖定所述主信號(hào),用于同步。
6.如權(quán)利要求1所述的方法,其特征在于,所述主信道的所述主信號(hào)的所述比特流由以紋間表面和標(biāo)記形式記錄在數(shù)據(jù)載體上,具體地說,記錄在如CD或DVD的光學(xué)數(shù)據(jù)載體上的比特流組成。
7.如權(quán)利要求1所述的方法,其特征在于,所述輔助信號(hào)包括復(fù)制保護(hù)密鑰或數(shù)字權(quán)利。
8.用于將輔助信道的輔助信號(hào)嵌入主信道的主信號(hào)的比特流中的裝置,它包括失真裝置,用于使所述主信號(hào)的所述比特流失真,從而用預(yù)定失真表示輔助信號(hào),以及用于輸出所述主信號(hào)的所述比特流的輸出裝置。
9.如權(quán)利要求8所述的裝置,其特征在于,所述失真裝置包括緩沖器,用于緩沖所述主信號(hào)的所述比特流,以及編碼器,用于產(chǎn)生失真信號(hào)并且在將所述主信號(hào)輸入到所述輸出裝置之前,調(diào)制所述主信號(hào)的所述緩沖比特流。
10.用于在記錄載體上記錄主信道的主信號(hào)的裝置,它包括根據(jù)權(quán)利要求8用于將輔助信道的輔助信號(hào)嵌入主信道的主信號(hào)的比特流中的裝置。
11.用于檢測(cè)嵌入在主信道的主信號(hào)的比特流中的輔助信道的輔助信號(hào)的方法,用所述主信號(hào)的所述比特流的預(yù)定失真表示所述輔助信號(hào),其中,檢測(cè)所述比特流的所述失真,并且其中從所述失真對(duì)所述輔助信號(hào)進(jìn)行解碼。
12.如權(quán)利要求11所述的方法,其特征在于,在鎖相環(huán)電路中檢測(cè)所述失真。
13.用于檢測(cè)嵌入在主信道的主信號(hào)的比特流中的輔助信道的輔助信號(hào)的裝置,用所述主信號(hào)的所述比特流的預(yù)定失真表示所述輔助信號(hào),所述裝置包括用于檢測(cè)所述比特流的所述失真的檢測(cè)裝置,以及用于從所述失真對(duì)所述輔助信號(hào)進(jìn)行解碼的解碼裝置。
14.用于重放存儲(chǔ)在記錄載體上的數(shù)據(jù)的裝置,它包括根據(jù)權(quán)利要求13用于檢測(cè)嵌入在主信道的主信號(hào)的比特流中的輔助信道的輔助信號(hào)的裝置。
15.用于存儲(chǔ)其中嵌有輔助信道的輔助信號(hào)的主信道的主信號(hào)的比特流的數(shù)據(jù)載體,在存儲(chǔ)之前使所述主信號(hào)的所述比特流失真,從而用預(yù)定失真表示所述輔助信號(hào)。
全文摘要
本發(fā)明涉及將輔助信道的輔助信號(hào)嵌入主信道的主信號(hào)的比特流中的方法。對(duì)于可記錄或可重寫數(shù)據(jù)載體的復(fù)制保護(hù)和數(shù)字權(quán)利管理,需要一種密鑰,可以在隱藏側(cè)信道中,即在輔助信道中寫入或重寫該密鑰。因此,根據(jù)本發(fā)明,提議在輸出主信道的比特流之前,對(duì)主信道的比特流進(jìn)行失真,從而用預(yù)定失真表示輔助信號(hào)。本發(fā)明還涉及一種用于檢測(cè)嵌入在主信號(hào)的比特流中的輔助信號(hào)的方法,以及相應(yīng)的裝置和相應(yīng)的數(shù)據(jù)載體。
文檔編號(hào)G11B20/18GK1457491SQ02800325
公開日2003年11月19日 申請(qǐng)日期2002年2月13日 優(yōu)先權(quán)日2001年2月19日
發(fā)明者P·H·C·本特維爾森 申請(qǐng)人:皇家菲利浦電子有限公司