觸控驅(qū)動(dòng)單元及其驅(qū)動(dòng)方法、觸控驅(qū)動(dòng)電路及顯示裝置的制造方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及觸控顯示技術(shù)領(lǐng)域,尤其涉及一種觸控驅(qū)動(dòng)單元及其驅(qū)動(dòng)方法、觸控驅(qū)動(dòng)電路及顯示裝置。
【背景技術(shù)】
[0002]隨著顯示技術(shù)的不斷發(fā)展,顯示器已經(jīng)逐漸被各種電子設(shè)備如:移動(dòng)電話、個(gè)人數(shù)字助理(英文全稱:Personal Digital Assistant,簡(jiǎn)稱:PDA)、數(shù)碼相機(jī)、計(jì)算機(jī)屏幕或筆記本計(jì)算機(jī)屏幕所廣泛應(yīng)用。為了進(jìn)一步的實(shí)現(xiàn)人機(jī)互動(dòng),提高用戶體驗(yàn),現(xiàn)有技術(shù)中提出了觸控式顯示面板,而內(nèi)嵌式觸控(英文名稱:1n-Cell Touch)顯示面板更是觸控顯示技術(shù)發(fā)展的主流。
[0003]觸控顯示技術(shù)的方案為:將顯示面板的公共電極層分割復(fù)用為觸控電極,在觸控顯示過(guò)程中,將一幀時(shí)間劃分為顯示時(shí)間段和觸控時(shí)間段,在顯示時(shí)間段內(nèi)向公共電極提供公共電壓信號(hào),在觸控時(shí)間段內(nèi)向復(fù)用為觸控電極的公共電極層提供觸控驅(qū)動(dòng)信號(hào);其中,觸控電極的驅(qū)動(dòng)信號(hào)是外部觸控驅(qū)動(dòng)芯片通過(guò)位于密封區(qū)域的發(fā)射電極提供的。然而,隨著顯示面板尺寸增大,密封區(qū)域發(fā)射電極的數(shù)量也不斷增加,因此需要增大密封區(qū)域的空間來(lái)設(shè)置發(fā)射電極,所以限制了內(nèi)嵌式觸控技術(shù)在大尺寸、窄邊框顯示內(nèi)嵌式觸控顯示面板上的應(yīng)用。另一方面,發(fā)射電極位于集成柵極驅(qū)動(dòng)電路(英文全稱:Gate driver OnArray,簡(jiǎn)稱:GOA)的上方或下方,因此柵極驅(qū)動(dòng)電路的柵極驅(qū)動(dòng)信號(hào)和觸控驅(qū)動(dòng)單元的觸控驅(qū)動(dòng)信號(hào)之間會(huì)相互串?dāng)_,進(jìn)而帶來(lái)觸控顯示面板的觸控和顯示可靠性問(wèn)題。為了解決上述問(wèn)題,現(xiàn)有技術(shù)中提出一種將觸控驅(qū)動(dòng)單元集成于陣列基板密封區(qū)域的互補(bǔ)金屬氧化物半導(dǎo)體(英文全稱:Complementary Metal Oxide Semiconductor,簡(jiǎn)稱:CMOS)結(jié)構(gòu)的集成觸控驅(qū)動(dòng)單元設(shè)計(jì),然而這種集成觸控驅(qū)動(dòng)單元中同時(shí)包含N型薄膜晶體管(英文全稱:Thin Film Transistor,簡(jiǎn)稱TFT)和P型TFT,由于不同類型的TFT的有源層摻雜材料不相同,因此現(xiàn)有技術(shù)中的集成觸控驅(qū)動(dòng)單元的制造工藝的難度較大,進(jìn)而增加了觸控顯示面板的生產(chǎn)成本。
【發(fā)明內(nèi)容】
[0004]本發(fā)明的實(shí)施例提供一種觸控驅(qū)動(dòng)單元及其驅(qū)動(dòng)方法、觸控驅(qū)動(dòng)電路及顯示裝置,用于降低集成觸控驅(qū)動(dòng)單元的制造工藝的難度,進(jìn)而降低觸控顯示面板的生產(chǎn)成本。
[0005]為達(dá)到上述目的,本發(fā)明的實(shí)施例采用如下技術(shù)方案:
[0006]第一方面,提供一種觸控驅(qū)動(dòng)單元,用于觸控顯示面板,所述觸控顯示面板的公共電極分割復(fù)用為觸控電極;所述觸控驅(qū)動(dòng)單元集成于所述觸控顯示面板的陣列基板上并與所述公共電極相互連接,用于向所述公共電極輸出公共電壓或觸控驅(qū)動(dòng)信號(hào);所述觸控驅(qū)動(dòng)單元包括至少兩個(gè)晶體管,所述晶體管均為N型或者均為P型。
[0007]第一種可能的實(shí)現(xiàn)方式,所述觸控驅(qū)動(dòng)單元包括:第一節(jié)點(diǎn)控制模塊、第一儲(chǔ)能模塊、第二節(jié)點(diǎn)控制模塊、第二儲(chǔ)能模塊以及輸出模塊;
[0008]所述第一節(jié)點(diǎn)控制模塊連接第一電平端、第二電平端、第一輸入端、第一時(shí)鐘信號(hào)端、第二時(shí)鐘信號(hào)端以及所述第一節(jié)點(diǎn),用于在所述第一時(shí)鐘信號(hào)端輸入的第一時(shí)鐘信號(hào)、所述第二時(shí)鐘信號(hào)端輸入的第二時(shí)鐘信號(hào)以及所述第一輸入端輸入的第一輸入信號(hào)的控制下將所述第一節(jié)點(diǎn)的電壓與所述第一電平端的電壓或所述第二電平端的電壓拉齊;
[0009]所述第一儲(chǔ)能模塊連接所述第一節(jié)點(diǎn)和所述第二電平端,用于存儲(chǔ)所述第一節(jié)點(diǎn)的電壓;
[0010]所述第二節(jié)點(diǎn)控制模塊連接所述第一電平端、所述第二電平端、所述第一輸入端、所述第一節(jié)點(diǎn)以及第二節(jié)點(diǎn),用于在所述第一輸入端輸入的第一輸入信號(hào)和所述第一節(jié)點(diǎn)的電壓的控制下將所述第二節(jié)點(diǎn)的電壓與所述第一電平端或所述第二電平端的電壓拉齊;
[0011]所述第二儲(chǔ)能模塊連接所述第二節(jié)點(diǎn)和所述第二電平端,用于存儲(chǔ)所述第二節(jié)點(diǎn)的電壓;
[0012]所述輸出模塊連接所述第二電平端、所述第一節(jié)點(diǎn)、所述第二節(jié)點(diǎn)、第三時(shí)鐘信號(hào)端、第四時(shí)鐘信號(hào)端、驅(qū)動(dòng)信號(hào)輸入端、公共電壓輸入端、第一輸出端以及第二輸出端,用于在所述第一節(jié)點(diǎn)的電壓和所述第二節(jié)點(diǎn)的電壓的控制下將所述第三時(shí)鐘信號(hào)端輸入的第三時(shí)鐘信號(hào)在所述第一輸出端輸出或者將所述第一輸出端的電壓與所述第二電平端的電壓拉齊;以及在所述第一節(jié)點(diǎn)的電壓、所述第二節(jié)點(diǎn)的電壓、所述第三時(shí)鐘信號(hào)端輸入的第三時(shí)鐘信號(hào)和所述第四時(shí)鐘信號(hào)端輸入的第四時(shí)鐘信號(hào)的控制下將所述驅(qū)動(dòng)信號(hào)輸入端輸入的驅(qū)動(dòng)信號(hào)或所述公共電壓輸入端輸入的公共電壓在所述第二輸出端輸出。
[0013]可選的,所述第一節(jié)點(diǎn)控制模塊包括:第一晶體管、第二晶體管和第三晶體管;
[0014]所述第一晶體管的第一端連接所述第一電平端,所述第一晶體管的第二端連接所述第一節(jié)點(diǎn),所述第一晶體管的柵極連接所述第一時(shí)鐘信號(hào)端;
[0015]所述第二晶體管的第一端連接所述第一電平端,所述第二晶體管的第二端連接所述第一節(jié)點(diǎn),所述第二晶體管的柵極連接所述第二時(shí)鐘信號(hào)端;
[0016]所述第三晶體管的第一端連接所述第一節(jié)點(diǎn),所述第三晶體管的第二端連接所述第二電平端,所述第三晶體管的柵極連接所述第一輸入端。
[0017]可選的,所述第一儲(chǔ)能模塊包括:第一電容;
[0018]所述第一電容的第一極連接所述第一節(jié)點(diǎn),所述第一電容的第二極連接所述第二電平端。
[0019]可選的,所述第二節(jié)點(diǎn)控制模塊包括:第四晶體管和第五晶體管;
[0020]所述第四晶體管的第一端連接所述第一電平端,所述第四晶體管的第二端連接所述第二節(jié)點(diǎn),所述第四晶體管的柵極連接所述第一輸入端;
[0021]所述第五晶體管的第一端連接所述第二節(jié)點(diǎn),所述第五晶體管的第二端連接所述第二電平端,所述第五晶體管的柵極連接所述第一節(jié)點(diǎn)。
[0022]可選的,所述第二儲(chǔ)能模塊包括:第二電容;
[0023]所述第二電容的第一極連接所述第二節(jié)點(diǎn),所述第二電容的第二極連接所述第二電平端。
[0024]可選的,所述輸出模塊包括:第六晶體管、第七晶體管、第八晶體管、第九晶體管和第十晶體管;
[0025]所述第六晶體管的第一端連接所述第三時(shí)鐘信號(hào)端,所述第六晶體管的第二端連接所述第一輸出端,所述第六晶體管的柵極連接所述第二節(jié)點(diǎn);
[0026]所述第七晶體管的第一端連接所述第一輸出端,所述第七晶體管的第二端連接所述第二電平端,所述第七晶體管的柵極連接所述第一節(jié)點(diǎn);
[0027]所述第八晶體管的第一端連接所述驅(qū)動(dòng)信號(hào)輸入端,所述第八晶體管的第二端連接所述第二輸出端,所述第八晶體管的柵極連接所述第一輸入端;
[0028]所述第九晶體管的第一端連接所述第二輸出端,所述第九晶體管的第二端連接所述公共電壓輸入端,所述第九晶體管的柵極連接所述第一節(jié)點(diǎn);
[0029]所述第十晶體管的第一端連接所述第二輸出端,所述第十晶體管的第二端連接所述公共電壓輸入端,所述第十晶體管的柵極連接所述第四時(shí)鐘信號(hào)端。
[0030]可選的,所述第一時(shí)鐘信號(hào)端輸入的第一時(shí)鐘信號(hào)、所述第二時(shí)鐘信號(hào)端輸入的第二時(shí)鐘信號(hào)、所述第三時(shí)鐘信號(hào)端輸入的第三時(shí)鐘信號(hào)和所述第四時(shí)鐘信號(hào)端輸入的第四時(shí)鐘信號(hào)的占空比均為25%且依次相差1/4個(gè)時(shí)鐘周期。
[0031]第二種可能的實(shí)現(xiàn)方式,所述觸控驅(qū)動(dòng)單元包括:第一節(jié)點(diǎn)控制模塊、第一儲(chǔ)能模塊、第二節(jié)點(diǎn)控制模塊、第二儲(chǔ)能模塊、第一輸出模塊以及第二輸出模塊;
[0032]所述第一節(jié)點(diǎn)控制模塊連接第一電平端、第二電平端、第一輸入端、第一時(shí)鐘信號(hào)端以及所述第一節(jié)點(diǎn),用于在所述第一時(shí)鐘信號(hào)端輸入的第一時(shí)鐘信號(hào)以及所述第一輸入端輸入的第一輸入信號(hào)的控制下將所述第一節(jié)點(diǎn)的電壓或所述第二電平端的電壓拉齊;
[0033]所述第一儲(chǔ)能模塊連接所述第一節(jié)點(diǎn)和所述第二電平端,用于存儲(chǔ)所述第一節(jié)點(diǎn)的電壓;
[0034]所述第二節(jié)點(diǎn)控制模塊連接所述第一電平端、所述第二電平端、所述第一輸入端、所述第一節(jié)點(diǎn)以及第二節(jié)點(diǎn),用于在所述第一輸入端輸入的第一輸入信號(hào)和所述第一節(jié)點(diǎn)的電壓的控制下將所述第二節(jié)點(diǎn)的電壓與所述第一電平端或所述第二電平端的電壓拉齊;
[0035]所述第二儲(chǔ)能模塊連接所述第二節(jié)點(diǎn)和所述第二電平端,用于存儲(chǔ)所述第二節(jié)點(diǎn)的電壓;
[0036]所述第一輸出模塊連接所述第一電平端、所述第二電平端、所述第一節(jié)點(diǎn)、所述第二節(jié)點(diǎn)、第二時(shí)鐘信號(hào)端、第三時(shí)鐘信號(hào)端、第四時(shí)鐘信號(hào)端、驅(qū)動(dòng)信號(hào)輸入端、公共電壓輸入端以及第一輸出端,用于在所述第一節(jié)點(diǎn)的電壓、所述第二節(jié)點(diǎn)的電壓、所述第二時(shí)鐘信號(hào)端輸入的第二時(shí)鐘信號(hào)、所述第三時(shí)鐘信號(hào)端輸入的第三時(shí)鐘信號(hào)、所述第四時(shí)鐘信號(hào)端輸入的第四時(shí)鐘信號(hào)的控制下將所述驅(qū)動(dòng)信號(hào)輸入端輸入的驅(qū)動(dòng)信號(hào)或所述公共電壓輸入端輸入的公共電壓在所述第一輸出端輸出;
[0037]所述第二輸出模塊連接所述第一電平端、所述第二電平端、所述第一節(jié)點(diǎn)、所述第二節(jié)點(diǎn)、所述第二時(shí)鐘信號(hào)端、所述第三時(shí)鐘信號(hào)端、所述第四時(shí)鐘信號(hào)端、所述驅(qū)動(dòng)信號(hào)輸入端、所述公共電壓輸入端、第二輸出端以及第三輸出端;用于在第一節(jié)點(diǎn)的電壓和所述第二節(jié)點(diǎn)的電壓的控制下將所述第三時(shí)鐘信號(hào)端的第三時(shí)鐘信號(hào)在所述第二輸出端輸出或者將所述第二輸出端的電壓與所述第二電平端的電壓拉齊;以及在所述第一節(jié)點(diǎn)的電壓、所述第二節(jié)點(diǎn)的電壓、所述第二時(shí)鐘信號(hào)端輸入的第二時(shí)鐘信號(hào)、所述第三時(shí)鐘信號(hào)端輸入的第三時(shí)鐘信號(hào)、所述第四時(shí)鐘信號(hào)端輸入的第四時(shí)鐘信號(hào)的控制下將所述驅(qū)動(dòng)信號(hào)輸入端輸入的驅(qū)動(dòng)信號(hào)或所述公共電壓輸入端輸入的公共電壓在所述第三輸出端輸出。
[0038]可選的,所述第一節(jié)點(diǎn)控制模塊包括:第一晶體管和第二晶體管;
[0039]所述第一晶體管的第一端連接所述第一電平端,所述第一晶體管的第二端連接所述第一節(jié)點(diǎn),所述第一晶體管的柵極連接所述第一時(shí)鐘信號(hào)端;
[0040]所述第二晶體管的第一端連接所述第一節(jié)點(diǎn),所述第二晶體管的第二端連接所述第二電平端,所述第二晶體管的柵極連接所述第一輸入端。
[0041]可選的,所述第一儲(chǔ)能模塊包括:第一電容;
[0042]所述第一電容的第一極連接所述第一節(jié)點(diǎn),所述第一電容的第二極連接所述第二電平端。
[0043]可選的,所述第二節(jié)點(diǎn)控制模塊包括:第三晶體管和第四晶體管;
[0044]所述第三晶體管的第一端連接所述第一電平端,所述第三晶體管的第二端連接所述第二節(jié)點(diǎn),所述第三晶體管的柵極連接所述第一輸入端;
[0045]所述第四晶體管的第一端連接所述第二節(jié)點(diǎn),所述第四晶體管的第二端連接所述第二電平端,所述第四晶體管的柵極連接所述第一節(jié)點(diǎn)。
[0046]可選的,所述第二儲(chǔ)能模塊包括:第二電容;
[0047]所述第二電容的第一極連接所述第二節(jié)點(diǎn),所述第二電容的第二極連接所述第二電平端。
[0048]可選的,所述第一輸出模塊包括:第五晶體管、第六晶體管、第七晶體管、第八晶體管、第九晶體管、第十晶體管和第十一晶體管;
[0049]所述第五晶體管的第一端連接所述第二時(shí)鐘信號(hào)端,所述第五晶體管的第二端連接所述第六晶體管的第一端,所述第五晶體管的柵極連接所述第二節(jié)點(diǎn);
[0050]所述第六晶體管的第一端連接所述第七晶體管的柵極,所述第六晶體管的第二端連接所述第二電平端,所述第六晶體管的柵極連接所述第一節(jié)點(diǎn);
[0051]所述第七晶體管的第一端連接所述驅(qū)動(dòng)信號(hào)輸入端,所述第七晶體管的第二端連接所述第一輸出端;
[0052]所述第八晶體管的第一端連接所述第一輸出端,所述第八晶體管的第二端連接所述公共電壓輸入端,所述第八晶體管的柵極連接所述第一節(jié)點(diǎn);
[0053]所述第九晶體管的第一端連接所述第一電平端,所述第九晶體管的第二端連接所述第十一晶體管的柵極,所述第九晶體管的柵極連接所述第四時(shí)鐘信號(hào)端;
[0054]所述第十晶體管的第一端連接所述第一電平端,所述第十晶體管的第二端連接所述第十一晶體管的柵極,所述第十晶體管的柵極連接所述第三時(shí)鐘信號(hào)端;
[0055]所述第十一晶體管的第一端連接所述第一輸出端,所述第十一晶體管的第二端連接所述公共電壓輸入端。
[0056]可選的,所述第二輸出模塊包括:第十二晶體管、第十三晶體管、第十四晶體管、第十五晶體管、第十六晶體管、第十七晶體管和第十八晶體管;
[0057]所述第十二晶體管的第一端連接所述第三時(shí)鐘信號(hào)端,所述第十二晶體管的第二端連接所述第二輸出端,所述第十二晶體管的柵極連接所述第二節(jié)點(diǎn);
[0058]所述第十三晶體管的第一端連接所述第二輸出端,所述第十三晶體管的第二端連接所述第二電平端,所述第十三晶體管的柵極連接所述第一節(jié)點(diǎn);
[0059]所述第十四晶體管的第一端連接所述驅(qū)動(dòng)信號(hào)輸入端,所述第十四晶體管的第二端連接所述第三輸出端,所述第十四晶體管的柵極連接所述第二輸出端;
[0060]所述第十五晶體管的第一端連接所述第三輸出端,所述第十五晶體管的第二端連接所述公共電壓輸入端,所述第十五晶體管的柵極連接所述第一節(jié)點(diǎn);
[0061]所述第十六晶體管的第一端連接所述第一電平端,所述第十六晶體管的第二端連接所述第十八晶體管的柵極,所述第十六晶體管的柵極連接所述第四時(shí)鐘信號(hào)端;
[0062]所述第十七晶體管的第一端連接所述第一電平端,所述第十七晶體管的第二端連接所述第十八晶體管的柵極,所述第十七晶體管的柵極連接所述第二時(shí)鐘信號(hào)端;
[0063]所述第十八晶體管的第一端連接所述第三輸出端,所述第十八晶體管的第二端連接所述公共電壓輸入端。
[0064]可選的,所述第四時(shí)鐘信號(hào)端輸入的第四時(shí)鐘信號(hào)、所述第二時(shí)鐘信號(hào)端輸入的第二時(shí)鐘信號(hào)、所述第三時(shí)鐘信號(hào)端輸入的第三時(shí)鐘信號(hào)和所述第一時(shí)鐘信號(hào)端輸入的第一時(shí)鐘信號(hào)