的通信。
[0106] 通信接口 420,用于與網(wǎng)元通信。
[0107] 處理器410,用于執(zhí)行程序432。
[0108] 具體地,程序432可以包括程序代碼,所述程序代碼包括計(jì)算機(jī)操作指令。
[0109] 處理器410可能是一個(gè)中央處理器CPU,或者是特定集成電路ASIC (Application Specific Integrated Circuit),或者是被配置成實(shí)施本發(fā)明實(shí)施例的一個(gè)或多個(gè)集成電 路。
[0110] 存儲(chǔ)器430,用于存放程序432。存儲(chǔ)器430可能包含高速RAM存儲(chǔ)器,也可能還 包括非易失性存儲(chǔ)器(non-vo I at i I e memory ),例如至少一個(gè)磁盤(pán)存儲(chǔ)器。
[0111] 程序432具體可以包括:
[0112] 獲取單元301,用于獲取存儲(chǔ)器中的任意一個(gè)數(shù)據(jù)讀寫(xiě)的源地址(A,B,C),其中A 為Bank地址,B為塊地址,C為頁(yè)面地址;
[0113] 位數(shù)劃分單元302,用于根據(jù)預(yù)設(shè)的并行度將源地址中的Bank地址A劃分為高位 Al和低位A2,預(yù)設(shè)的并行度指的是預(yù)設(shè)的將目標(biāo)地址連續(xù)的數(shù)據(jù)寫(xiě)入存儲(chǔ)器時(shí)同時(shí)寫(xiě)入 的Bank的數(shù)量和讀出目標(biāo)地址連續(xù)的數(shù)據(jù)時(shí)從存儲(chǔ)器中同時(shí)讀取的Bank的數(shù)量;
[0114] 處理單元303,用于將劃分后的源地址按照預(yù)定的移位規(guī)則進(jìn)行移位得到與該源 地址對(duì)應(yīng)的目標(biāo)地址;
[0115] 數(shù)據(jù)讀寫(xiě)單元304,用于根據(jù)待讀取數(shù)據(jù)的目標(biāo)地址從對(duì)應(yīng)的源地址讀取待讀取 數(shù)據(jù)或根據(jù)待寫(xiě)入數(shù)據(jù)的目標(biāo)地址將待寫(xiě)入數(shù)據(jù)寫(xiě)入對(duì)應(yīng)的源地址。
[0116] 程序432中各單元的具體實(shí)現(xiàn)可以參見(jiàn)圖3所示實(shí)施例中的相應(yīng)單元,在此不贅 述。
[0117] 本實(shí)施例中,處理器首先獲取存儲(chǔ)器中的任意一個(gè)數(shù)據(jù)讀寫(xiě)的源地址(A,B,C);根 據(jù)預(yù)設(shè)的并行度將源地址中的Bank地址A劃分為高位Al和低位A2 ;將劃分后的源地址按 照預(yù)定的移位規(guī)則進(jìn)行移位得到與該源地址對(duì)應(yīng)的目標(biāo)地址;根據(jù)待讀取數(shù)據(jù)的目標(biāo)地址 從對(duì)應(yīng)的源地址讀取待讀取數(shù)據(jù)或根據(jù)待寫(xiě)入數(shù)據(jù)的目標(biāo)地址將待寫(xiě)入數(shù)據(jù)寫(xiě)入對(duì)應(yīng)的 源地址。本實(shí)施例中,處理器會(huì)預(yù)先建立存儲(chǔ)器中的數(shù)據(jù)讀寫(xiě)源地址與數(shù)據(jù)讀寫(xiě)目標(biāo)地址 之間的一一對(duì)應(yīng)關(guān)系,在將地址連續(xù)的數(shù)據(jù)寫(xiě)入存儲(chǔ)器時(shí),處理器會(huì)按照預(yù)先設(shè)置的并行 度將數(shù)據(jù)同時(shí)寫(xiě)入多個(gè)Bank,在讀取地址連續(xù)的數(shù)據(jù)時(shí),處理器會(huì)按照預(yù)先設(shè)置的并行度 同時(shí)從多個(gè)Bank讀取數(shù)據(jù),充分利用了 Bank的并行特性,提高了 IO性能,降低了數(shù)據(jù)讀寫(xiě) 延遲,且能夠避免雙重映射的開(kāi)銷。
[0118] 所屬領(lǐng)域的技術(shù)人員可以清楚地了解到,為描述的方便和簡(jiǎn)潔,上述描述的系統(tǒng), 裝置和單元的具體工作過(guò)程,可以參考前述方法實(shí)施例中的對(duì)應(yīng)過(guò)程,在此不再贅述。
[0119] 在本申請(qǐng)所提供的幾個(gè)實(shí)施例中,應(yīng)該理解到,所揭露的系統(tǒng),裝置和方法,可以 通過(guò)其它的方式實(shí)現(xiàn)。例如,以上所描述的裝置實(shí)施例僅僅是示意性的,例如,所述單元的 劃分,僅僅為一種邏輯功能劃分,實(shí)際實(shí)現(xiàn)時(shí)可以有另外的劃分方式,例如多個(gè)單元或組件 可以結(jié)合或者可以集成到另一個(gè)系統(tǒng),或一些特征可以忽略,或不執(zhí)行。另一點(diǎn),所顯示或 討論的相互之間的耦合或直接耦合或通信連接可以是通過(guò)一些接口,裝置或單元的間接耦 合或通信連接,可以是電性,機(jī)械或其它的形式。
[0120] 所述作為分離部件說(shuō)明的單元可以是或者也可以不是物理上分開(kāi)的,作為單元顯 示的部件可以是或者也可以不是物理單元,即可以位于一個(gè)地方,或者也可以分布到多個(gè) 網(wǎng)絡(luò)單元上??梢愿鶕?jù)實(shí)際的需要選擇其中的部分或者全部單元來(lái)實(shí)現(xiàn)本實(shí)施例方案的目 的。
[0121] 另外,在本發(fā)明各個(gè)實(shí)施例中的各功能單元可以集成在一個(gè)處理單元中,也可以 是各個(gè)單元單獨(dú)物理存在,也可以兩個(gè)或兩個(gè)以上單元集成在一個(gè)單元中。上述集成的單 元既可以采用硬件的形式實(shí)現(xiàn),也可以采用軟件功能單元的形式實(shí)現(xiàn)。
[0122] 所述集成的單元如果以軟件功能單元的形式實(shí)現(xiàn)并作為獨(dú)立的產(chǎn)品銷售或使用 時(shí),可以存儲(chǔ)在一個(gè)計(jì)算機(jī)可讀取存儲(chǔ)介質(zhì)中。基于這樣的理解,本發(fā)明的技術(shù)方案本質(zhì) 上或者說(shuō)對(duì)現(xiàn)有技術(shù)做出貢獻(xiàn)的部分或者該技術(shù)方案的全部或部分可以以軟件產(chǎn)品的形 式體現(xiàn)出來(lái),該計(jì)算機(jī)軟件產(chǎn)品存儲(chǔ)在一個(gè)存儲(chǔ)介質(zhì)中,包括若干指令用以使得一臺(tái)計(jì)算 機(jī)設(shè)備(可以是個(gè)人計(jì)算機(jī),服務(wù)器,或者網(wǎng)絡(luò)設(shè)備等)執(zhí)行本發(fā)明各個(gè)實(shí)施例所述方法的 全部或部分步驟。而前述的存儲(chǔ)介質(zhì)包括:U盤(pán)、移動(dòng)硬盤(pán)、只讀存儲(chǔ)器(ROM,Read-Only Memory)、隨機(jī)存取存儲(chǔ)器(RAM, Random Access Memory)、磁碟或者光盤(pán)等各種可以存儲(chǔ)程 序代碼的介質(zhì)。
[0123] 以上所述,以上實(shí)施例僅用以說(shuō)明本發(fā)明的技術(shù)方案,而非對(duì)其限制;盡管參照前 述實(shí)施例對(duì)本發(fā)明進(jìn)行了詳細(xì)的說(shuō)明,本領(lǐng)域的普通技術(shù)人員應(yīng)當(dāng)理解:其依然可以對(duì)前 述各實(shí)施例所記載的技術(shù)方案進(jìn)行修改,或者對(duì)其中部分技術(shù)特征進(jìn)行等同替換;而這些 修改或者替換,并不使相應(yīng)技術(shù)方案的本質(zhì)脫離本發(fā)明各實(shí)施例技術(shù)方案的精神和范圍。
【主權(quán)項(xiàng)】
1. 一種數(shù)據(jù)讀寫(xiě)方法,所述數(shù)據(jù)讀寫(xiě)方法應(yīng)用于存儲(chǔ)設(shè)備中,所述存儲(chǔ)設(shè)備包括控制 器和存儲(chǔ)器,其特征在于,所述方法包括: 所述控制器獲取所述存儲(chǔ)器中的任意一個(gè)數(shù)據(jù)讀寫(xiě)的源地址(A,B,C),其中A為Bank地址,B為塊地址,C為頁(yè)面地址; 所述控制器根據(jù)預(yù)設(shè)的并行度將所述源地址中的Bank地址A劃分為高位A1和低位A2,所述預(yù)設(shè)的并行度指的是預(yù)設(shè)的將目標(biāo)地址連續(xù)的數(shù)據(jù)寫(xiě)入所述存儲(chǔ)器時(shí)同時(shí)寫(xiě)入的 Bank的數(shù)量和讀出所述目標(biāo)地址連續(xù)的數(shù)據(jù)時(shí)從所述存儲(chǔ)器中同時(shí)讀取的Bank的數(shù)量; 所述控制器將劃分后的源地址按照預(yù)定的移位規(guī)則進(jìn)行移位得到與所述源地址對(duì)應(yīng) 的目標(biāo)地址; 所述控制器根據(jù)待讀取數(shù)據(jù)的目標(biāo)地址從對(duì)應(yīng)的源地址讀取所述待讀取數(shù)據(jù)或根據(jù) 待寫(xiě)入數(shù)據(jù)的目標(biāo)地址將所述待寫(xiě)入數(shù)據(jù)寫(xiě)入對(duì)應(yīng)的源地址。
2. 如權(quán)利要求1所述的數(shù)據(jù)讀寫(xiě)方法,其特征在于,所述劃分后的源地址為(A1,A2,B, C),所述預(yù)定的移位規(guī)則為(B,Al,C,A2)。
3. 如權(quán)利要求1或2所述的數(shù)據(jù)讀寫(xiě)方法,其特征在于,所述源地址中的Bank地址A 的位數(shù)為log〗,其中m為所述存儲(chǔ)器中的Bank的總數(shù)量,m的取值為2的整數(shù)次冪。
4. 如權(quán)利要求3所述的數(shù)據(jù)讀寫(xiě)方法,其特征在于,所述低位A2的位數(shù)為log,其中n 為所述預(yù)設(shè)的并行度,n的取值為2的整數(shù)次冪,所述高位A1的位數(shù)為log『與log〗的差值。
5. 如權(quán)利要求4所述的數(shù)據(jù)讀寫(xiě)方法,其特征在于,所述預(yù)設(shè)的并行度n小于或等于所 述存儲(chǔ)器中的Bank的總數(shù)量m。
6. -種存儲(chǔ)設(shè)備,其特征在于,包括: 獲取單元,用于獲取存儲(chǔ)器中的任意一個(gè)數(shù)據(jù)讀寫(xiě)的源地址(A,B,C),其中A為Bank地 址,B為塊地址,C為頁(yè)面地址; 位數(shù)劃分單元,用于根據(jù)預(yù)設(shè)的并行度將所述源地址中的Bank地址A劃分為高位A1 和低位A2,所述預(yù)設(shè)的并行度指的是預(yù)設(shè)的將目標(biāo)地址連續(xù)的數(shù)據(jù)寫(xiě)入所述存儲(chǔ)器時(shí)同時(shí) 寫(xiě)入的Bank的數(shù)量和讀出所述目標(biāo)地址連續(xù)的數(shù)據(jù)時(shí)從所述存儲(chǔ)器中同時(shí)讀取的Bank的 數(shù)量; 處理單元,用于將劃分后的源地址按照預(yù)定的移位規(guī)則進(jìn)行移位得到與所述源地址對(duì) 應(yīng)的目標(biāo)地址; 數(shù)據(jù)讀寫(xiě)單元,用于根據(jù)待讀取數(shù)據(jù)的目標(biāo)地址從對(duì)應(yīng)的源地址讀取所述待讀取數(shù)據(jù) 或根據(jù)待寫(xiě)入數(shù)據(jù)的目標(biāo)地址將所述待寫(xiě)入數(shù)據(jù)寫(xiě)入對(duì)應(yīng)的源地址。
7. 如權(quán)利要求6所述的存儲(chǔ)設(shè)備,其特征在于,所述劃分后的源地址為(Al,A2,B,C), 所述預(yù)定的移位規(guī)則為(B,Al,C,A2)。
8. 如權(quán)利要求6或7所述的存儲(chǔ)設(shè)備,其特征在于,所述源地址中的Bank地址A的位 數(shù)為,其中m為所述存儲(chǔ)設(shè)備中的Bank的總數(shù)量,m的取值為2的整數(shù)次冪。
9. 如權(quán)利要求8所述的存儲(chǔ)設(shè)備,其特征在于,所述低位A2的位數(shù)為l〇g〗,其中n為所 述預(yù)設(shè)的并行度,n的取值為2的整數(shù)次冪,所述高位A1的位數(shù)為l〇g『與log〗的差值。
10. 如權(quán)利要求9所述的存儲(chǔ)設(shè)備,其特征在于,所述預(yù)設(shè)的并行度n小于或等于所述 存儲(chǔ)器中的Bank的總數(shù)量m。
【專利摘要】本發(fā)明實(shí)施例公開(kāi)了一種數(shù)據(jù)讀寫(xiě)方法及存儲(chǔ)設(shè)備。本發(fā)明實(shí)施例公開(kāi)的數(shù)據(jù)讀寫(xiě)方法應(yīng)用于存儲(chǔ)設(shè)備中,存儲(chǔ)設(shè)備包括控制器和存儲(chǔ)器,方法包括:控制器獲取存儲(chǔ)器中的任意一個(gè)數(shù)據(jù)讀寫(xiě)的源地址(A,B,C);根據(jù)預(yù)設(shè)的并行度將源地址中的Bank地址A劃分為高位A1和低位A2;控制器將劃分后的源地址按照預(yù)定的移位規(guī)則移位得到與該源地址對(duì)應(yīng)的目標(biāo)地址;控制器根據(jù)待讀取數(shù)據(jù)的目標(biāo)地址從對(duì)應(yīng)的源地址讀取待讀取數(shù)據(jù)或根據(jù)待寫(xiě)入數(shù)據(jù)的目標(biāo)地址將待寫(xiě)入數(shù)據(jù)寫(xiě)入對(duì)應(yīng)的源地址。本發(fā)明實(shí)施例能夠充分利用閃存Bank級(jí)別的并行特性,提高IO性能,降低數(shù)據(jù)讀寫(xiě)延遲,且能夠避免雙重映射的開(kāi)銷。
【IPC分類】G06F13-20, G06F3-06
【公開(kāi)號(hào)】CN104699414
【申請(qǐng)?zhí)枴緾N201310662204
【發(fā)明人】舒繼武, 王維, 王元鋼
【申請(qǐng)人】華為技術(shù)有限公司, 清華大學(xué)
【公開(kāi)日】2015年6月10日
【申請(qǐng)日】2013年12月9日