亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

不裝終端卡即可使用單中央處理器的雙中央處理器主機板的制作方法

文檔序號:6416718閱讀:403來源:國知局
專利名稱:不裝終端卡即可使用單中央處理器的雙中央處理器主機板的制作方法
技術領域
本發(fā)明涉及一種中央處理器(CPU)主機板,特別是涉及一種不用加裝終端卡即可使用單一中央處理器正常運行的雙中央處理器主機板。
在使用英特爾奔騰Ⅱ(Intel Pentium Ⅱ)等級的中央處理器時,為了滿足控制信號規(guī)格的要求,必須在信號線的兩端加裝終端電阻,并連接至一終端電壓源,以確保能夠正常動作。
以奔騰Ⅱ處理器而言,中央處理器本身即具有一組終端電路,所以在使用時,還須另外一組終端電路的存在。而當應用在雙中央處理器主機板上時,額外的一組終端電路存在于另一個中央處理器上,所以使用雙中央處理器時能夠確保動作正常。然而,當在雙中央處理器主機板上只使用一個中央處理器時,另一個未使用的中央處理器插槽必須加裝一終端卡才能符合控制信號規(guī)格的要求,確保中央處理器工作正常。
對于使用者而言,在雙中央處理器主機板上使用單一中央處理器時,需加裝一終端卡,因此會造成很大的不便。若能在雙中央處理器主機板上使用單一中央處理器時,能夠不必使用終端卡,則可避免使用者的困擾。
為此,本發(fā)明的目的是提供一種雙中央處理器主機板,可在不用加裝終端卡的情況下僅使用一個中央處理器工作,并確保中央處理器工作正常,避免給使用者帶來不便。
為達到上述目的,本發(fā)明提供的中央處理器主機板包括兩個用于配置中央處理器的中央處理器插槽,以及相關的外圍裝置;其特征在于還包括一終端裝置,其一端部耦接至上述兩個中央處理器插槽對應于中央處理器的控制總線上;一開關控制裝置,配置于一電源裝置和上述終端裝置的另一端部之間;其中,當上述中央處理器插槽僅配置一個中央處理器時,上述開關控制裝置將會導通。
上述開關控制裝置接收一特定信號,當上述兩個中央處理器插槽上配置有中央處理器時,上述特定信號位于一第一電平,而使上述開關控制裝置斷路;當上述任一個中央處理器插槽上未配置有中央處理器時,上述特定信號位于第二電平,而使上述開關控制裝置導通。
上述主機板從上述兩個中央處理器插槽任選其一,將其對應于中央處理器的SLOTOCC#輸出端的信號作為上述特定信號,當上述中央處理器插槽上配置有中央處理器時,上述特定信號為低電平,而使上述開關控制裝置斷路,當上述中央處理器插槽上沒有配置中央處理器時,上述特定信號為高電平,而使上述開關控制裝置導通。
上述主機板還包括一邏輯控制裝置,其輸入端分別耦接上述兩個中央處理器插槽上分別對應于兩個中央處理器的SLOTOCC#輸出端的第一信號端和第二信號端,而輸出端則耦接至上述開關控制裝置;當上述兩個中央處理器插槽配置有中央處理器時,上述第一、第二信號均為低電平,使上述邏輯控制裝置輸出的上述特定信號位于上述第一電平,而使上述開關控制裝置斷路;當上述任一中央處理器插槽未配置有中央處理器時,上述邏輯控制裝置輸出的上述特定信號位于上述第二電平,而使上述開關控制裝置導通。
上述終端裝置為一電阻排。
上述終端裝置包括多個電阻,每一上述電阻的一端均耦接至上述開關控制裝置,另外一端則分別耦接至上述控制總線上的各個信號端。
上述兩個中央處理器插槽的控制總線信號端部分為并聯(lián)狀態(tài)。
為使本發(fā)明的上述目的、特征和優(yōu)點能更明顯易懂,以下特舉兩較佳實施例,并結合附圖詳細說明如下

圖1表示本發(fā)明的第一實施例的線路框圖;圖2表示本發(fā)明的第二實施例的線路框圖。
第一實施例圖1表示本發(fā)明的第一實施例的線路方框圖。如圖1所示,本發(fā)明的雙中央處理器主機板包括兩個用來配置中央處理器的中央處理器插槽1、2,以及相關的外圍裝置(未圖示)。
該中央處理器主機板還包括一終端裝置3,其一端部耦接至上述兩個中央處理器插槽對應于中央處理器的控制總線上;和一開關控制裝置4,配置于一終端電壓源5和上述終端裝置3的另一端部之間。又,上述兩個中央處理器插槽的控制總線部分并聯(lián)。
其中,在本實施例中,上述終端裝置可由多個電阻器R所構成,每一上述電阻R的一端均耦接至上述開關控制裝置4,而另外一端則分別耦接至上述控制總線上的各個信號端。另外,上述終端裝置也可以是一個電阻排。上述開關控制裝置4在此實施例中為一NMOS晶體管。上述終端電壓源為1.5V。
當上述中央處理器插槽只配置一個中央處理器時(例如僅在中央處理器插槽1上配置中央處理器#1),上述開關控制裝置4通過一特定信號的驅動而導通,使上述終端裝置3發(fā)揮其效用。
其中,將中央處理器插槽2對應于中央處理器#2的SLOTOCC#輸出端信號,作為上述特定信號。當上述中央處理器插槽2上配置有中央處理器#2時,上述特定信號(即SLOTOCC#)為低電平,而使上述開關控制裝置4(NMOS晶體管)斷路,如此即不影響正常雙中央處理器的工作。當上述中央處理器插槽2上沒有配置中央處理器#2時,上述特定信號為高電平,而使上述開關控制裝置導通,上述終端裝置3即可發(fā)揮作用,確保單一中央處理器正常運行。
實施例二圖2表示本發(fā)明的第二實施例的線路框圖。第二實施例比第一實施例增加了一個邏輯控制裝置6;其它和第一實施例相同的裝置以相同的符號表示。
上述邏輯控制裝置6,在此實施例中為一或(OR)門電路,其輸入端分別耦接上述兩個中央處理器插槽1、2上分別對應于兩個中央處理器#1和中央處理器#2的SLOTOCC#信號輸出端的第一信號端(SLOTOCC#1)和第二信號端(SLOTOCC#2);而輸出一特定信號給上述開關控制裝置4(在此實施例中也為一NMOS晶體管)。
當上述兩個中央處理器插槽1、2配置有中央處理器時,上述第一、第二信號(SLOTOCC#1、SLOTOCC#2)均為低電平“0”,因此上述或門電路所輸出的上述特定信號位于低電平“0”,使得NMOS晶體管斷路,如此則不影響正常雙中央處理器的動作。
當上述中央處理器插槽2未配置有中央處理器#2時,SLOTOCC#2信號位于高電平“1”,而SLOTOCC#1信號則位于低電平“0”;因此,上述或門電路所輸出的上述特定信號位于高電平“1”,使上述NMOS晶體管導通,上述終端裝置3即可發(fā)揮作用,確保單一中央處理器正常運行。
同理,當上述中央處理器插槽1未配置有中央處理器#1時,SLOTOCC#1信號位于高電平“1”,而SLOTOCC#2信號則位于低電平“0”;因此,上述或門電路所輸出的上述特定信號位于高電平“1”,使上述NMOS晶體管導通,上述終端裝置3即可發(fā)揮作用,確保單一中央處理器正常運行。
以上通過兩個較佳實施例對本發(fā)明進行了說明,然其并非用以限定本發(fā)明,任何本專業(yè)的技術人員,在不脫離本發(fā)明的精神和范圍內所作的改進和替換,均應被視為屬于本發(fā)明的保護范圍。
權利要求
1.一種雙中央處理器主機板,包括兩個用于配置中央處理器的中央處里器插槽,以及相關的外圍裝置;其特征在于還包括一終端裝置,其一端部耦接至上述兩個中央處理器插槽對應于中央處理器的控制總線上;一開關控制裝置,配置于一電源裝置和上述終端裝置的另一端部之間;其中,當上述中央處理器插槽僅配置一個中央處理器時,上述開關控制裝置將會導通。
2.如權利要求1所述的主機板,其特征在于,上述開關控制裝置接收一特定信號,當上述兩個中央處理器插槽上配置有中央處理器時,上述特定信號位于一第一電平,而使上述開關控制裝置斷路;當上述任一個中央處理器插槽上未配置有中央處理器時,上述特定信號位于第二電平,而使上述開關控制裝置導通。
3.如權利要求2所述的主機板,其特征在于,從上述兩個中央處理器插槽任選其一,將其對應于中央處理器的SLOTOCC#輸出端的信號作為上述特定信號,當上述中央處理器插槽上配置有中央處理器時,上述特定信號為低電平,而使上述開關控制裝置斷路,當上述中央處理器插槽上沒有配置中央處理器時,上述特定信號為高電平,而使上述開關控制裝置導通。
4.如權利要求2所述的主機板,其特征在于,還包括一邏輯控制裝置,其輸入端分別耦接上述兩個中央處理器插槽上分別對應于兩個中央處理器的SLOTOCC#輸出端的第一信號端和第二信號端,而輸出端則耦接至上述開關控制裝置;當上述兩個中央處理器插槽配置有中央處理器時,上述第一、第二信號均為低電平,使上述邏輯控制裝置輸出的上述特定信號位于上述第一電平,而使上述開關控制裝置斷路;當上述任一中央處理器插槽未配置有中央處理器時,上述邏輯控制裝置輸出的上述特定信號位于上述第二電平,而使上述開關控制裝置導通。
5.如權利要求1所述的主機板,其特征在于,上述終端裝置為一電阻排。
6.如權利要求1所述的主機板,其特征在于,上述終端裝置包括多個電阻,每一上述電阻的一端均耦接至上述開關控制裝置,另外一端則分別耦接至上述控制總線上的各個信號端。
7.如權利要求1所述的主機板,其特征在于,上述兩個中央處理器插槽的控制總線信號端部分為并聯(lián)狀態(tài)。
全文摘要
一種雙中央處理器主機板,可在不用額外加裝終端卡的情形下,使用單一中央處理器進行正常運行,包括:兩個用于配置中央處理器的中央處理器插槽,以及相關的外圍裝置;其特征在于包括:一終端裝置,其一端部耦接至上述兩個中央處理器插槽對應于中央處理器的控制總線上;和一開關控制裝置,配置于一電源裝置和上述終端裝置的另一端部之間;其中,當上述中央處理器插槽僅配置一個中央處理器時,上述開關控制裝置將會導通,使上述終端裝置起作用。
文檔編號G06F1/16GK1282895SQ9911105
公開日2001年2月7日 申請日期1999年7月29日 優(yōu)先權日1999年7月29日
發(fā)明者何溪軒, 許偉彬 申請人:神達電腦股份有限公司
網友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1