專利名稱:具有數(shù)據(jù)處理系統(tǒng)的熱插接性能的外圍部件互連(pci)結(jié)構(gòu)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明一般涉及數(shù)據(jù)處理的結(jié)構(gòu),具體地說(shuō)涉及數(shù)據(jù)處理系統(tǒng)內(nèi)的外圍部件互連結(jié)構(gòu)。更具體地說(shuō),本發(fā)明涉及具有數(shù)據(jù)處理系統(tǒng)的熱插接性能的增強(qiáng)的外圍部件互連結(jié)構(gòu)。
計(jì)算機(jī)系統(tǒng)或數(shù)據(jù)處理系統(tǒng)通常包含系統(tǒng)總線。連接在系統(tǒng)總線上的有可在該系統(tǒng)總線上本地互相通信的各種設(shè)備。例如,典型的計(jì)算機(jī)系統(tǒng)包含在其上連接有中央處理單元(CPU)的系統(tǒng)總線,并且在其上CPU還與連接在該系統(tǒng)總線上的系統(tǒng)存儲(chǔ)器直接通信。
此外,計(jì)算機(jī)系統(tǒng)可包含局部總線,用于連接與CPU在同一總線上的某些高度集成的外圍部件。這種局部總線之一稱作外圍部件互連(PCI)總線。在PCI局部總線標(biāo)準(zhǔn)下,外圍部件能直接連接在PCI局部總線上而無(wú)須“粘結(jié)”邏輯。從而,PCI提供了一種總線標(biāo)準(zhǔn),在其上能將諸如圖形顯示設(shè)備與運(yùn)動(dòng)影象顯示設(shè)備等高性能外圍設(shè)備耦合在CPU上,借此能使這些高性能外圍設(shè)備避免在將這些外圍設(shè)備連接在標(biāo)準(zhǔn)外圍總線上時(shí)會(huì)出現(xiàn)的通常的存取等待時(shí)間及帶寬限制。
PCI局部總線為帶有多路復(fù)用的地址與數(shù)據(jù)線的高性能32位或64位總線。任何PCI部件與添加卡接口都是與處理器無(wú)關(guān)的,能夠高效地過(guò)渡到未來(lái)代的處理器及與多處理器體系結(jié)構(gòu)使用。處理器獨(dú)立性還能為I/O功能優(yōu)化PCI局部總線,能進(jìn)行局部總線與處理器/存儲(chǔ)器子系統(tǒng)的并行操作,并接納多個(gè)高性能外圍設(shè)備。此外,在PCI局部總線下的32位數(shù)據(jù)與地址總線的透明64位擴(kuò)展允許將總線帶寬加倍及提供32位與64位PCI局部總線外圍設(shè)備的向前與向后兼容性。
大多數(shù)計(jì)算機(jī)總線通常不設(shè)計(jì)成處理從總線本身上突然地除去外圍設(shè)備??梢赃@樣說(shuō),在連接到計(jì)算機(jī)總線上的適配器槽中插入或除去適配器卡而不遵循適當(dāng)?shù)捻樞蚩蓪?dǎo)致意想不到的后果,其中包含數(shù)據(jù)破壞、操作系統(tǒng)的不正常中止或?qū)m配器卡或平臺(tái)硬件的破壞。
對(duì)在PCI局部總線下的熱插接性能有著規(guī)定,并且PCI局部總線的熱插接標(biāo)準(zhǔn)是根據(jù)PCI專業(yè)組頒布的PCI熱插接規(guī)范定義的,這里通過(guò)引用作為參考。雖然在上述出版物中一般性地定義了PCI熱插接標(biāo)準(zhǔn),但并未規(guī)定詳細(xì)的實(shí)現(xiàn)。本公開描述了啟動(dòng)這種熱插接性能所必需的增強(qiáng)PCI體系結(jié)構(gòu)的電子與服務(wù)標(biāo)志器。
鑒于上文,因此本發(fā)明的目的是提供用于數(shù)據(jù)處理的改進(jìn)結(jié)構(gòu)。
本發(fā)明的另一目的是提供數(shù)據(jù)處理系統(tǒng)的改進(jìn)的外圍部件互連結(jié)構(gòu)。
本發(fā)明的又一目的是提供具有數(shù)據(jù)處理系統(tǒng)的熱插接性能的增強(qiáng)的外圍部件互連結(jié)構(gòu)。
按照本發(fā)明的方法與系統(tǒng),數(shù)據(jù)處理系統(tǒng)的外圍部件互連(PCI)結(jié)構(gòu)包括PCI主機(jī)總線、若干PCI局部總線及PCI熱插接橋。各局部PCI總線具有適配器卡槽。連接在PCI主機(jī)總線與PCI局部總線之間的PCI熱插接橋是用來(lái)控制各PCI局部總線的電功率的,使得在接通期間當(dāng)位于其它適配器卡槽中的適配器卡中存在著正在進(jìn)行的處理時(shí)可以在任何一個(gè)適配器卡槽中去掉或增加PCI適配器卡。
在下面的詳細(xì)描述中,本發(fā)明的全部目的、特征及優(yōu)點(diǎn)將成為顯而易見(jiàn)的。
通過(guò)結(jié)合附圖閱讀對(duì)照下面示例性的實(shí)施例的詳細(xì)描述,將更好地理解本發(fā)明本身以及其最佳的使用模式、進(jìn)一步的目的及優(yōu)點(diǎn),其中
圖1為具有在其中可應(yīng)用本發(fā)明的較佳實(shí)施例的PCI局部總線結(jié)構(gòu)的典型計(jì)算機(jī)系統(tǒng)的方框圖;以及圖2為按照本發(fā)明的較佳實(shí)施例的數(shù)據(jù)處理系統(tǒng)的具有熱插接性能的PCI局部總線結(jié)構(gòu)的方框圖。
可將本發(fā)明應(yīng)用在不同操作系統(tǒng)下的各種計(jì)算機(jī)中。該計(jì)算機(jī)可以是諸如個(gè)人計(jì)算機(jī)、中型計(jì)算機(jī)或大型計(jì)算機(jī)。為了示例目的,下面描述的本發(fā)明的較佳實(shí)施例是實(shí)現(xiàn)在諸如國(guó)際商用機(jī)器公司制造的IBM AS/400TM等中型計(jì)算機(jī)上的。IBM AS400TM為國(guó)際商用機(jī)器公司的商標(biāo)。
現(xiàn)在參見(jiàn)附圖尤其是圖1,其中描繪了具有可應(yīng)用本發(fā)明的較佳實(shí)施例的PCI局部總線結(jié)構(gòu)的典型計(jì)算機(jī)系統(tǒng)的方框圖。如圖所示,處理器12、高速緩沖存儲(chǔ)器13、存儲(chǔ)器控制器14及動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(DRAM)15連接在計(jì)算機(jī)系統(tǒng)10的系統(tǒng)總線28上。處理器12、高速緩沖存儲(chǔ)器13、存儲(chǔ)器控制器14及DRAM15還通過(guò)PCI主橋11耦合在計(jì)算機(jī)系統(tǒng)10的PCI主機(jī)總線26上。此外,PCI主機(jī)總線26通過(guò)PCI局部橋25耦合在PCI局部總線20上。PCI主橋11及PCI局部橋25提供低等待時(shí)間路徑,通過(guò)它處理器12可直接存取映射到總線存儲(chǔ)器與/或I/O地址空間內(nèi)任何位置上的PCI設(shè)備。PCI主橋11及PC局部橋25還提供允許PCI主直接存取DRAM15的高帶寬路徑。PCI主橋11及PCI局部橋25可包含諸如數(shù)據(jù)高速緩沖存儲(chǔ)/登記及仲裁等各種功能。
連接在PCI局部總線20上的還可有諸如局域網(wǎng)(LAN)接口16及小型計(jì)算機(jī)系統(tǒng)接口(SCSI)18等其它設(shè)備。LAN接口16用于將計(jì)算機(jī)系統(tǒng)10連接到諸如以太網(wǎng)或令牌環(huán)等局域網(wǎng)17上。SCS1 18用來(lái)控制高速SCSI盤驅(qū)動(dòng)器19。
通常,無(wú)須任何擴(kuò)充性能PCI局部總線20便可支持多達(dá)4個(gè)添加板(add-in board)連接器。音頻適配器板22、移動(dòng)圖象適配器板23及圖形適配器板24為可以通過(guò)添加板連接器連接到PCI局部總線20上的一些設(shè)備的實(shí)例。
現(xiàn)在參見(jiàn)圖2,其中示出了按照本發(fā)明的較佳實(shí)施例用于數(shù)據(jù)處理系統(tǒng)的具有熱插接性能的增強(qiáng)的PCI局部總線結(jié)構(gòu)的方框圖。如圖所示,PCI主機(jī)總線26通過(guò)PCI主橋11耦合在系統(tǒng)總線28上,而PCI主機(jī)總線26則連接在PCI熱插接橋21上。諸如PCI主機(jī)總線26等在PCI熱插接橋21的初級(jí)側(cè)上的PCI總線稱作PCI主機(jī)總線或初級(jí)PCI總線。PCI主橋11負(fù)責(zé)產(chǎn)生PCI主機(jī)總線。諸如PCI局部總線27a~27h等從PCI熱插接橋21的次級(jí)側(cè)出來(lái)的所有PCI總線稱作PCI局部總線或次級(jí)PCI總線。
按照本發(fā)明的較佳實(shí)施例,對(duì)于數(shù)據(jù)處理系統(tǒng)內(nèi)的各初級(jí)PCI總線,PCI熱插接橋21可提供多達(dá)8條分離的次級(jí)PCI局部總線27a~27h。然而,熟悉本技術(shù)的人員可以理解,也有可能是任何數(shù)目的次級(jí)PCI總線。將各次級(jí)PCI局部總線進(jìn)一步連接在適配器槽上。例如,如圖2中所示,將次級(jí)PCI局部總線連接在適配器槽29a上。
此外,還將PCI熱插接橋21耦合在鎖存器25上。作為本發(fā)明的較佳實(shí)施例,PCI熱插接橋21通過(guò)五個(gè)不同的I/O針耦合在鎖存器25上,這五個(gè)I/O針即通電復(fù)位31、加載時(shí)鐘32、移位時(shí)鐘33、數(shù)據(jù)輸入34及數(shù)據(jù)輸出35。各相應(yīng)的針31~35用于在每個(gè)適配器槽的基礎(chǔ)上鎖定、讀取或驅(qū)動(dòng)服務(wù)指示器及功率控制電路。另一方面,鎖存器25的輸出是·8個(gè)用于FET(場(chǎng)效應(yīng)管)控制的輸出,每個(gè)適配器槽一個(gè)·8個(gè)用于LED(發(fā)光二極管)的輸出,每個(gè)適配器槽一個(gè)·8個(gè)用于檢測(cè)電源良好的輸入,每個(gè)適配器槽一個(gè)·8個(gè)用于檢測(cè)電源故障的輸入,每個(gè)適配器槽一個(gè)·16個(gè)用于檢測(cè)適配器卡存在的輸出,每個(gè)適配器槽兩個(gè)。
為了示例目的,只將來(lái)自鎖存器25的一組輸出示出為耦合在適配器槽29a上。來(lái)自鎖存器25的各其它組輸出(未示出)耦合在對(duì)應(yīng)于次級(jí)PCI總線27b~27h的各其它適配器槽(未示出)上。利用FET控制36來(lái)指示FET41為適配器槽29a接通或切斷電源。FET控制36間接地受PCI熱插接橋21的寄存器內(nèi)的鎖存器控制。在通電復(fù)位時(shí),F(xiàn)ET控制36將被驅(qū)動(dòng)到低電平。通電復(fù)位之后,PCI熱插接橋21將所有的適配器槽加電。加電可一次或順序完成。在加電之后,可由固件接通或斷開適配器槽。在加電復(fù)位活躍期間或直到對(duì)PCI熱插接電橋21的電源是良好的為止,F(xiàn)ET控制邏輯(未示出)也將保證FET41斷開。
利用LED37來(lái)指示何時(shí)能進(jìn)行并行的修復(fù)。LED37間接地受到PCI熱插接橋21的寄存器內(nèi)的鎖存器控制。作為本發(fā)明的較佳實(shí)施例,LED37的有效狀態(tài)為接通、斷開與閃爍。在加電復(fù)位期間,LED37將關(guān)斷。加電復(fù)位之后,可接通、斷開LED36或?qū)⑵湓O(shè)定為閃爍。
利用電源良好輸入38來(lái)通知PCI熱插接橋21對(duì)諸如適配器槽29a等單個(gè)適配器槽的電壓是正常的。這是必要的,因?yàn)镕ET41將緩慢地接通適配器卡的電源以協(xié)助充電某些內(nèi)部電容器。如果適配器卡由于某種原因短路,則功率不會(huì)上升。為了防止對(duì)熱插接橋21中的驅(qū)動(dòng)器的損壞,PCI熱插接橋21將保持與該適配器卡關(guān)聯(lián)的PCI局部總線在三態(tài)中。然后PCI熱插接電橋21監(jiān)視電源良好輸入38,并在PCI局部總線改變其狀態(tài)時(shí)通知操作系統(tǒng)(或任何其它有關(guān)控制軟件)。當(dāng)在任何時(shí)鐘周期上檢測(cè)到電源良好輸入38向INACTIVE(不活躍)變化時(shí),PCI熱插接橋21將用于該P(yáng)CI局部總線的驅(qū)動(dòng)器放置在三態(tài)模式中,并將值寫入寄存器中及產(chǎn)生一個(gè)中斷。當(dāng)檢測(cè)到電源良好輸入38進(jìn)入ACTIVE(活躍)至少20毫秒時(shí),PCI熱插接橋21啟動(dòng)其用于PCI局部總線的驅(qū)動(dòng)器,并將值寫入寄存器中及產(chǎn)生一個(gè)中斷。
電源故障輸入39通知PCI熱插接橋21底板FET已讀到過(guò)流故障,并且這是不確立電源良好輸入38的原因。在這一情況中,最有可能是涉及有缺陷的適配器卡。如果不確立電源良好輸入38及未驅(qū)動(dòng)過(guò)電流,則最有可能是由于有缺陷的PCI熱插接橋21或故障的FET41。PCI熱插接橋21監(jiān)視電源故障輸入39以便在電源故障輸入39改變其狀態(tài)時(shí)通知任何相關(guān)的軟件。當(dāng)在任何時(shí)鐘周期上檢測(cè)到電源故障輸入39進(jìn)入ACTIVE(活躍)時(shí),PCI熱插接橋21這時(shí)便將該值寫入寄存器中及生成中斷。當(dāng)檢測(cè)到電源故障輸入39進(jìn)入INACTIVE(不活躍)至少20毫秒時(shí),PCI熱插接電橋21便將該值寫入寄存器中及生成中斷。
此外,PCI熱插接電橋21能為各適配器槽感測(cè)兩個(gè)卡電源檢測(cè)針(即PRSNT 40a及PRSNT 40b)。只用來(lái)自PCI熱插接電橋21的5個(gè)I/O針中的4個(gè),即加載時(shí)鐘32、移位時(shí)鐘33、數(shù)據(jù)輸入34及數(shù)據(jù)輸出35,來(lái)控制來(lái)自鎖存器25的全部48個(gè)輸出信號(hào)。
由于來(lái)自鎖存器25的所有輸出信號(hào),還指示適配器卡電力的使用情況(瓦),也將輸入信號(hào)饋送到局部功率調(diào)節(jié)器中(未示出),后者在局部功率調(diào)節(jié)器的最大功率被超過(guò)時(shí)將故障浮顯給系統(tǒng)功率控制網(wǎng)(SPCN)。SPCN又將故障浮顯給數(shù)據(jù)處理系統(tǒng)的操作系統(tǒng),指出在PCI熱插接橋21下的適配器卡配置是無(wú)效的。從而,如果超過(guò)了適配器卡功率,局部功率調(diào)節(jié)器防止施加電力。
雖然標(biāo)準(zhǔn)PCI橋(諸如圖1中的PCI局部橋25)可以允許將多個(gè)適配器卡連接在單一的PCI局部總線上,PCI熱插接橋21生成多達(dá)8個(gè)次級(jí)PCI橋并將一條次級(jí)PCI總線用于各適配器卡。因此,PCI熱插接橋21能集中功率控制及其它各種服務(wù)功能到多條次級(jí)PCI總線上以及消除由每一次級(jí)PCI總線多個(gè)適配器卡引起的負(fù)荷效應(yīng)。各PCI局部總線27a~27h也提供有受控的三穩(wěn)態(tài)輸出,從而能除去電源而不損壞PCI熱插接電橋21、PCI主機(jī)電橋11或任何其它不受影響的次級(jí)PCI總線。
下面是按照本發(fā)明的較佳實(shí)施例的利用PCI熱插接結(jié)構(gòu)與設(shè)計(jì)的并行修復(fù)操作的實(shí)例。首先,主機(jī)接口請(qǐng)示切斷所要求的適配器槽上的電源。然后,主機(jī)軟件為所要求的適配器槽及PCI熱插接電橋21的三態(tài)輸出停頓對(duì)應(yīng)的次級(jí)PCI總線槽。然后PCI熱插接電橋21降低對(duì)所要求的適配器槽的FET的功率(+3.3V、+5.0V、+12.0V、-12.0V)。隨后,PCI熱插接橋21點(diǎn)亮與所要求的適配器槽關(guān)聯(lián)的LED,以指示現(xiàn)在能執(zhí)行并行修復(fù)。在這一點(diǎn)上,客戶工程師(或任何有資格的技術(shù)人員)便能從該適配器槽中取出適配器卡。由于只切斷一條受影響的次級(jí)PCI總線的電源,所以沒(méi)有時(shí)間限制。然后PRSNT線40a、40b指示已從所要求的適配器槽中取走適配器卡。在裝入了新適配器卡之后,PRSNT線40a、40b將指示裝入完成。在PCI熱插接橋21從底板槽接收電力之后便驅(qū)動(dòng)接通該適配器槽。最后,PCI熱插接電橋21恢復(fù)其正常操作。
如已描述的,本發(fā)明為數(shù)據(jù)處理系統(tǒng)提供具有熱插接性能的增強(qiáng)的PCI結(jié)構(gòu)。這一增強(qiáng)的PCI體系結(jié)構(gòu)使PCI適配器卡是可以熱插接的,即在接通電源期間在數(shù)據(jù)處理系統(tǒng)的其它部件上正在進(jìn)行有用處理的同時(shí)可以去掉或增加任何單個(gè)適配器卡。本發(fā)明的PCI熱插接橋具有一條初級(jí)PCI總線(PCI主機(jī)總線)作為輸入,并最好8條次級(jí)PCI總線(PCI局部總線)作為輸出。PCI熱插接橋在所有適配器槽之間提供PCI局部電隔離,使得能執(zhí)行熱插接而不干擾或影響在初級(jí)PCI總線下運(yùn)行的其它次級(jí)PCI總線的操作。此外,PCI熱插接橋還提供邏輯總線隔離,使得可將PCI適配器卡熱插接到每個(gè)或任何適配器槽中,同時(shí)其它裝入的PCI適配器卡可繼續(xù)運(yùn)行它們的正常操作。
雖然已對(duì)照較佳實(shí)施例具體示出和描述了本發(fā)明,但熟悉本技術(shù)的人員應(yīng)理解可在其中進(jìn)行形式上與細(xì)節(jié)上的各種改變而不脫離本發(fā)明的精神與范圍。
權(quán)利要求
1.一種數(shù)據(jù)處理系統(tǒng)的外圍部件互連(PCI)結(jié)構(gòu),包括一條PCI主機(jī)總線;多條PCI局部總線,各具有一適配器卡槽;以及一個(gè)PCI熱插接橋,連接在所述PCI主機(jī)總線與所述多條PCI局部總線之間,用于控制所述多條PCI局部總線的電源,借此在位于其它適配器卡槽中的其它適配器卡內(nèi)正在進(jìn)行處理期間能從適配器卡槽中去掉或向其中增加PCI適配器卡。
2.按照權(quán)利要求1的數(shù)據(jù)處理系統(tǒng)的PCI結(jié)構(gòu),其特征在于所述多條PCI局部總線可從兩條PCI局部總線到8條PCI局部總線。
3.按照權(quán)利要求1的數(shù)據(jù)處理系統(tǒng)的PCI結(jié)構(gòu),其特征在于所述PCI熱插接橋還包括用于控制鎖存器的至少四個(gè)控制信號(hào)。
4.按照權(quán)利要求3的數(shù)據(jù)處理系統(tǒng)的PCI結(jié)構(gòu),其特征在于所述鎖存器包含至少五個(gè)輸出,其中所述五個(gè)輸出的三個(gè)用來(lái)控制與所述多條PCI局部總線之一關(guān)聯(lián)的適配器卡槽。
5.按照權(quán)利要求4的數(shù)據(jù)處理系統(tǒng)的PCI結(jié)構(gòu),其特征在于所述五個(gè)輸出的三個(gè)包括FET控制信號(hào)、電源良好信號(hào)及電源故障信號(hào)。
6.一種具有外圍部件互連(PCI)結(jié)構(gòu)的計(jì)算機(jī)系統(tǒng),包括一個(gè)處理器;連接在系統(tǒng)總線上的與所述處理器關(guān)聯(lián)的一個(gè)系統(tǒng)存儲(chǔ)器;將所述系統(tǒng)總線耦合到PCI主機(jī)總線上的一個(gè)PCI主機(jī)橋;耦合在所述PCI主機(jī)總線上用于提供多條PCI局部總線的PCI熱插接橋,其中各所述多條PCI局部總線與一PCI適配器卡槽關(guān)聯(lián),其中所述PCI熱插接橋還控制各所述多條PCI局部總線的電源,借此,在系統(tǒng)加電且位于其它適配器卡槽中的其它適配器卡內(nèi)正在進(jìn)行處理期間可從適配器卡槽中去掉或向其中增加PCI適配器卡。
7.按照權(quán)利要求6的具有PCI結(jié)構(gòu)的計(jì)算機(jī)系統(tǒng),其特征在于所述多條PCI局部總線可從兩條PCI局部總線到8條PCI局部總線。
8.按照權(quán)利要求6的具有PCI結(jié)構(gòu)的計(jì)算機(jī)系統(tǒng),其特征在于所述PCI熱插接橋還包括至少4個(gè)用于控制鎖存器的控制信號(hào)。
9.按照權(quán)利要求8的具有PCI結(jié)構(gòu)的計(jì)算機(jī)系統(tǒng),其特征在于所述鎖存器還包含至少五個(gè)輸出,其中所述五個(gè)輸出中三個(gè)用于控制所述多條PCI局部總線之一上的適配器卡槽。
10.按照權(quán)利要求9的具有PCI結(jié)構(gòu)的計(jì)算機(jī)系統(tǒng),其特征在于所述五個(gè)輸出中三個(gè)包含F(xiàn)ET控制信號(hào)、電源良好信號(hào)及電源故障信號(hào)。
11.一種為數(shù)據(jù)處理系統(tǒng)提供增強(qiáng)的外圍部件互連(PCI)結(jié)構(gòu)的方法,其中所述數(shù)據(jù)處理系統(tǒng)包含系統(tǒng)總線及PCI主機(jī)總線,所述方法包括下述步驟在所述系統(tǒng)總線與所述PCI主機(jī)總線之間連接一PCI主機(jī)橋;以及在所述PCI主機(jī)總線上連接用于提供多條PCI局部總線的PCI熱插接橋,其中各所述多條PCI局部總線與一PCI適配器卡槽關(guān)聯(lián),其中所述PCI熱插接橋還控制各所述多條PCI局部總線的電源,借此,在系統(tǒng)加電及位于其它適配器卡槽中的其它適配器卡內(nèi)正在進(jìn)行處理期間,可從適配器卡槽中去掉或向其中增加PCI適配器卡。
12.按照權(quán)利要求11的為數(shù)據(jù)處理系統(tǒng)提供增強(qiáng)的PCI結(jié)構(gòu)的方法,其特征在于所述多條PCI局部總線可從兩條PCI局部總線到8條PCI局部總線。
全文摘要
本發(fā)明公開了數(shù)據(jù)處理系統(tǒng)的一種增強(qiáng)的外圍部件互連(PCI)結(jié)構(gòu)。按照本發(fā)明的方法與系統(tǒng),數(shù)據(jù)處理系統(tǒng)的外圍部件互連(PCI)結(jié)構(gòu)包括PCI主機(jī)總線、若干PCI局部總線及PCI熱插接橋。各局部PCI總線具有一適配器卡槽。連接在PCI主機(jī)總線與PCI局部總線之間的PCI熱插接橋用來(lái)控制各PCI局部總線的電源,使得在加電期間同時(shí)位于其它適配器卡槽中的適配器卡內(nèi)正在進(jìn)行處理時(shí)可從任何一個(gè)適配器卡槽中去掉或向其中增加一PCI適配器卡。
文檔編號(hào)G06F13/40GK1202656SQ9810846
公開日1998年12月23日 申請(qǐng)日期1998年5月15日 優(yōu)先權(quán)日1997年6月18日
發(fā)明者P·K·艾根, D·F·莫特爾, D·J·蘇徹, T·J·奧斯坦 申請(qǐng)人:國(guó)際商業(yè)機(jī)器公司