專利名稱:具有局部存貯器擴(kuò)充能力的個(gè)人計(jì)算機(jī)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及個(gè)人計(jì)算機(jī)。更具體地,它涉及一種具有迅速改變微處理器局部總線上可用存貯器容量裝置的個(gè)人計(jì)算機(jī)。
一般說來個(gè)人計(jì)算機(jī),特別是IBM個(gè)人計(jì)算機(jī)得到了廣泛的應(yīng)用,為當(dāng)今現(xiàn)代化社會(huì)的許多方面提供了計(jì)算能力。個(gè)人計(jì)算機(jī)通??啥x為桌面的、落地式,或手提式微型計(jì)算機(jī),它包括具有主系統(tǒng)處理器以及相關(guān)易失和非易失性存貯器的系統(tǒng)單元,一個(gè)顯示監(jiān)視器,一個(gè)鍵盤,一個(gè)或多個(gè)軟磁盤驅(qū)動(dòng)器,一個(gè)固定磁盤存貯器,和一個(gè)可選打印機(jī)。這些系統(tǒng)的一個(gè)突出特點(diǎn)是采用一個(gè)母板或系統(tǒng)板把這些部件電連接在一起。這些系統(tǒng)基本上是為單個(gè)用戶提供獨(dú)立的計(jì)算能力而設(shè)計(jì)的,價(jià)格便宜,個(gè)人或小企業(yè)都可購買。例如,IBM的PEROSNAL COMPUIER AT和IBM的PERSONAL SYSTEM/2 Models25,30,50,60,70,80,90和95。
這些系統(tǒng)可大致分為兩種系列。第一系列通常稱為“系列Ⅰ型號(hào)”,采用一種總線體系結(jié)構(gòu),例如,IBM PERSONAL COMPUTER AT和其它“IBM兼容”機(jī)。第二類稱為“系列Ⅱ型號(hào)”,采用IBM的MACRO CHANNEL(微通道總線體系結(jié)構(gòu),例如,IBM的PERSONAL SYSTEM/2型50到95。系列Ⅰ型號(hào)通常采用流行的INTEL8088,8086或80286微處理器作為主處理器。這些微處理器具有1兆字節(jié)存貯器尋址能力。系列Ⅱ型號(hào)通常采用高速INTEL80286,80386,和80486微處理器,這些處理器能以一種實(shí)方式運(yùn)行以仿真速度較慢的INTEL8086微處理器,或者對(duì)某些機(jī)型來說,它們能以一種保護(hù)方式運(yùn)行,其尋址范圍能從1兆擴(kuò)大到4千兆字節(jié)。實(shí)質(zhì)上,80286,80386,和80486微處理器的實(shí)方式特征提供了與為8086和8088微處理器編寫的軟件兼容的硬件。
最近,用于個(gè)人計(jì)算機(jī)的Intel微處理器所體現(xiàn)技術(shù)已被建議用于更先進(jìn)的計(jì)算機(jī)環(huán)境,如緊耦合或弱耦合的并行或多處理陣列。當(dāng)這種高速微處理器技術(shù)被用于這種陣列時(shí),可以預(yù)料,如這里所定義的至今在個(gè)人計(jì)算機(jī)技術(shù)中所碰到的問題將出現(xiàn)在這種環(huán)境里。
隨著部分地為利用高速微處理器的較大存貯器尋址能力而設(shè)計(jì)的新操作系統(tǒng)的出現(xiàn),需要提供一種更大范圍內(nèi)擴(kuò)充存貯器的裝置。采用諸如具有各種存貯容量的存貯模塊構(gòu)成的單列直插式存貯模塊,或SIMMS的設(shè)備即可實(shí)現(xiàn)這種擴(kuò)充。一旦這種擴(kuò)充完成(部分地采用后面詳述的策略),日益增快的微處理器的應(yīng)用將使得存貯器存取的質(zhì)量和交換信號(hào)的“飛行時(shí)間”變得更為關(guān)鍵?!帮w行時(shí)間”的意思是一個(gè)信號(hào),如一個(gè)數(shù)據(jù)或地址或其它控制信號(hào),在物理存貯模塊和主處理器之間交換時(shí)所必需的時(shí)間。
當(dāng)現(xiàn)有個(gè)人計(jì)算機(jī)適應(yīng)發(fā)展中的技術(shù)而更加需要擴(kuò)充存貯器時(shí)。采用SIMM來滿足這種需要,問題也隨之出現(xiàn)。具體地,當(dāng)改變的容量(如1,2,4或8兆字節(jié))以及采用一批不同模塊的SIMM插入一條局部存貯器總線時(shí),物理地固定這些SIMM所需的插座之?dāng)?shù)及其間的變化導(dǎo)致阻抗不匹配。這種阻抗不匹配有一些解決辦法,但需要增加緩沖(導(dǎo)致存貯器存取或飛行時(shí)間變慢)或更先進(jìn)的半導(dǎo)體技術(shù)(導(dǎo)致費(fèi)用增加)。
除SIMM以外還有一種BIPP(單列直插式引線組件存貯模塊,用于某些計(jì)算環(huán)境內(nèi)。SIMM和SIPP間的區(qū)別在于所采用的聯(lián)接器形式-SIMM采用板緣連接器,而SIPP采用管座插頭。盡管就安裝于計(jì)算機(jī)系統(tǒng)環(huán)境而言這兩種形式不能互換,但是在采用SIMM存貯器擴(kuò)充和采用SIPP存貯器擴(kuò)充的系統(tǒng)中卻出現(xiàn)同樣的問題。
還有一種方法是采用存貯擴(kuò)充卡或板。這種卡或板通過為安裝選擇卡或板而設(shè)的總線體系結(jié)構(gòu)部分(例如在上述較先進(jìn)的個(gè)人計(jì)算機(jī)中的稱為MICROCHANNEL的總線)來存取。雖然這種方法可行,但是通過安裝一個(gè)選擇卡來安裝額外的存貯器花費(fèi)了難得的資源(總線槽),減緩了到新增存貯器的存取速度。另外,這種增加需要較貴的潛在增加電磁兼容性發(fā)射的數(shù)據(jù)驅(qū)動(dòng)器,因而需要采取保護(hù)辦法,而這種保護(hù)會(huì)引起信號(hào)不足或過沖以及時(shí)滯等問題。
考慮到上述討論,本發(fā)明的目的是在一個(gè)上述通用型計(jì)算機(jī)中提供迅速改變微處理器局部總線上可用存貯容量的可能性。為實(shí)現(xiàn)本發(fā)明的這個(gè)目的,安裝了一個(gè)或多個(gè)局部存貯器擴(kuò)充卡(如所期望或所需),由主微處理器存取。
本發(fā)明的另一目的是在保留與存貯模塊交換的信號(hào)的良好質(zhì)量以及飛行時(shí)間的同時(shí)擴(kuò)充存貯器容量。為實(shí)現(xiàn)本發(fā)明的這個(gè)目的,存貯模塊被連到微處理器局部總線上,而不是一條系統(tǒng)總線,平面輸入/輸出(I/O)總線,或適配器卡(如MICROCHANNEL)總線。另外,存貯模塊的連接是通過控制器來完成的,這些控制器為總線提供了一個(gè)公共接口,不考慮額外存貯模塊的物理地插入或拔出。
本發(fā)明的另一目的是提供可被迅速物理地安裝或拆除的擴(kuò)充卡以擴(kuò)充或(可能的)縮小存貯器。為實(shí)現(xiàn)本發(fā)明的這個(gè)目的,根據(jù)本發(fā)明構(gòu)造的個(gè)人計(jì)算機(jī)用戶開始只擁有最小容量存貯器的計(jì)算機(jī)以滿足最初需要,然后可迅速擴(kuò)充或調(diào)整存貯器容量以滿足變化的需要。另外,這種調(diào)整可迅速在使用計(jì)算機(jī)的現(xiàn)場(chǎng)完成,其停機(jī)時(shí)間或計(jì)算機(jī)脫離服務(wù)時(shí)間非常短。
上面已陳述了本發(fā)明的一些目的,其它目的將在結(jié)合附圖的說明中體現(xiàn)。這些附圖是
圖1是實(shí)施本發(fā)明的個(gè)人計(jì)算機(jī)透視圖;
圖2是圖1中個(gè)人計(jì)算機(jī)某些部件的分解透視圖,包括機(jī)架,外殼,和平板,本圖還描繪了這些部件之間的某些關(guān)系;
圖3是個(gè)人計(jì)算機(jī)某些部件的示意圖,這些部件按照本發(fā)明以前的通用形式排列;
圖4與圖3類似,圖示出根據(jù)本發(fā)明圖1和圖2的個(gè)人計(jì)算機(jī)某些部件的排列形式;以及圖5是圖1,2和4個(gè)人計(jì)算機(jī)的部分的放大、透視圖。
下面將參照示出本發(fā)明一個(gè)優(yōu)選實(shí)施例的附圖對(duì)本發(fā)明進(jìn)行更詳細(xì)的描述。從描述一開始就應(yīng)理解,同行專家對(duì)這里描述的發(fā)明進(jìn)行修改后仍可獲得本發(fā)明良好的結(jié)果。因此,下面的說明應(yīng)理解成一個(gè)指導(dǎo)同行專家的廣義的、教導(dǎo)式公開,而并非限制本發(fā)明的范圍。更具體地,有關(guān)計(jì)算機(jī)設(shè)計(jì)和應(yīng)用的同行專家將認(rèn)識(shí)到下面具體參照個(gè)人計(jì)算機(jī)描述的本發(fā)明可應(yīng)用于其大小和型號(hào)更為廣泛的計(jì)算機(jī),包括先應(yīng)用于其大小和型號(hào)更為廣泛的計(jì)算機(jī),包括先前稱為大型機(jī)、中型或小型機(jī)的計(jì)算機(jī)。
現(xiàn)在具體參看附圖,圖中有一個(gè)實(shí)施本發(fā)明的微機(jī),總體用19標(biāo)明(圖1)。如上所述,計(jì)算機(jī)10可以有一個(gè)相聯(lián)的監(jiān)視器11,鍵盤12和打印機(jī)或繪圖儀14。計(jì)算機(jī)10有一個(gè)由裝飾性外層16(圖2)和屏蔽內(nèi)層18組成的外殼15。屏蔽內(nèi)層18和機(jī)架19一起限定了一個(gè)封閉的屏蔽空間,容納電動(dòng)數(shù)據(jù)處理和存貯部件以處理和存貯數(shù)字?jǐn)?shù)據(jù)。在安裝于機(jī)架19上的一個(gè)多層平板20或母板上至少裝有某些部件,這個(gè)母板為計(jì)算機(jī)10的部件(包括上述部件和其它相聯(lián)的部件如軟盤驅(qū)動(dòng)器,各種形式的直接存取存貯設(shè)備,輔助卡或板等)提供了一個(gè)電連接裝置。
機(jī)架19有一個(gè)由22標(biāo)明的底板,一個(gè)由24標(biāo)明的前板和一個(gè)由25標(biāo)明的后板(圖2)。前板24至少限定了一個(gè)開放間格(圖中為4個(gè)),接納數(shù)據(jù)存貯設(shè)備,如磁盤或光盤驅(qū)動(dòng)器,后備帶驅(qū)動(dòng)器等。圖中有兩個(gè)位于上面的開放間格26,28和兩個(gè)位于下面的開放間格29,30。上開放間格之一26適用于接納第一尺寸的外圍設(shè)備(如3,5寸驅(qū)動(dòng)器),上開放間格28適用于接納兩種尺寸(如3.5和5.25寸)選一的驅(qū)動(dòng)器,下開放間格只接納一種尺寸的設(shè)備(如3.5寸)。
在把上述結(jié)構(gòu)和本發(fā)明聯(lián)系起來以前,值得回顧一下本發(fā)明前通用體系結(jié)構(gòu)的個(gè)人計(jì)算機(jī)系統(tǒng)的一般操作。參見圖3,圖中圖示了一個(gè)個(gè)人計(jì)算機(jī)系統(tǒng)的方框圖,它描繪了這個(gè)計(jì)算機(jī)系統(tǒng)的各種部件,包括裝在平板上的部件和平板到個(gè)人計(jì)算機(jī)系統(tǒng)的I/O槽和其它硬件的連接。與此平板連接的是包含一個(gè)微處理器的主處理器32,此微處理器連接高速CPU局部總線34,再經(jīng)總線控制定時(shí)單元35連到存貯器控制單元36再連到一個(gè)易失隨機(jī)存取存貯器(RAM)38??梢圆捎萌魏芜m當(dāng)?shù)奈⑻幚砥鳎琁NTER出售的80386就是一個(gè)合適的微處理器。
下面將具體參看圖4的系統(tǒng)方框圖描述本發(fā)明。從下面圖3的描述一開始就應(yīng)理解根據(jù)本發(fā)明的裝置和方法是設(shè)想為可以和其它平板硬件配置一起使用的。例如,系統(tǒng)處理器可以是Intel80286或80486微處理器。另外,此系統(tǒng)可以是采用以某種合適的陣列排列的多處理器的系統(tǒng)。
現(xiàn)在回到圖3,CPU局部總線34(包含數(shù)據(jù)、地址和控制部件)提供了微處理器32,數(shù)學(xué)協(xié)處理器39,高速緩沖存貯器控制器40和高速緩沖存貯器41間的連接。緩沖器42也連到此CPU局部總線34上。緩沖器42自己連到一條較慢速(與CPU局部總線相比較)系統(tǒng)總線44上,它也包含地址、數(shù)據(jù)和控制部件。系統(tǒng)總線44從緩沖器42延伸到另一個(gè)緩沖器68。系統(tǒng)總線44再連到一個(gè)總線控制器與定時(shí)單元35和一個(gè)DMA單元48上。DMA單元48由中央仲裁單元49和DMA控制器50組成。緩沖器51提供了一個(gè)系統(tǒng)總線44與選擇特征總線(如MICROCHANNEL總線)52間的接口。與總線52相連是多個(gè)I/O槽54,用來接納MICROCHANNEL適配器卡,此適配器卡又與I/O設(shè)備或存貯器連接。
一條仲裁控制總線55把DMA控制器50和中央仲裁單元49連到I/O槽54和一個(gè)軟磁盤適配器56上。在系統(tǒng)總線44上還連接一個(gè)存貯器控制單元36,它由一個(gè)存貯器控制器59,一個(gè)地址多路轉(zhuǎn)換器60,和一個(gè)數(shù)據(jù)緩沖器61組成。此存貯器控制單元36再連到由RAM模塊38表示的隨機(jī)存取存貯器上。存貯器控制器36包括把地址向或從微處理器32映射到RAM38的特殊區(qū)域的邏輯電路。此邏輯電路用來收回被BIOS先前占用的RAM。存貯控制器36還生成一個(gè)ROM選擇信號(hào)(ROMSEL),它被用來啟動(dòng)或截止ROM64。
雖然圖3所示的微型計(jì)算機(jī)系統(tǒng)具有基本的1兆字節(jié)的RAM模塊,應(yīng)當(dāng)理解,可互連供選擇的存貯器模塊65到67所代表的額外存貯器。
在系統(tǒng)總線44和一條平面I/O總線69之間連接了一個(gè)鎖存緩沖器68。平面I/O總線69分別包括地址、數(shù)據(jù)、控制部件。沿平面I/O總線69還連有各種I/O適配器和其它部件,如顯示器適配器70(它被用來驅(qū)動(dòng)監(jiān)視器11),CMOS時(shí)鐘72,非易失CMOS RAM74(以后被稱為NVRAM),RS232適配器76,并行適配器78,多個(gè)計(jì)時(shí)器80,軟磁盤適配器56,中斷控制器84,和只讀存貯器64,只讀存貯器64包括一個(gè)用于進(jìn)行微處理器32的I/O設(shè)備和操作系統(tǒng)間接口的BIOS。存在ROM64的BIOS可拷貝到RAM38以減少BIOS的執(zhí)行時(shí)間。ROM64還進(jìn)一步響應(yīng)(經(jīng)ROMSEL信號(hào))存貯器控制器36。如果ROM64被存貯器控制器36啟動(dòng),則BIOS從ROM中取出執(zhí)行。如果ROM64被存器控制器36截止,則ROM不響應(yīng)來自微處理器32的地址詢問(即,BIOS從RAM中取出執(zhí)行)。
時(shí)鐘72用來計(jì)算日歷時(shí)間,NVRAM用來存貯系統(tǒng)配置數(shù)據(jù)。即,NBRAM將包含描述目前系統(tǒng)配置的值。例如,NVRAM包含描述固定盤或軟磁盤容量,顯示器類型,存貯器容量,時(shí)間,日期等信息。特別重要的是NVRAM包含數(shù)據(jù)(可以是1位),存貯器控制器36用此數(shù)據(jù)來確定BIOS是否從ROM或RAM中取出執(zhí)行,以及是否收回為BIOS RAM打算使用的RAM。此外,無論何時(shí)執(zhí)行特殊的配置程序(如SET配置)時(shí),這些數(shù)據(jù)被存進(jìn)NVRAM里。SET配置程序的目的是把系統(tǒng)配置的特征值存入NVRAM。
現(xiàn)在參見圖4和5,請(qǐng)注意本發(fā)明的區(qū)別性特點(diǎn)。實(shí)施本發(fā)明的個(gè)人計(jì)算機(jī)的許多操作部件與上述先前體系結(jié)構(gòu)的計(jì)算機(jī)的部件相同,這些部件將不再詳細(xì)地描述以減少冗余,代替它們的只是采用了100數(shù)量級(jí)的相似參照字符。
更具體地,請(qǐng)注意本發(fā)明的個(gè)人計(jì)算機(jī)至少提供了一個(gè)與CPU局部總線134連接但物理上可分開的局部總線存貯器裝置。根據(jù)本發(fā)明,這種裝置包含一個(gè)基板供安裝部件并提供安裝在其上面的部件間的連接,基板形式最好是印刷電路卡或板190。至少有一個(gè)具有多個(gè)存貯模塊192(如DRAM集成電路芯片)的易失存貯部件(圖上為SIMM191)安裝在此基板190上。在卡或板190上還裝有一個(gè)存貯器控制器194,它與易失存貯器部件191和局部總線134連接。安裝在卡上的存貯器控制器194管理易失存貯器部件191與微處理器132間的通訊。
如圖5所示,根據(jù)本發(fā)明的計(jì)算機(jī)最好有多個(gè)裝在系統(tǒng)板上并通過板通路連到CPU局部總線134的插座195。這樣就可以人工插入和拔出多個(gè)存貯擴(kuò)充卡190了。每個(gè)存貯擴(kuò)充卡190上裝有許多SIMM插座196并通過卡190上通路連到駐留存貯器控制器194和數(shù)據(jù)驅(qū)器198上,此驅(qū)動(dòng)器提供阻抗匹配緩沖,盡管在某些關(guān)鍵應(yīng)用中,緩沖帶來的延遲可通過采用諸如ECL TTL的非??斓倪壿嬰娐芳夹g(shù)補(bǔ)償。數(shù)據(jù)驅(qū)動(dòng)器的使用意在為在根據(jù)本發(fā)明的存貯器擴(kuò)充卡與CPU局部總線134之間提供在隔離時(shí)可以完全指定的接口。
值得注意的是在圖3和4的體系結(jié)構(gòu)中易失存貯器的位置不同。更具體地,圖3中易失存貯器與系統(tǒng)總線44相連,而圖4中的易失存貯器與CPU局部總線134相連。本發(fā)明的體系結(jié)構(gòu)也有一條系統(tǒng)總線144(圖4),但存貯器的連接方式不同。正是后面這個(gè)特征(部分地)使每個(gè)擴(kuò)充卡上提供一個(gè)駐留存貯控制器194成為可能,而這又方便了存貯裝置的修改,這正是本發(fā)明的一個(gè)目的。
采用諸如卡190的局部總線存貯器擴(kuò)充卡為小用戶降低了成本,顧客可買一個(gè)裝有最小容量存貯器的個(gè)人計(jì)算機(jī),但保留了改變存貯器的可能性。盡管先前的體系結(jié)構(gòu)(如圖3)也具有這種可能性,但是所需要的存貯器控制器及其在總線體系結(jié)構(gòu)的位置要求更昂貴的存貯器且減慢了存貯器和處理器間的存取速度。
對(duì)買一個(gè)準(zhǔn)備進(jìn)行最大擴(kuò)充的產(chǎn)品的大用戶來說,采用可選擇的卡總線來擴(kuò)充存貯器將顯著降低系統(tǒng)的性能。相反,采用CPU局部總線擴(kuò)充存貯器可用任何已有的SIMM配置來擴(kuò)充并減少了存貯器存取信號(hào)的飛行時(shí)間。
如上所述,易失存貯存取和擴(kuò)充采用CPU局部總線以及采用一個(gè)類似于在本發(fā)明以前采用的SIMM存貯器接口的公用指定接口使得用可交換的卡190成為可能,進(jìn)一步地,通過使用板上存貯器控制器,卡190可采用任何存貯器模塊,包括本發(fā)明時(shí)已知的和將來研制的存貯器模塊。維護(hù)和停機(jī)時(shí)間很短,在系統(tǒng)配置或重新配置期間可通過地址位移來隔離其上的一個(gè)整卡或一個(gè)SIMM。
任一給定的卡190所載總存貯量可通過一個(gè)存貯器檢測(cè)或從感測(cè)位確定??刂菩盘?hào)由一個(gè)與總線控制定時(shí)器135功能地耦合的總線接口單元(BIU)處理。
如圖所示(圖5),卡190最好與系統(tǒng)板120成直角延伸安裝。SIMM191以一定角度裝在卡190上使得在一個(gè)相應(yīng)卡190上最大限定地安裝存貯器的同時(shí)允許通風(fēng)???90的兩面均可安裝部件(圖5中不可見其反面),開放了在每個(gè)卡的兩面提供相當(dāng)大范圍的存貯容量及在單卡上提供非常大總?cè)萘康目赡苄裕渲写尜A器技術(shù)所允許的存貯密度為每SIMM8兆字節(jié)。
在附圖和說明中,已發(fā)表了本發(fā)明的一個(gè)優(yōu)選實(shí)施例。盡管采用了一些專門用語,但所給的描述只在通用和描述性的意義上使用專門術(shù)語,并非有限制性的目的。
權(quán)利要求
1.一個(gè)計(jì)算機(jī)系統(tǒng),包括一個(gè)微處理器;一條與所述微處理器相連的高速局部總線;以及一個(gè)與所述局部總線連接但物理地可分開的局部總線存貯器裝置,其特征為所述裝置包括一個(gè)安裝部件并連接其上安裝的部件的基板;至少有一個(gè)裝在所述基板上的易失存貯器部件;以及一個(gè)裝在所述基板上并與所述易失存貯部件和所述局部總線相連的存貯器控制器,所述存貯器控制器管理所述易存貯部件和所述微處理器間的通信。
2.一個(gè)計(jì)算機(jī)系統(tǒng),包括一個(gè)微處理器;一條與所述微處理器相連的高速局部總線;一條系統(tǒng)總線;一個(gè)與所述局部總線和所述系統(tǒng)總線相連且提供它們間通信的總線控制器;以及一個(gè)與所述局部總線相連但與之物理地可分開的局部總線存貯裝置,其特征為,所述裝置包括一個(gè)安裝部件且連接其上所安裝的部件的基板;至少有一個(gè)裝在所述基板上的易失存貯器部件;以及一個(gè)裝在所述基板上并與所述易失存貯部件,所述局部總線和所述總線控制器連接的存貯器控制器,所述存貯器控制器管理所述易失存貯部件與所述微處理器之間的通信。
3.根據(jù)權(quán)利要求2的計(jì)算機(jī),其特征為它還包括一個(gè)裝有所述微處理器并提供所述微處理器與所述局部總線,所述系統(tǒng)總線和所述總線控制器之間操作通信的系統(tǒng)板;它還包括一個(gè)裝在所述系統(tǒng)板上的插座,用來可取出地接納一個(gè)基板,因而建立所接納基板的所述易失存貯器部件和所述存貯器控制器與所述微處理器、局部總線、系統(tǒng)總線和總線控制器之間的通信。
4.根據(jù)權(quán)利要求3的計(jì)算機(jī),其特征為所述基板接納插座裝有一個(gè)插入其間的基板并與所述板成直角。
5.根據(jù)權(quán)利要求3的計(jì)算機(jī),其特征為所述基板是一個(gè)印刷電路板。此計(jì)算機(jī)還包括裝在每個(gè)所述電路板上的許多存貯器部件插座,用來可去掉地接納相應(yīng)的存貯器部件。
6.根據(jù)權(quán)利要求2、3、4或5的計(jì)算機(jī),其特征為所述基板具有1兆到64兆字節(jié)的存貯容量。
7.一種個(gè)人計(jì)算機(jī)系統(tǒng),包括一個(gè)微處理器;一個(gè)與所述微處理器相連的高速局部總線;以及一個(gè)與所述局部總線相連且物理地可分開的局部總線存貯裝置,其特征為所述裝置包括許多基板,每個(gè)基板用于安裝部件并為其上安裝的部件提供連接。每個(gè)所述基板具有至少一個(gè)裝在其上的易失存貯部件;以及一個(gè)裝在其上并與所述易失部件和所述局部總線相連的存貯器控制器,所述存貯器控制器管理所述易失存貯器部件和所述微處理器之間的通信。
8.一種個(gè)人計(jì)算機(jī)系統(tǒng),包括一個(gè)微處理器;一個(gè)與所述微處理器相連的高速局部總線;一條系統(tǒng)總線;一個(gè)與所述局部總線和所述系統(tǒng)總線相連的且提供其間之通信的總線控制器;以及一個(gè)與所述局部總線相連但與之物理地可分開的局部總線存貯器裝置,其特征為所述裝置包括許多基板,每個(gè)基板用于安裝部件且提供其上安裝的部件間的連接,每個(gè)所述基板具有至少一個(gè)裝在其上的易失存貯器部件;以及一個(gè)裝在其上并與所述易失存貯器部件、所述局部總線和所述總線控制器相連的存貯器控制器,所述存貯器控制器管理所述易失存貯器部件與所述微處理器間的通信。
9.一個(gè)個(gè)人計(jì)算機(jī)系統(tǒng),包括一個(gè)微處理器;一條與所述微處理器相連的高速局部總線;一條系統(tǒng)總線;一個(gè)與所述局部總線和所述系統(tǒng)總線相連并提供其間通信的總線控制器;以及一個(gè)與所述局部總線相連且與之物理地可分開的局部總線存貯器裝置,其特征為所述裝置包括許多基板,每個(gè)基板用于安裝操作部件并提供其上所安裝的部件間的連接,每個(gè)基板可以物理地與所述局部總線分開且具有至少一個(gè)裝在其上并與之物理地可分開的易失存貯器部件;一個(gè)裝在其上并與所述易失存貯器部件,所述局部總線和所述總線控制器相連的存貯器控制器,所述存貯器控制器管理所述易失存貯器部件和所述微處理器之間的通信。
10.根據(jù)權(quán)利要求8或9的個(gè)人計(jì)算機(jī)其特征為它還包括一個(gè)裝有所述微處理器并提供所述微處理器、所述局部總線、所述系統(tǒng)總線和所述總線控制器之間的操作通信的系統(tǒng)板;并且還包括裝在所述系統(tǒng)板上的許多插座,每個(gè)插座都可去掉地接納一個(gè)基板因而建立所接納基板的所述易失存貯器部件和所述存貯器控制器與所述微處理器、局部總線、系統(tǒng)總線和總線控制器間的通信。
11.根據(jù)權(quán)利要求10的個(gè)人計(jì)算機(jī),其特征為每個(gè)所述基板接納插座裝有一個(gè)插在其中并與所述系統(tǒng)板成直角的基板。
12.根據(jù)權(quán)利要求10的個(gè)人計(jì)算機(jī),其特征為所述基板是一個(gè)印刷電路板,此計(jì)算機(jī)還包括許多裝在每個(gè)所述電路板上的存貯器部件插座,用來可去掉地接納相應(yīng)的存貯器部件。
13.根據(jù)權(quán)利要求2、3、4、5、8或9之一的個(gè)人計(jì)算機(jī),其特征為每個(gè)所述存貯器部件包含至少具有一兆字節(jié)存貯容量的一個(gè)SIMM。
14.根據(jù)權(quán)利要求2、3、4、5、8或9之一的個(gè)人計(jì)算機(jī),其特征為每個(gè)所述存貯器部件包含一個(gè)從具有一兆、2兆、4兆和8兆字節(jié)存貯容量的SIMM組中選出的SIMM。
全文摘要
本發(fā)明涉及具有迅速改變其微處理器局部總線上可用存貯器容量的裝置的個(gè)人計(jì)算機(jī)。此個(gè)人計(jì)算機(jī)有一個(gè)微處理器,一條與所述微處理器相連的高速局部總線,一條系統(tǒng)總線,一個(gè)與局部總線和系統(tǒng)總線相連且提供其間通信的總線控制器,和一個(gè)與局部總線相連但與之物理地可分開的局部總線存貯器裝置。在此裝置上至少裝有一個(gè)易失存貯器部件和一個(gè)存貯器控制器。此存貯器控制器管理易失存貯器部件和微處理器間的通信。
文檔編號(hào)G06F13/16GK1063167SQ9111119
公開日1992年7月29日 申請(qǐng)日期1991年11月29日 優(yōu)先權(quán)日1990年12月31日
發(fā)明者理查德·D·艾爾維澤 申請(qǐng)人:國際商業(yè)機(jī)器公司