亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

一種I2S信號傳輸系統(tǒng)的制作方法

文檔序號:12886934閱讀:579來源:國知局
一種I2S信號傳輸系統(tǒng)的制作方法與工藝

本發(fā)明屬于信號傳輸領域,尤其涉及一種i2s信號傳輸系統(tǒng)。



背景技術:

在現(xiàn)有技術中,由于i2s((inter-icsound,集成電路內置音頻總線)信號為高頻方波信號,長距離傳輸時容易失真,故當需要長距離傳輸i2s信號時,發(fā)送端先將i2s信號轉換為藍牙信號或者音頻模擬信號,接收端接收藍牙信號或者音頻模擬信號后,再將藍牙信號或者音頻模擬信號還原為i2s信號。由于發(fā)送端和接收端均需要配置信號轉換裝置,從而導致了i2s信號傳輸系統(tǒng)成本高,且信號轉換裝置轉換信號過程中會導致信號不同程度的失真。

因此,現(xiàn)有技術存在信號轉換裝置而導致了i2s信號傳輸系統(tǒng)成本高且傳輸過程中的信號失真的問題。



技術實現(xiàn)要素:

本發(fā)明提供了一種i2s信號傳輸系統(tǒng),旨在解決現(xiàn)有技術所存在的i2s信號傳輸系統(tǒng)成本高且傳輸過程中的信號失真的問題。

本發(fā)明是這樣實現(xiàn)的,一種i2s信號傳輸系統(tǒng),所述i2s信號傳輸系統(tǒng)包括發(fā)送裝置、第一usb端口、usb傳輸線、第二usb端口以及接收裝置,所述接收裝置包括傳輸恢復模塊;

所述發(fā)送裝置、所述第一usb端口的輸入輸出端、所述usb傳輸線、所述第二usb端口的輸入輸出端以及所述接收裝置中的所述傳輸恢復模塊的輸入端依次連接;

所述發(fā)送裝置發(fā)送第一i2s信號,所述第一i2s信號依次經由所述第一usb端口、所述usb傳輸線以及所述第二usb端口傳輸至所述接收裝置并衰減為第二i2s信號,所述接收裝置中的所述傳輸恢復模塊對所第二i2s信號進行轉發(fā)、同步處理或波形恢復以生成第三i2s信號;其中,所述第三i2s信號攜帶的第三信息與所述第一i2s信號攜帶的第一信息相同。

本發(fā)明提供的技術方案帶來的有益效果是:從上述本發(fā)明可知,由于i2s信號傳輸系統(tǒng)包括發(fā)送裝置、第一usb端口、usb傳輸線、第二usb端口以及接收裝置,接收裝置包括傳輸恢復模塊;發(fā)送裝置發(fā)送第一i2s信號,第一i2s信號依次經由第一usb端口、usb傳輸線以及第二usb端口傳輸至接收裝置并衰減為第二i2s信號,接收裝置中的傳輸恢復模塊對所第二i2s信號進行轉發(fā)、同步處理或波形恢復以生成第三i2s信號;其中,第三i2s信號攜帶的第三信息與第一i2s信號攜帶的第一信息相同;故降低了i2s信號傳輸系統(tǒng)的成本且減小了傳輸過程中的信號失真。

附圖說明

為了更清楚地說明本發(fā)明實施例中的技術方案,下面將對實施例描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本發(fā)明的一些實施例,對于本領域普通技術人員來講,在不付出創(chuàng)造性勞動的前提下,還可以根據(jù)這些附圖獲得其他的附圖。

圖1為本發(fā)明實施例提供的i2s信號傳輸系統(tǒng)的一種模塊結構圖;

圖2為本發(fā)明實施例提供的i2s信號傳輸系統(tǒng)傳輸恢復模塊的一種模塊結構圖;

圖3為本發(fā)明實施例提供的i2s信號傳輸系統(tǒng)傳輸恢復模塊的另一種模塊結構圖;

圖4為本發(fā)明實施例提供的i2s信號傳輸系統(tǒng)傳輸恢復模塊的另一種模塊結構圖;

圖5為本發(fā)明實施例提供的i2s信號傳輸系統(tǒng)中的短接模塊的一種示例電路結構圖;

圖6為本發(fā)明實施例提供的i2s信號傳輸系統(tǒng)中的緩沖模塊的一種示例電路結構圖;

圖7為本發(fā)明實施例提供的i2s信號傳輸系統(tǒng)中的波形恢復模塊的一種示例電路結構圖;

圖8為本發(fā)明實施例提供的i2s信號傳輸系統(tǒng)中的usb3.0端口的一種示例電路結構圖;

圖9為本發(fā)明實施例提供的i2s信號傳輸系統(tǒng)的一種示例電路結構圖;

圖10為本發(fā)明實施例提供的i2s信號傳輸系統(tǒng)的另一種示例電路結構圖;

圖11為本發(fā)明實施例提供的i2s信號傳輸系統(tǒng)的另一種示例電路結構圖;

圖12為本發(fā)明實施例提供的i2s信號傳輸系統(tǒng)的另一種示例電路結構圖。

具體實施方式

為了使本發(fā)明的目的、技術方案及優(yōu)點更加清楚明白,以下結合附圖及實施例,對本發(fā)明進行進一步詳細說明。應當理解,此處所描述的具體實施例僅僅用以解釋本發(fā)明,并不用于限定本發(fā)明。

圖1示出了本發(fā)明實施例提供的i2s信號傳輸系統(tǒng)的模塊結構,為了便于說明,僅示出了與本發(fā)明實施例相關的部分,詳述如下:

一種i2s信號傳輸系統(tǒng)其包括發(fā)送裝置01、第一usb端口02、usb傳輸線03、第二usb端口04以及接收裝置05,接收裝置05包括傳輸恢復模塊051。

其中,發(fā)送裝置01、第一usb端口02的輸入輸出端、usb傳輸線03、第二usb端口04的輸入輸出端以及接收裝置05中的傳輸恢復模塊051的輸入端依次連接。

在上述i2s信號傳輸系統(tǒng)中,發(fā)送裝置01發(fā)送第一i2s信號,第一i2s信號依次經由第一usb端口02、usb傳輸線03以及第二usb端口04傳輸至接收裝置05并衰減為第二i2s信號,接收裝置05中的傳輸恢復模塊051對所第二i2s信號進行轉發(fā)、同步處理或波形恢復以生成第三i2s信號;其中,第三i2s信號攜帶的第三信息與第一i2s信號攜帶的第一信息相同。

當?shù)诙2s信號同步且不失真時,傳輸恢復模塊051為第一短接模塊;第一短接模塊對第二i2s信號進行轉發(fā)以生成第三i2s信號。

如圖2所示,當?shù)诙2s信號不同步且不失真時,傳輸恢復模塊051包括第一緩沖模塊0511和第二短接模塊0512;第一緩沖模塊0511的輸出端與第二短接模塊0512的輸入端連接;第一緩沖模塊對第二i2s信號進行同步處理,第二短接模塊對同步處理后的第二i2s信號進行轉發(fā)以生成第三i2s信號。

如圖3所示,當?shù)诙2s信號同步且失真時,傳輸恢復模塊051包括第三短接模塊0513和第一波形恢復模塊0514;第三短接模塊0513的輸出端與第一波形恢復模塊0514的輸入端連接;第一短接模塊對第二i2s信號進行轉發(fā),第一波形恢復模塊對轉發(fā)后的第二i2s信號進行波形恢復以生成第三i2s信號。

如圖4所示,當?shù)诙2s信號不同步且失真時,傳輸恢復模塊051包括第二緩沖模塊0515和第二波形恢復模塊0516;第二緩沖模塊0515的輸出端與第二波形恢復模塊0516的輸入端連接;第二緩沖模塊對第二i2s信號進行同步處理,第二波形恢復模塊對同步處理后的第二i2s信號進行波形恢復以生成第三i2s信號。

第一短接模塊、第二短接模塊0512以及第三短接模塊0513的電路結構相同,如圖5所示,短接模塊包括第一電阻r1、第二電阻r2、第三電阻r3以及第四電阻r4。

第一電阻r1的第一端為短接模塊的第一輸入端,第一電阻r1的第二端為短接模塊的第一輸出端,第二電阻r2的第一端為短接模塊的第二輸入端,第二電阻r2的第二端為短接模塊的第二輸出端,第三電阻r3的第一端為短接模塊的第三輸入端,第三電阻r3的第二端為短接模塊的第三輸出端,第四電阻r4的第一端為短接模塊的第四輸入端,第四電阻r4的第二端為短接模塊的第四輸出端。

短接模塊的第一輸入端至短接模塊的第四輸入端構成短接模塊的輸入端,短接模塊的第一輸出端至短接模塊的第四輸出端構成短接模塊的輸出端。

第一緩沖模塊0511和第二緩沖模塊0515的電路結構相同,如圖6所示,緩沖模塊包括第一電容c1、第二電容c2、第三電容c3、第四電容c4、第五電阻r5、第六電阻r6、第七電阻r7以及第八電阻r8。

第五電阻r5的第一端為緩沖模塊的第一輸入端,第五電阻r5的第二端和第一電容c1的第一端為緩沖模塊的第一輸出端,第六電阻r6的第一端為緩沖模塊的第一輸入端,第六電阻r6的第二端和第二電容c2的第一端為緩沖模塊的第一輸出端,第七電阻r7的第一端為緩沖模塊的第一輸入端,第七電阻r7的第二端和第三電容c3的第一端為緩沖模塊的第一輸出端,第八電阻r8的第一端為緩沖模塊的第一輸入端,第八電阻r8的第二端和第四電容c4的第一端為緩沖模塊的第一輸出端,第一電容c1的第二端、第二電容c2的第二端、第三電容c3的第二端以及第四電容c4的第二端共接于電源地。

緩沖模塊的第一輸入端至緩沖模塊的第四輸入端構成緩沖模塊的輸入端,緩沖模塊的第一輸出端至緩沖模塊的第四輸出端構成緩沖模塊的輸出端。

第一波形恢復模塊0514和第二波形恢復模塊0516的電路結構相同,如圖7所示,波形恢復模塊包括第一三極管q1、第二三極管q2、第三三極管q3、第四三極管q4、第九電阻r9、第十電阻r10、第十一電阻r11、第十二電阻r12、第十三電阻r13、第十四電阻r14、第十五電阻r15以及第十六電阻r16。

第一三極管q1的發(fā)射極為波形恢復模塊的第一輸入端,第一三極管q1的集電極和第九電阻r9的第一端為波形恢復模塊的第一輸出端,第一三極管q1的基極與第十電阻r10的第一端連接,第二三極管q2的發(fā)射極為波形恢復模塊的第二輸入端,第二三極管q2的集電極和第十一電阻r11的第一端為波形恢復模塊的第二輸出端,第二三極管q2的基極與第十二電阻r12的第一端連接,第三三極管q3的發(fā)射極為波形恢復模塊的第三輸入端,第三三極管q3的集電極和第十三電阻r13的第一端為波形恢復模塊的第三輸出端,第三三極管q3的基極與第十四電阻r14的第一端連接,第四三極管q4的發(fā)射極為波形恢復模塊的第四輸入端,第四三極管q4的集電極和第十五電阻r15的第一端為波形恢復模塊的第四輸出端,第四三極管q4的基極與第十六電阻r16的第一端連接,第九電阻r9的第二端、第十電阻r10的第二端、第十一電阻r11的第二端、第十二電阻r12的第二端、第十三電阻r13的第二端、第十四電阻r14的第二端、第十五電阻r15的第二端以及第十六電阻r16的第二端均與第一電源連接。

波形恢復模塊的第一輸入端至波形恢復模塊的第四輸入端構成波形恢復模塊的輸入端,波形恢復模塊的第一輸出端至波形恢復模塊的第四輸出端構成波形恢復模塊的輸出端。

第一usb端口02和第二usb端口04的電路結構相同。

如圖8所示,usb3.0端口的電源端vbus與第二電源連接,usb3.0端口的usb2.0數(shù)據(jù)負極端d-為usb3.0端口的第一輸入輸出端,usb3.0端口的usb2.0數(shù)據(jù)正極端d+為usb3.0端口的第二輸入輸出端,usb3.0端口的高速接收數(shù)據(jù)負極端ssrx-為usb3.0端口的第三輸入輸出端,usb3.0端口的高速接收數(shù)據(jù)正極端ssrx+為usb3.0端口的第四輸入輸出端,usb3.0端口的高速發(fā)送數(shù)據(jù)負極端sstx-為usb3.0端口的第五輸入輸出端,usb3.0端口的高速發(fā)送數(shù)據(jù)正極端sstx+為usb3.0端口的第六輸入輸出端,usb3.0端口的接地端gnd和usb3.0端口的反饋信號接地端gnd_drain共接于電源地。

usb3.0端口的第三輸入輸出端至usb3.0端口的第六輸入輸出端共同構成usb3.0端口的輸入輸出端。

具體實施中,發(fā)送裝置01的usb端口可以連接第一usb端口02以實現(xiàn)i2s的長距離傳輸,也可以連接usb2.0的u盤。

以下結合工作原理對圖9所示的i2s信號傳輸系統(tǒng)作進一步說明:

發(fā)送裝置01發(fā)送第一i2s信號,第一i2s信號包括i2s_mcl1、i2s_bclk1、i2s_lrclk1以及i2s_sd1,第一i2s信號依次經由第一usb端口02、usb傳輸線03以及第二usb端口04傳輸至接收裝置05并衰減為第二i2s信號,第二i2s信號包括i2s_mcl2、i2s_bclk2、i2s_lrclk2以及i2s_sd2,由于第二i2s信號同步且不失真,接收裝置05中的第一電阻r1對i2s_mcl2進行轉發(fā)以生成i2s_mcl3,接收裝置05中的第二電阻r2對i2s_bclk2進行轉發(fā)以生成i2s_bclk3,接收裝置05中的第三電阻r3對i2s_lrclk2進行轉發(fā)以生成i2s_lrclk3,接收裝置05中的第四電阻r4對i2s_sd2進行轉發(fā)以生成i2s_sd3;i2s_mcl3、i2s_bclk3、i2s_lrclk3以及i2s_sd3共同組成第三i2s信號;其中,第三i2s信號攜帶的第三信息與第一i2s信號攜帶的第一信息相同。

以下結合工作原理對圖10所示的i2s信號傳輸系統(tǒng)作進一步說明:

發(fā)送裝置01發(fā)送第一i2s信號,第一i2s信號包括i2s_mcl1、i2s_bclk1、i2s_lrclk1以及i2s_sd1,第一i2s信號依次經由第一usb端口02、usb傳輸線03以及第二usb端口04傳輸至接收裝置05并衰減為第二i2s信號,第二i2s信號包括i2s_mcl2、i2s_bclk2、i2s_lrclk2以及i2s_sd2,由于第二i2s信號不同步且不失真,第五電阻r5和第一電容c1對i2s_mcl2進行緩存,第六電阻r6和第二電容c2對i2s_bclk2進行緩存,第七電阻r7和第三電容c3對i2s_lrclk2進行緩存,第八電阻r8和第四電容c4對i2s_sd2進行緩存,以實現(xiàn)緩存后的第二i2s信號的同步,第一電阻r1對緩存后的i2s_mcl2進行轉發(fā)以生成i2s_mcl3,第二電阻r2對緩存后的i2s_bclk2進行轉發(fā)以生成i2s_bclk3,第三電阻r3對緩存后的i2s_lrclk2進行轉發(fā)以生成i2s_lrclk3,第四電阻r4對緩存后的i2s_sd2進行轉發(fā)以生成i2s_sd3;i2s_mcl3、i2s_bclk3、i2s_lrclk3以及i2s_sd3共同組成第三i2s信號;其中,第三i2s信號攜帶的第三信息與第一i2s信號攜帶的第一信息相同。

以下結合工作原理對圖11所示的i2s信號傳輸系統(tǒng)作進一步說明:

發(fā)送裝置01發(fā)送第一i2s信號,第一i2s信號包括i2s_mcl1、i2s_bclk1、i2s_lrclk1以及i2s_sd1,第一i2s信號依次經由第一usb端口02、usb傳輸線03以及第二usb端口04傳輸至接收裝置05并衰減為第二i2s信號,第二i2s信號包括i2s_mcl2、i2s_bclk2、i2s_lrclk2以及i2s_sd2,由于第二i2s信號同步且失真,第二電阻r2對i2s_bclk2進行轉發(fā),第三電阻r3對i2s_lrclk2進行轉發(fā),第四電阻r4對i2s_sd2進行轉發(fā),第一三極管q1對轉發(fā)后的i2s_mcl2進行波形恢復以生成i2s_mcl3,第二三極管q2對轉發(fā)后的i2s_bclk2進行波形恢復以生成i2s_bclk3,第三三極管q3對轉發(fā)后的i2s_lrclk2進行波形恢復以生成i2s_lrclk3,第四三極管q4對轉發(fā)后的i2s_sd2進行波形恢復以生成i2s_sd3,i2s_mcl3、i2s_bclk3、i2s_lrclk3以及i2s_sd3共同組成第三i2s信號;其中,第三i2s信號攜帶的第三信息與第一i2s信號攜帶的第一信息相同。

以下結合工作原理對圖12所示的i2s信號傳輸系統(tǒng)作進一步說明:

發(fā)送裝置01發(fā)送第一i2s信號,第一i2s信號包括i2s_mcl1、i2s_bclk1、i2s_lrclk1以及i2s_sd1,第一i2s信號依次經由第一usb端口02、usb傳輸線03以及第二usb端口04傳輸至接收裝置05并衰減為第二i2s信號,第二i2s信號包括i2s_mcl2、i2s_bclk2、i2s_lrclk2以及i2s_sd2,由于第二i2s信號不同步且失真,第五電阻r5和第一電容c1對i2s_mcl2進行緩存,第六電阻r6和第二電容c2對i2s_bclk2進行緩存,第七電阻r7和第三電容c3對i2s_lrclk2進行緩存,第八電阻r8和第四電容c4對i2s_sd2進行緩存,以實現(xiàn)緩存后的第二i2s信號的同步,第一三極管q1對緩存后的i2s_mcl2進行波形恢復以生成i2s_mcl3,第二三極管q2對緩存后的i2s_bclk2進行波形恢復以生成i2s_bclk3,第三三極管q3對緩存后的i2s_lrclk2進行波形恢復以生成i2s_lrclk3,第四三極管q4對緩存后的i2s_sd2進行波形恢復以生成i2s_sd3,i2s_mcl3、i2s_bclk3、i2s_lrclk3以及i2s_sd3共同組成第三i2s信號;其中,第三i2s信號攜帶的第三信息與第一i2s信號攜帶的第三信息相同。

可以通過調節(jié)緩存模塊中的每路緩存電路的rc實常數(shù)實現(xiàn)緩存后的第二i2s信號的同步。

綜上所述,在本發(fā)明實施例中,由于i2s信號傳輸系統(tǒng)包括發(fā)送裝置、第一usb端口、usb傳輸線、第二usb端口以及接收裝置,接收裝置包括傳輸恢復模塊;發(fā)送裝置發(fā)送第一i2s信號,第一i2s信號依次經由第一usb端口、usb傳輸線以及第二usb端口傳輸至接收裝置并衰減為第二i2s信號,接收裝置中的傳輸恢復模塊對所第二i2s信號進行轉發(fā)、同步處理或波形恢復以生成第三i2s信號;其中,第三i2s信號攜帶的第三信息與第一i2s信號攜帶的第一信息相同;故降低了i2s信號傳輸系統(tǒng)的成本且減小了傳輸過程中的信號失真。

以上所述僅為本發(fā)明的較佳實施例而已,并不用以限制本發(fā)明,凡在本發(fā)明的精神和原則之內所作的任何修改、等同替換和改進等,均應包含在本發(fā)明的保護范圍之內。

當前第1頁1 2 
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1