1.一種實時仿真環(huán)境RT-LAB的接口裝置,其特征在于:包括安裝在背板上的主控板以及若干個光纖板,每塊光纖板上均配置有多個光接收管和多個光發(fā)射管;
所述的主控板與每個光纖板通過LVDS驅(qū)屏線連接;所述的背板上設(shè)有高速串行接口,光纖板連接換流器功率模塊控制設(shè)備并通過高速串行接口連接RT-LAB。
2.根據(jù)權(quán)利要求1所述的實時仿真環(huán)境RT-LAB的接口裝置,其特征在于:所述的高速串行接口采用最高速率為4Gbps的Aurora接口。
3.根據(jù)權(quán)利要求1所述的實時仿真環(huán)境RT-LAB的接口裝置,其特征在于:所述的主控板采用FPGA芯片。
4.根據(jù)權(quán)利要求1或3所述的實時仿真環(huán)境RT-LAB的接口裝置,其特征在于:所述的主控板通過并行總線連接ARM處理器,ARM處理器通過以太網(wǎng)連接外部的調(diào)試和監(jiān)控設(shè)備。
5.根據(jù)權(quán)利要求1所述的實時仿真環(huán)境RT-LAB的接口裝置,其特征在于:所述的光纖板設(shè)置有19個,高速串行接口設(shè)置有6個。
6.根據(jù)權(quán)利要求5所述的實時仿真環(huán)境RT-LAB的接口裝置,其特征在于:所述的每個光纖板通過8個50MHz的光纖分別與不同的換流器功率模塊控制設(shè)備連接。