本發(fā)明涉及一種仿真計算機,具體涉及一種可信安全仿真計算機,屬于計算機設(shè)備技術(shù)領(lǐng)域。
背景技術(shù):
數(shù)字仿真計算機是現(xiàn)代仿真系統(tǒng)的基礎(chǔ)與核心,在導(dǎo)彈、火箭等重大型號任務(wù)的實時半實物仿真中發(fā)揮著巨大的作用;目前,數(shù)字仿真計算機主要包括兩類,即基于多處理機的專用仿真計算機系統(tǒng)和基于高檔微機及工作站的通用仿真計算機系統(tǒng);與專用仿真計算機系統(tǒng)相比,通用仿真計算機系統(tǒng)支持的軟硬件資源豐富、價格便宜、界面友好、易于擴展和使用。隨著計算機技術(shù)、微電子技術(shù)的迅速發(fā)展,基于通用計算機平臺的仿真計算機的研究、開發(fā)和應(yīng)用受到了人們的廣泛關(guān)注。
數(shù)字仿真計算機最突出的特點是實時性,這是通用仿真計算機系統(tǒng)研究中必須首先關(guān)注和解決的問題。目前,通用仿真計算機的實時性研究主要包括幀時間穩(wěn)定性控制、幀循環(huán)實時調(diào)度、內(nèi)存控制、I/O驅(qū)動程序?qū)崟r控制四個方面。實時性的研究推動了通用仿真計算機的應(yīng)用,為專用仿真計算機全部功能在通用仿真計算機平臺上的實現(xiàn)提供了較好的技術(shù)基礎(chǔ),是仿真計算機研究人員一直關(guān)注的研究重點。然而,作為仿真系統(tǒng)中的核心設(shè)備,通用仿真計算機的安全性研究卻未受到相應(yīng)程度的重視,致使其面臨著諸多的安全隱患:用戶身份缺乏有效可靠的認(rèn)證機制,用戶能夠輕易進入仿真計算機;關(guān)鍵數(shù)據(jù)文件和程序的訪問缺乏有效授權(quán),可被用戶隨意訪問修改;機密信息沒有實施保護,容易被竊取和篡改;數(shù)據(jù)存儲設(shè)備丟失和被盜后可被非法使用等。為解決上述安全問題,本文提出了一種集終端安全防護、數(shù)據(jù)安全存儲于一體的可信安全仿真計算機。
技術(shù)實現(xiàn)要素:
(一)要解決的技術(shù)問題
為解決上述問題,本發(fā)明提出了一種可信安全仿真計算機,仿真計算機與外接設(shè)備的實時同步控制與通信穩(wěn)定、良好。
(二)技術(shù)方案
本發(fā)明的可信安全仿真計算機,包括安全主板平臺、TPM安全芯片、安全BIOS、安全硬盤及I/O子系統(tǒng);所述安全主板平臺由Intel Core Duo雙核處理器和Intel 9456芯片組構(gòu)成;所述I/O子系統(tǒng)包括高速數(shù)模轉(zhuǎn)換D/A卡、高速模數(shù)轉(zhuǎn)換A/D卡、數(shù)字輸入輸出D/D卡;所述TPM安全芯片與安全BIOS通過信任根進行通訊;所述安全硬盤通過信任鏈傳遞與安全BIOS通訊。
進一步地,所述Intel 9456芯片組包括第一Intel 9456芯片組和第二Intel 9456芯片組,所述第一Intel 9456芯片組和第二Intel 9456芯片組之間電連接;所述第一Intel 9456芯片組外部電連接有顯示器及外置內(nèi)存;所述第二Intel 9456芯片組內(nèi)置有南橋芯片;所述TPM安全芯片和安全BIOS通過LPC總線掛接在南橋芯片上;所述安全硬盤通過IDE總線和南橋芯片電連接;所述I/O子系統(tǒng)連接在南橋芯片上。
優(yōu)選地,所述Intel Core Duo雙核處理器內(nèi)部設(shè)置有基于GPU主頻的二進制時間戳計數(shù)器。
(三)有益效果
與現(xiàn)有技術(shù)相比,本發(fā)明的可信安全仿真計算機,具有高精度時間計數(shù)器,在Intel Core Duo雙核處理器中,存在一個基于GPU主頻的二進制時間戳計數(shù)器,利用該計數(shù)器和CPU時鐘周期的乘積來獲取精度為納秒級的控制時間,為仿真計算機與外接設(shè)備的實時同步控制與通信提供較好的保障。
附圖說明
圖1是本發(fā)明的整體結(jié)構(gòu)示意圖。
具體實施方式
如圖1所示的一種可信安全仿真計算機,包括安全主板平臺1、TPM安全芯片、安全BIOS、安全硬盤及I/O子系統(tǒng);所述安全主板平臺1由Intel Core Duo雙核處理器和Intel 9456芯片組構(gòu)成;所述I/O子系統(tǒng)包括高速數(shù)模轉(zhuǎn)換D/A卡、高速模數(shù)轉(zhuǎn)換A/D卡、數(shù)字輸入輸出D/D卡;所述TPM安全芯片與安全BIOS通過信任根進行通訊;所述安全硬盤通過信任鏈傳遞與安全BIOS通訊。
所述Intel 9456芯片組包括第一Intel 9456芯片組和第二Intel 9456芯片組,所述第一Intel 9456芯片組和第二Intel 9456芯片組之間電連接;所述第一Intel 9456芯片組外部電連接有顯示器及外置內(nèi)存;所述第二Intel 9456芯片組內(nèi)置有南橋芯片;所述TPM安全芯片和安全BIOS通過LPC總線掛接在南橋芯片上;所述安全硬盤通過IDE總線和南橋芯片電連接;所述I/O子系統(tǒng)連接在南橋芯片上。
所述Intel Core Duo雙核處理器內(nèi)部設(shè)置有基于GPU主頻的二進制時間戳計數(shù)器。
上面所述的實施例僅僅是對本發(fā)明的優(yōu)選實施方式進行描述,并非對本發(fā)明的構(gòu)思和范圍進行限定。在不脫離本發(fā)明設(shè)計構(gòu)思的前提下,本領(lǐng)域普通人員對本發(fā)明的技術(shù)方案做出的各種變型和改進,均應(yīng)落入到本發(fā)明的保護范圍,本發(fā)明請求保護的技術(shù)內(nèi)容,已經(jīng)全部記載在權(quán)利要求書中。