適用于液晶顯示驅(qū)動電路中存儲器的數(shù)據(jù)尋址方法及系統(tǒng)的制作方法
【專利摘要】本發(fā)明公開了一種適用于液晶顯示驅(qū)動電路中存儲器的數(shù)據(jù)尋址方法和系統(tǒng)。所述方法包括:發(fā)送連續(xù)的地址信息和數(shù)據(jù)信息至地址處理模塊;通過地址處理模塊映射處理地址信息,致使存儲器的原始地址陣列分組為:若干個(gè)內(nèi)存庫的相同行列排布的子映射地址陣列,致使一個(gè)子映射地址陣列的大小小于原始地址陣列的大小,各個(gè)子映射地址陣列的大小總和等于原始地址陣列的大?。蛔佑成涞刂逢嚵蟹謩e包含對應(yīng)數(shù)據(jù)信息;其中,原始地址陣列與液晶顯示屏的像素陣列對應(yīng),子映射地址陣列與存儲器的存儲單元對應(yīng);連續(xù)讀取若干個(gè)內(nèi)存庫的相同行列排布的子映射地址陣列中包含的數(shù)據(jù)信息,對存儲器的數(shù)據(jù)信息進(jìn)行尋址和讀取信息。本發(fā)明能提供布局靈活的存儲器。
【專利說明】適用于液晶顯示驅(qū)動電路中存儲器的數(shù)據(jù)尋址方法及系統(tǒng)
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及集成電路領(lǐng)域,尤其涉及一種適用于液晶顯示驅(qū)動電路中存儲器的數(shù)據(jù)尋址方法以及一種適用于液晶顯示驅(qū)動電路中存儲器的數(shù)據(jù)尋址系統(tǒng)。
【背景技術(shù)】
[0002]為了減少與微處理器(Micro Processor Unit, MPU)的數(shù)據(jù)交換次數(shù),從而減少M(fèi)PU的負(fù)擔(dān)和芯片功耗,一般會在薄膜晶體管液晶顯示屏(Thin Film Transistor-LiquidCrystal Display, TFT-1XD)驅(qū)動控制電路芯片中集成內(nèi)置的隨機(jī)存儲器電路(RandomAccess Memory, RAM)。
[0003]內(nèi)置存儲器需要存儲一幀畫面的顯示數(shù)據(jù),且內(nèi)置存儲器的面積占整個(gè)芯片面積的比例很大。一般,內(nèi)置存儲器的存儲陣列布局與TFT-1XD屏上的顯示像素點(diǎn)一一對應(yīng)。如圖1所示,TFT-1XD顯示屏I由多個(gè)顯示像素點(diǎn)10構(gòu)成,所述顯示像素點(diǎn)10呈η行Xm列的陣列式排布。內(nèi)置存儲器2由多個(gè)存儲單元20構(gòu)成,所述存儲單元20也呈η行Xm列的陣列式排布,并且每個(gè)存儲單元20均與所述TFT-1XD顯示屏I中對應(yīng)位置的顯示像素點(diǎn)10相對應(yīng)。圖2示出了現(xiàn)有技術(shù)的存儲器譯碼方式。數(shù)字傳送模塊3發(fā)送連續(xù)的地址信息(包括行列地址)和數(shù)據(jù)信息,根據(jù)所述行列地址直接對存儲器2中的存儲單元進(jìn)行讀寫操作。
[0004]現(xiàn)有技術(shù)中,因存儲單元與屏顯示像素點(diǎn)的對應(yīng)性關(guān)系,要求存儲器的布局必須與TFT-1XD屏的布局相一致,也限制了 TFT-1XD驅(qū)動芯片版圖的形狀。而現(xiàn)實(shí)中,TFT-1XD驅(qū)動芯片的管腳是有限的,TFT-LCD驅(qū)動芯片版圖的橫向長度和縱向長度也是有限的。所以,需要布局更靈活的存儲器。而使用現(xiàn)有技術(shù)的存儲器譯碼方式,無法使不同形狀的存儲器與TFT-1XD顯示屏的顯示像素點(diǎn)相適應(yīng),因此需要新的譯碼機(jī)制。
【發(fā)明內(nèi)容】
[0005]本發(fā)明所要解決的技術(shù)問題是存儲器的布局不夠靈活。
[0006]為了解決上述問題,本發(fā)明提供了一種適用于液晶顯示驅(qū)動電路中存儲器的數(shù)據(jù)尋址方法,包括如下步驟:
[0007]發(fā)送連續(xù)的地址信息和數(shù)據(jù)信息至地址處理模塊,所述的地址信息和數(shù)據(jù)信息包含有對應(yīng)于存儲器的相關(guān)信息;
[0008]通過地址處理模塊映射處理所述的地址信息,致使所述的存儲器的原始地址陣列分組為:若干個(gè)內(nèi)存庫的相同行列排布的子映射地址陣列,致使一個(gè)子映射地址陣列的大小小于所述原始地址陣列的大小,各個(gè)子映射地址陣列的大小總和等于所述原始地址陣列的大??;所述的若干個(gè)子映射地址陣列分別包含對應(yīng)所述的數(shù)據(jù)信息;其中,所述原始地址陣列與液晶顯示屏的像素陣列對應(yīng),所述子映射地址陣列與所述存儲器的存儲單元對應(yīng);
[0009]連續(xù)讀取若干個(gè)內(nèi)存庫的相同行列排布的子映射地址陣列中包含的數(shù)據(jù)信息,對所述的存儲器的數(shù)據(jù)信息進(jìn)行尋址和讀取信息。
[0010]可選地,所述的致使所述的存儲器的原始地址陣列分組為:若干個(gè)內(nèi)存庫的相同行列排布的若干個(gè)子映射地址陣列的步驟中:
[0011]內(nèi)存庫地址=fix (原始行地址*(m/j)/i);
[0012]子映射行地址=原始行地址* (m/j ) +fix (原始列地址/ j);
[0013]子映射列地址=原始列地址%j ;
[0014]其中,m為所述原始地址陣列的列數(shù),所述原始行地址為所述原始地址陣列中的行地址,所述原始列地址為所述原始地址陣列中的列地址;i為所述子映射地址陣列的行數(shù),j為所述子映射地址陣列的列數(shù),k為所述子映射地址陣列的個(gè)數(shù);fix ()為取整運(yùn)算,%為求余數(shù)運(yùn)算。
[0015]可選地,所述的子映射地址陣列中通過所述子映射陣列的行數(shù)與所述的子映射陣列的列數(shù)的匹配,可選擇的配置子映射地址陣列的形狀。
[0016]可選地,所述的存儲器為:靜態(tài)隨機(jī)存儲器、動態(tài)隨機(jī)存儲器、只讀存儲器、電可擦可編程只讀存儲器之一。
[0017]本發(fā)明還提供了一種適用于液晶顯示驅(qū)動電路中存儲器的數(shù)據(jù)尋址系統(tǒng),包括:
[0018]數(shù)字傳送模塊,適于傳送地址信息和數(shù)據(jù)信息,所述的地址信息和數(shù)據(jù)信息包含有對應(yīng)于存儲器的相關(guān)信息;
[0019]地址處理模塊,適于映射處理所述的地址信息,致使所述的存儲器的原始地址陣列分組為:若干個(gè)內(nèi)存庫的相同行列排布的子映射地址陣列,致使一個(gè)子映射地址陣列的大小小于所述原始地址陣列的大小,各個(gè)子映射地址陣列的大小總和等于所述原始地址陣列的大?。凰龅娜舾蓚€(gè)子映射地址陣列分別包含對應(yīng)所述的數(shù)據(jù)信息;其中,所述原始地址陣列與液晶顯示屏的像素陣列對應(yīng),所述子映射地址陣列與所述存儲器的存儲單元對應(yīng);
[0020]存儲器,對應(yīng)于子映射地址陣列的形狀。
[0021]可選地,所述的致使所述的存儲器的原始地址陣列分組為:若干個(gè)內(nèi)存庫的相同行列排布的若干個(gè)子映射地址陣列的步驟中:
[0022]內(nèi)存庫地址=f ix (原始行地址* (m/j)/i);
[0023]子映射行地址=原始行地址* (m/j) +fix (原始列地址/j);
[0024]子映射列地址=原始列地址%j ;
[0025]其中,m為所述原始地址陣列的列數(shù),所述原始行地址為所述原始地址陣列中的行地址,所述原始列地址為所述原始地址陣列中的列地址;i為所述子映射地址陣列的行數(shù),j為所述子映射地址陣列的列數(shù),k為所述子映射地址陣列的個(gè)數(shù);fix ()為取整運(yùn)算,%為求余數(shù)運(yùn)算。
[0026]可選地,所述的子映射地址陣列中通過所述子映射陣列的行數(shù)與所述的子映射陣列的列數(shù)的匹配,可選擇的配置子映射地址陣列的形狀。
[0027]可選地,所述的存儲器為:靜態(tài)隨機(jī)存儲器、動態(tài)隨機(jī)存儲器、只讀存儲器、電可擦可編程只讀存儲器之一。
[0028]與現(xiàn)有技術(shù)相比,本發(fā)明的技術(shù)方案具有以下優(yōu)點(diǎn):
[0029]本發(fā)明通過對連續(xù)地址的重新映射,將原本與屏上η行Xm列像素陣列一一對應(yīng)的存儲器陣列轉(zhuǎn)化為由k個(gè)i行Xj列的存儲單元組成的存儲器。通過調(diào)整1、j、k的值可以改變存儲器的形狀,從而適應(yīng)芯片版圖的需求。
【專利附圖】
【附圖說明】
[0030]圖1是現(xiàn)有技術(shù)的一種存儲器的結(jié)構(gòu)示意圖;
[0031]圖2是圖1所示實(shí)施例的電路圖;
[0032]圖3是本發(fā)明的適用于液晶顯示驅(qū)動電路中存儲器的數(shù)據(jù)尋址方法一實(shí)施例的流程圖;
[0033]圖4是圖3所示實(shí)施例的結(jié)果示意圖;[0034]圖5是本發(fā)明的適用于液晶顯示驅(qū)動電路中存儲器的數(shù)據(jù)尋址方法另一實(shí)施例的結(jié)果不意圖;
[0035]圖6是本發(fā)明的適用于液晶顯示驅(qū)動電路中存儲器的數(shù)據(jù)尋址系統(tǒng)一實(shí)施例的結(jié)構(gòu)示意圖。
【具體實(shí)施方式】
[0036]在下面的描述中闡述了很多具體細(xì)節(jié)以便于充分理解本發(fā)明。但是本發(fā)明能夠以很多不同于在此描述的其它方式來實(shí)施,本領(lǐng)域技術(shù)人員可以在不違背本發(fā)明內(nèi)涵的情況下做類似推廣,因此本發(fā)明不受下面公開的具體實(shí)施的限制。
[0037]其次,本發(fā)明利用示意圖進(jìn)行詳細(xì)描述,在詳述本發(fā)明實(shí)施例時(shí),為便于說明,所述示意圖只是實(shí)例,其在此不應(yīng)限制本發(fā)明保護(hù)的范圍。
[0038]為了解決【背景技術(shù)】中的技術(shù)問題,本發(fā)明提供了一種適用于液晶顯示驅(qū)動電路中存儲器的數(shù)據(jù)尋址方法。圖3是本發(fā)明的適用于液晶顯示驅(qū)動電路中存儲器的數(shù)據(jù)尋址方法一實(shí)施例的流程圖。如圖3所示,本實(shí)施例至少包括以下步驟:
[0039]執(zhí)行步驟S10,發(fā)送連續(xù)的地址信息和數(shù)據(jù)信息至地址處理模塊,所述的地址信息和數(shù)據(jù)信息包含有對應(yīng)于存儲器的相關(guān)信息。
[0040]具體地,所述地址信息包括行地址和列地址,所述數(shù)據(jù)信息包括存儲的數(shù)據(jù)值。
[0041]執(zhí)行步驟S20,通過地址處理模塊映射處理所述的地址信息,致使所述的存儲器的原始地址陣列分組為:若干個(gè)內(nèi)存庫的相同行列排布的子映射地址陣列,致使一個(gè)子映射地址陣列的大小小于所述原始地址陣列的大小,各個(gè)子映射地址陣列的大小總和等于所述原始地址陣列的大??;所述的若干個(gè)子映射地址陣列分別包含對應(yīng)所述的數(shù)據(jù)信息;所述原始地址陣列與液晶顯示屏的地址陣列對應(yīng),所述子映射地址陣列與所述存儲器的存儲單元對應(yīng)。
[0042]具體地,所述存儲器的原始地址陣列中的單元與液晶顯示屏的像素陣列中的單元
--對應(yīng)。每個(gè)子映射陣列的單元與存儲器中的若干存儲單元--對應(yīng)。所有的子映射陣
列的單元能與所述存儲器中的各個(gè)存儲單元一一對應(yīng)。
[0043]具體地,各個(gè)子映射地址陣列的行列排布均相同。每個(gè)子映射地址陣列為一個(gè)內(nèi)存庫(bank)。一個(gè)子映射地址陣列的大小小于所述原始地址陣列的大小,各個(gè)子映射地址陣列的大小總和等于所述原始地址陣列的大小。
[0044]具體地,采用以下公式實(shí)現(xiàn)從所述原始地址陣列到所述子映射地址陣列的重新映射:
[0045]內(nèi)存庫地址=fix (原始行地址*(m/j)/i) (I)
[0046]子映射行地址=原始行地址* (m/j)+fix (原始列地址/j) (2)
[0047]子映射列地址=原始列地址%j ( 3)
[0048]其中,fix ()為取整運(yùn)算,%為求余數(shù)運(yùn)算。m為所述原始地址陣列的列數(shù),原始行地址為所述存儲單元在所述原始地址陣列中的行地址,原始列地址為所述存儲單元在所述原始地址陣列中的列地址;i為所述子映射地址陣列的行數(shù),j為所述子映射地址陣列的列數(shù),k為所述子映射地址陣列的個(gè)數(shù)。
[0049]通過調(diào)整1、j、k的值,可以配置所述子映射地址陣列的形狀,進(jìn)而改變所述存儲器的形狀。
[0050]執(zhí)行步驟S30,連續(xù)讀取若干個(gè)內(nèi)存庫的相同行列排布的子映射地址陣列中包含的數(shù)據(jù)信息,對所述的存儲器的數(shù)據(jù)信息進(jìn)行尋址和讀取信息。
[0051]需要說明的是,本發(fā)明對存儲器不作具體限定,靜態(tài)隨機(jī)存儲器(SRAM)、動態(tài)隨機(jī)存儲器(DRAM)、只讀存儲器(ROM)、電可擦可編程只讀存儲器(EEPROM)均可適用。
[0052]圖4是圖3所示實(shí)施例的結(jié)果示意圖。如圖4所示,本實(shí)施例中,存儲器的原始地址陣列30為一個(gè)η行Xm列的陣列。數(shù)據(jù)在所述原始地址陣列30中,以從上到下、從左到右的順序依次存儲。比如:向所述存儲器發(fā)送整屏的連續(xù)數(shù)據(jù)時(shí),先將顯示屏第O行第O列的數(shù)據(jù)存入所述原始地址陣列30第O行第O列對應(yīng)的存儲單元中,再將顯示屏第O行第I列的數(shù)據(jù)存入所述原始地址陣列30第O行第I列對應(yīng)的存儲單元中,直至將顯示屏第O行第(m-Ι)列的數(shù)據(jù)存入所述原始地址陣列30第O行第(m-Ι)列對應(yīng)的存儲單元中。接著,將顯示屏第I行的數(shù)據(jù)依次存入所述原始地址陣列30第I行的各存儲單元,直至將顯示屏第(η-1)行的數(shù)據(jù)依次存入所述原始地址陣列30第(η-1)行的各存儲單元。
[0053]對所述原始地址陣列重新分組后,所述原始地址陣列分為k個(gè)子映射地址陣列31。每個(gè)子映射地址陣列31為i行Xj列的陣列。各個(gè)子映射地址陣列的大小總和等于所述原始地址陣列的大小,即:mXn=iXjXk。向所述存儲器發(fā)送整屏的連續(xù)數(shù)據(jù)時(shí),先對第O個(gè)子映射地址陣列31寫入數(shù)據(jù),在第O個(gè)子映射地址陣列31寫滿后,才對第I個(gè)子映射地址陣列31寫入數(shù)據(jù),以此類推。
[0054]在對第O個(gè)子映射地址陣列31寫入數(shù)據(jù)時(shí),仍按照從上到下、從左到右的順序依次寫入。先寫入第O行第O列對應(yīng)的存儲單元,直至第O行第(j-Ι)列對應(yīng)的存儲單元寫滿,開始寫入第I行第O列對應(yīng)的存儲單元,以此類推。直至第(1-Ι)行第(j-Ι)列對應(yīng)的存儲單元寫滿后,開始對第I個(gè)子映射地址陣列31寫入數(shù)據(jù)。
[0055]需要說明的是,本領(lǐng)域技術(shù)人員可以理解,所述原始地址陣列中的行地址和列地址和所述子映射地址陣列中的行地址和列地址均為邏輯地址。所述原始地址陣列與液晶顯示屏的像素陣列具有一一對應(yīng)關(guān)系。各個(gè)子映射地址陣列與存儲器的各個(gè)存儲單元具有一一對應(yīng)關(guān)系。通過邏輯地址與物理地址的映射關(guān)系,根據(jù)所述內(nèi)存儲地址、子映射行地址和子映射列地址可以唯一確定與之相對應(yīng)的存儲單元。
[0056]圖5是本發(fā)明的適用于液晶顯示驅(qū)動電路中存儲器的數(shù)據(jù)尋址方法另一實(shí)施例的結(jié)果示意圖。
[0057]本實(shí)施例中的原始地址陣列為12行X 12列,共包括144個(gè)存儲單元。以位于所述原始地址陣列中的第3行第9列對應(yīng)的存儲單元0208為例,其原始行地址為02,原始列地址為08。
[0058]對所述原始地址陣列重新分組后,形成了 4個(gè)子映射地址陣列,分別為bankO?bank3。每個(gè)子映射地址陣列為6行X6列,共包括36個(gè)存儲單元。其中,第I個(gè)子映射地址陣列bankO對應(yīng)的存儲單元存儲了原始地址陣列中第I?3行的36個(gè)數(shù)據(jù),第2個(gè)子映射地址陣列bankl對應(yīng)的存儲單元存儲了原始地址陣列中第4?6行的36個(gè)數(shù)據(jù),第3個(gè)子映射地址陣列bank2對應(yīng)的存儲單元存儲了原始地址陣列中第7?9行的36個(gè)數(shù)據(jù),第4個(gè)子映射地址陣列bank3對應(yīng)的存儲單元存儲了原始地址陣列中第10?12行的36個(gè)數(shù)據(jù)。
[0059]仍以位于所述原始地址陣列中的第3行第2列對應(yīng)的存儲單元0208為例,按照上述公式(I)?(3)可以獲得其在重新分組后的地址信息。具體為:bank地址為0,行地址為5,列地址為2,即:經(jīng)重新分組后,存儲單元0208的地址映射到了第I個(gè)子映射地址陣列bankO中的第6行第3列。
[0060]圖6是本發(fā)明的適用于液晶顯示驅(qū)動電路中存儲器的數(shù)據(jù)尋址系統(tǒng)一實(shí)施例的結(jié)構(gòu)示意圖。本實(shí)施例包括:數(shù)字傳送模塊3、地址處理模塊4和存儲器2。
[0061]所述數(shù)字傳送模塊3與所述地址處理模塊4相連,適用于向所述地址處理模塊4傳送地址信息和數(shù)據(jù)信息。所述的地址信息為存儲器的原始地址陣列中的行地址和列地址。所述原始地址陣列與液晶顯示屏的像素陣列一一對應(yīng)。
[0062]所述地址處理模塊4與所述存儲器2相連,適于映射處理所述的地址信息,致使所述的存儲器陣列的原始地址陣列分組為:若干個(gè)內(nèi)存庫的相同行列排布的子映射地址陣列,致使一個(gè)子映射地址陣列的大小小于所述原始地址陣列的大小,各個(gè)子映射地址陣列的大小總和等于所述原始地址陣列的大??;所述的若干個(gè)子映射地址陣列分別包含對應(yīng)所述的數(shù)據(jù)信息。所述子映射地址陣列與所述存儲器的存儲單元對應(yīng)。
[0063]所述存儲器2包括k個(gè)i行Xj列的存儲陣列,對應(yīng)于子映射地址陣列的形狀。所述存儲器2可以是靜態(tài)隨機(jī)存儲器(SRAM)、動態(tài)隨機(jī)存儲器(DRAM)、只讀存儲器(ROM)或電可擦可編程只讀存儲器(EEPR0M)。
[0064]需要說明的是,通過以上的實(shí)施方式的描述,本領(lǐng)域的技術(shù)人員可以清楚地了解到本發(fā)明的部分或全部可借助軟件并結(jié)合必需的通用硬件平臺來實(shí)現(xiàn)。基于這樣的理解,本發(fā)明的技術(shù)方案本質(zhì)上或者說對現(xiàn)有技術(shù)做出貢獻(xiàn)的部分可以以軟件產(chǎn)品的形式體現(xiàn)出來,該計(jì)算機(jī)軟件產(chǎn)品可包括其上存儲有機(jī)器可執(zhí)行指令的一個(gè)或多個(gè)機(jī)器可讀介質(zhì),這些指令在由諸如計(jì)算機(jī)、計(jì)算機(jī)網(wǎng)絡(luò)或其他電子設(shè)備等一個(gè)或多個(gè)機(jī)器執(zhí)行時(shí)可使得該一個(gè)或多個(gè)機(jī)器根據(jù)本發(fā)明的實(shí)施例來執(zhí)行操作。機(jī)器可讀介質(zhì)可包括,但不限于,軟盤、光盤、CD-ROM (緊致盤-只讀存儲器)、磁光盤、ROM (只讀存儲器)、RAM (隨機(jī)存取存儲器)、EPROM (可擦除可編程只讀存儲器)、EEPROM (電可擦除可編程只讀存儲器)、磁卡或光卡、閃存、或適于存儲機(jī)器可執(zhí)行指令的其他類型的介質(zhì)/機(jī)器可讀介質(zhì)。
[0065]本發(fā)明可用于眾多通用或?qū)S玫挠?jì)算系統(tǒng)環(huán)境或配置中。例如:個(gè)人計(jì)算機(jī)、服務(wù)器計(jì)算機(jī)、手持設(shè)備或便攜式設(shè)備、平板型設(shè)備、多處理器系統(tǒng)、基于微處理器的系統(tǒng)、置頂盒、可編程的消費(fèi)電子設(shè)備、網(wǎng)絡(luò)PC、小型計(jì)算機(jī)、大型計(jì)算機(jī)、包括以上任何系統(tǒng)或設(shè)備的分布式計(jì)算環(huán)境等。[0066]需要說明的是,本領(lǐng)域技術(shù)人員可以理解,上述部分組件可以是可編程邏輯器件,包括:可編程陣列邏輯(Programmable Array Logic, PAL)、通用陣列邏輯(Generic ArrayLogic, GAL)、現(xiàn)場可編程門陣列(Field — Programmable Gate Array, FPGA)、復(fù)雜可編程邏輯器件(Complex Programmable Logic Device,CPLD)中的一種或多種,本發(fā)明對此不做具體限制。
[0067]本發(fā)明雖然已以較佳實(shí)施例公開如上,但其并不是用來限定本發(fā)明,任何本領(lǐng)域技術(shù)人員在不脫離本發(fā)明的精神和范圍內(nèi),都可以利用上述揭示的方法和技術(shù)內(nèi)容對本發(fā)明技術(shù)方案做出可能的變動和修改,因此,凡是未脫離本發(fā)明技術(shù)方案的內(nèi)容,依據(jù)本發(fā)明的技術(shù)實(shí)質(zhì)對以上實(shí)施例所作的任何簡單修改、等同變化及修飾,均屬于本發(fā)明技術(shù)方案的保護(hù)范圍。
【權(quán)利要求】
1.一種適用于液晶顯示驅(qū)動電路中存儲器的數(shù)據(jù)尋址方法,其特征在于,其包括如下步驟: 發(fā)送連續(xù)的地址信息和數(shù)據(jù)信息至地址處理模塊,所述的地址信息和數(shù)據(jù)信息包含有對應(yīng)于存儲器的相關(guān)信息; 通過地址處理模塊映射處理所述的地址信息,致使所述的存儲器的原始地址陣列分組為:若干個(gè)內(nèi)存庫的相同行列排布的子映射地址陣列,致使一個(gè)子映射地址陣列的大小小于所述原始地址陣列的大小,各個(gè)子映射地址陣列的大小總和等于所述原始地址陣列的大??;所述的若干個(gè)子映射地址陣列分別包含對應(yīng)所述的數(shù)據(jù)信息;其中,所述原始地址陣列與液晶顯示屏的像素陣列對應(yīng),所述子映射地址陣列與所述存儲器的存儲單元對應(yīng); 連續(xù)讀取若干個(gè)內(nèi)存庫的相同行列排布的子映射地址陣列中包含的數(shù)據(jù)信息,對所述的存儲器的數(shù)據(jù)信息進(jìn)行尋址和讀取信息。
2.根據(jù)權(quán)利要求1所述的適用于液晶顯示驅(qū)動電路中存儲器的數(shù)據(jù)尋址方法,其特征在于,所述的致使所述的存儲器的原始地址陣列分組為:若干個(gè)內(nèi)存庫的相同行列排布的若干個(gè)子映射地址陣列的步驟中: 內(nèi)存庫地址=fix (原始行地址*(m/j)/i); 子映射行地址=原始行地址* (m/j)+fix (原始列地址/j); 子映射列地址=原始列地址%j ; 其中,m為所述原始地址陣列的列數(shù),所述原始行地址為所述原始地址陣列中的行地址,所述原始列地址為所述原始地址陣列中的列地址;i為所述子映射地址陣列的行數(shù),j為所述子映射地址陣列的列數(shù),k為所述子映射地址陣列的個(gè)數(shù);fix ()為取整運(yùn)算,%為求余數(shù)運(yùn)算?!?br>
3.根據(jù)權(quán)利要求2所述的適用于液晶顯示驅(qū)動電路中存儲器的數(shù)據(jù)尋址方法,其特征在于,所述的子映射地址陣列中通過所述子映射陣列的行數(shù)與所述的子映射陣列的列數(shù)的匹配,可選擇的配置子映射地址陣列的形狀。
4.根據(jù)權(quán)利要求1所述的適用于液晶顯示驅(qū)動電路中存儲器的數(shù)據(jù)尋址方法,其特征在于,所述的存儲器為:靜態(tài)隨機(jī)存儲器、動態(tài)隨機(jī)存儲器、只讀存儲器、電可擦可編程只讀存儲器之一。
5.一種適用于液晶顯示驅(qū)動電路中存儲器的數(shù)據(jù)尋址系統(tǒng),其特征在于,包括: 數(shù)字傳送模塊,適于傳送地址信息和數(shù)據(jù)信息,所述的地址信息和數(shù)據(jù)信息包含有對應(yīng)于存儲器的相關(guān)信息; 地址處理模塊,適于映射處理所述的地址信息,致使所述的存儲器的原始地址陣列分組為:若干個(gè)內(nèi)存庫的相同行列排布的子映射地址陣列,致使一個(gè)子映射地址陣列的大小小于所述原始地址陣列的大小,各個(gè)子映射地址陣列的大小總和等于所述原始地址陣列的大?。凰龅娜舾蓚€(gè)子映射地址陣列分別包含對應(yīng)所述的數(shù)據(jù)信息;其中,所述原始地址陣列與液晶顯示屏的像素陣列對應(yīng),所述子映射地址陣列與所述存儲器的存儲單元對應(yīng); 存儲器,對應(yīng)于子映射地址陣列的形狀。
6.根據(jù)權(quán)利要求5所述的適用于液晶顯示驅(qū)動電路中存儲器的數(shù)據(jù)尋址系統(tǒng),其特征在于,所述的致使所述的存儲器的原始地址陣列分組為:若干個(gè)內(nèi)存庫的相同行列排布的若干個(gè)子映射地址陣列的步驟中:內(nèi)存庫地址=fix (原始行地址*(m/j)/i); 子映射行地址=原始行地址* (m/j)+fix (原始列地址/ j); 子映射列地址=原始列地址%j ; 其中,m為所述原始地址陣列的列數(shù),所述原始行地址為所述原始地址陣列中的行地址,所述原始列地址為所述原始地址陣列中的列地址;i為所述子映射地址陣列的行數(shù),j為所述子映射地址陣列的列數(shù),k為所述子映射地址陣列的個(gè)數(shù);fix ()為取整運(yùn)算,%為求余數(shù)運(yùn)算。
7.根據(jù)權(quán)利要求5所述的適用于液晶顯示驅(qū)動電路中存儲器的數(shù)據(jù)尋址系統(tǒng),其特征在于,所述的子映射地址陣列中通過所述子映射陣列的行數(shù)與所述的子映射陣列的列數(shù)的匹配,可選擇的配置 子映射地址陣列的形狀。
8.根據(jù)權(quán)利要求5所述的適用于液晶顯示驅(qū)動電路中存儲器的數(shù)據(jù)尋址系統(tǒng),其特征在于,所述的存儲器為:靜態(tài)隨機(jī)存儲器、動態(tài)隨機(jī)存儲器、只讀存儲器、電可擦可編程只讀存儲器之一。
【文檔編號】G06F12/02GK103714011SQ201310740906
【公開日】2014年4月9日 申請日期:2013年12月29日 優(yōu)先權(quán)日:2013年12月29日
【發(fā)明者】高菲, 陳越, 王富中 申請人:格科微電子(上海)有限公司