亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

X86架構(gòu)計算機(jī)的制作方法

文檔序號:6378480閱讀:518來源:國知局
專利名稱:X86架構(gòu)計算機(jī)的制作方法
技術(shù)領(lǐng)域
本發(fā)明涉及計算機(jī)技術(shù),特別涉及一種X86架構(gòu)計算機(jī)。
背景技術(shù)
隨著集成電路制造技術(shù)和計算機(jī)設(shè)計技術(shù)的不斷發(fā)展,越來越高的計算機(jī)工作頻率已可以實現(xiàn),使得計算機(jī)的計算能力也越來越強(qiáng)。然而,計算機(jī)的功耗卻沒有能夠?qū)崿F(xiàn)相應(yīng)地顯著減少,還是維持在一個相對小的變化范圍。與此同時,移動互聯(lián)的應(yīng)用日趨廣泛,使得計算機(jī)要適應(yīng)不同場景的應(yīng)用成為越來越實際的要求,這些場景的最大不同是電源形式的不同和散熱系統(tǒng)的不同。X86架構(gòu)計算機(jī),其微處理器(CPU)與電源間會通過總線實時傳遞計算機(jī)工作狀
態(tài),以便電源實時調(diào)整提供給微處理器的電源參數(shù)。X86架構(gòu)計算機(jī),其微處理器(CPU)的工作頻率的基頻,是由時鐘產(chǎn)生器提供的,但現(xiàn)有X86架構(gòu)計算機(jī),不能對時鐘產(chǎn)生器的寄存器參數(shù)進(jìn)行動態(tài)配置,微處理器(CPU)的工作頻率的基頻無法根據(jù)計算機(jī)工作狀態(tài)與提供給微處理器的電源參數(shù)同步調(diào)整,使同一臺X86架構(gòu)計算機(jī),無法適應(yīng)不同場景里的不同的電源形式和散熱系統(tǒng),從而使X86架構(gòu)計算機(jī)無法在不同場景里(如移動和固定)都能正常工作。

發(fā)明內(nèi)容
本發(fā)明要解決的技術(shù)問題是提供一種X86架構(gòu)計算機(jī),能方便地進(jìn)行工作頻率調(diào)

iF. O為解決上述技術(shù)問題,本發(fā)明提供的X86架構(gòu)計算機(jī),其包括微處理器、可控式時鐘產(chǎn)生器、FPGA控制設(shè)置產(chǎn)生器;所述可控式時鐘產(chǎn)生器,根據(jù)其寄存器中的目標(biāo)時鐘設(shè)置參數(shù),輸出微處理器的工作頻率的基頻;所述FPGA控制設(shè)置產(chǎn)生器,用于調(diào)整所述可控式時鐘產(chǎn)生器的寄存器中的目標(biāo)時鐘設(shè)置參數(shù)。所述可控式時鐘產(chǎn)生器,根據(jù)其寄存器中的目標(biāo)時鐘設(shè)置參數(shù),輸出微處理器的工作頻率的基頻;所述FPGA控制設(shè)置產(chǎn)生器,用于調(diào)整所述可控式時鐘產(chǎn)生器的寄存器中的目標(biāo)時鐘設(shè)置參數(shù)。較佳的,X86架構(gòu)計算機(jī),還包括電源電路;所述微處理器與所述電源電路間通過總線實時傳遞計算機(jī)工作狀態(tài);所述電源電路,根據(jù)從總線上解析獲得的計算機(jī)工作狀態(tài),實時調(diào)整提供給微處理器的電源參數(shù);所述FPGA控制設(shè)置產(chǎn)生器,能根據(jù)從總線上解析獲得的計算機(jī)工作狀態(tài),實時調(diào)整所述可控式時鐘產(chǎn)生器的寄存器中的目標(biāo)時鐘設(shè)置參數(shù)。
較佳的,所述FPGA控制設(shè)置產(chǎn)生器,在FPGA芯片中形成。較佳的,所述FPGA控制設(shè)置產(chǎn)生器,能根據(jù)BIOS中的配置參數(shù),調(diào)整所述可控式時鐘產(chǎn)生器的寄存器中的目標(biāo)時鐘設(shè)置參數(shù)。較佳的,所述FPGA控制設(shè)置產(chǎn)生器,能根據(jù)通過X86架構(gòu)計算機(jī)的操作系統(tǒng)輸入的配置參數(shù)命令,調(diào)整所述可控式時鐘產(chǎn)生器的寄存器中的目標(biāo)時鐘設(shè)置參數(shù)。較佳的,所述FPGA控制設(shè)置產(chǎn)生器,能根據(jù)X86架構(gòu)計算機(jī)的外部設(shè)備電路發(fā)出的配置參數(shù)命令,調(diào)整所述可控式時鐘產(chǎn)生器的寄存器中的目標(biāo)時鐘設(shè)置參數(shù)。本發(fā)明的X86架構(gòu)計算機(jī),包括可控式時鐘產(chǎn)生器、FPGA控制設(shè)置產(chǎn)生器,F(xiàn)PGA控制設(shè)置產(chǎn)生器可以調(diào)整可控式時鐘產(chǎn)生器的寄存器中的目標(biāo)時鐘設(shè)置參數(shù),可控式時鐘產(chǎn) 生器根據(jù)其寄存器中的目標(biāo)時鐘設(shè)置參數(shù),輸出微處理器(CPU)的工作頻率的基頻,從而可以通過FPGA控制設(shè)置產(chǎn)生器動態(tài)控制產(chǎn)生計算機(jī)所需要的工作時鐘,并能平滑地把產(chǎn)生的工作時鐘從一個許可工作頻率調(diào)整到另一個許可工作頻率。本發(fā)明的X86架構(gòu)計算機(jī),可控式時鐘產(chǎn)生器輸出的微處理器(CPU)的工作頻率的基頻的變化,是在計算機(jī)正常工作狀態(tài)下進(jìn)行的,不使計算機(jī)中斷正常工作,目標(biāo)工作頻率的設(shè)置可以由操作系統(tǒng)器、BIOS、電源電路或外部設(shè)備電路啟動,計算機(jī)的工作頻率調(diào)整方便。


為了更清楚地說明本發(fā)明的技術(shù)方案,下面對本發(fā)明所需要使用的附圖作簡單的介紹,顯而易見地,下面描述中的附圖僅僅是本發(fā)明的一些實施例,對于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動的前提下,還可以根據(jù)這些附圖獲得其他的附圖。圖I是本發(fā)明的X86架構(gòu)計算機(jī)一實施例示意圖。
具體實施例方式下面將結(jié)合附圖,對本發(fā)明中的技術(shù)方案進(jìn)行清楚、完整的描述,顯然,所描述的實施例是本發(fā)明的一部分實施例,而不是全部的實施例?;诒景l(fā)明中的實施例,本領(lǐng)域普通技術(shù)人員在沒有做出創(chuàng)造性勞動的前提下所獲得的所有其它實施例,都屬于本發(fā)明保護(hù)的范圍。實施例一X86 架構(gòu)計算機(jī),如圖 I 所不,其包括 BIOS (Basic Input Output System,基本輸入輸出系統(tǒng))、微處理器(CPU)、電源電路、外部設(shè)備電路、可控式時鐘產(chǎn)生器、FPGA(Field-Programmable Gate Array,現(xiàn)場可編程門陣列)控制設(shè)置產(chǎn)生器,X86架構(gòu)計算機(jī)上并可以安裝有操作系統(tǒng)(如Windows)及各種驅(qū)動程序及應(yīng)用程序;所述可控式時鐘產(chǎn)生器,根據(jù)其寄存器中的目標(biāo)時鐘設(shè)置參數(shù),輸出微處理器(CPU)的工作頻率的基頻;所述FPGA控制設(shè)置產(chǎn)生器,用于調(diào)整所述可控式時鐘產(chǎn)生器的寄存器中的目標(biāo)時鐘設(shè)置參數(shù)。實施例二基于實施例一,所述微處理器(CPU)與電源電路間通過總線實時傳遞計算機(jī)工作狀態(tài);
所述電源電路,根據(jù)從總線上解析獲得的計算機(jī)工作狀態(tài),實時調(diào)整提供給微處理器的電源參數(shù);所述FPGA控制設(shè)置產(chǎn)生器,能根據(jù)從總線上解析獲得的計算機(jī)工作狀態(tài),實時調(diào)整所述可控式時鐘產(chǎn)生器的寄存器中的目標(biāo)時鐘設(shè)置參數(shù)。較佳的,所述FPGA控制設(shè)置產(chǎn)生器,在FPGA芯片中形成。實施例三基于實施例二,所述FPGA控制設(shè)置產(chǎn)生器,能根據(jù)BIOS中的配置參數(shù),調(diào)整所述可控式時鐘產(chǎn)生器的寄存器中的目標(biāo)時鐘設(shè)置參數(shù)。實施例四基于實施例三,所述FPGA控制設(shè)置產(chǎn)生器,能根據(jù)通過操作系統(tǒng)(如Windows)輸 入的配置參數(shù)命令,調(diào)整所述可控式時鐘產(chǎn)生器的寄存器中的目標(biāo)時鐘設(shè)置參數(shù)。實施例五基于實施例四,所述FPGA控制設(shè)置產(chǎn)生器,能根據(jù)外部設(shè)備電路發(fā)出的配置參數(shù)命令,調(diào)整所述可控式時鐘產(chǎn)生器的寄存器中的目標(biāo)時鐘設(shè)置參數(shù)。本發(fā)明的X86架構(gòu)計算機(jī),包括可控式時鐘產(chǎn)生器、FPGA控制設(shè)置產(chǎn)生器,F(xiàn)PGA控制設(shè)置產(chǎn)生器可以調(diào)整可控式時鐘產(chǎn)生器的寄存器中的目標(biāo)時鐘設(shè)置參數(shù),可控式時鐘產(chǎn)生器根據(jù)其寄存器中的目標(biāo)時鐘設(shè)置參數(shù),輸出微處理器(CPU)的工作頻率的基頻,從而可以通過FPGA控制設(shè)置產(chǎn)生器動態(tài)控制產(chǎn)生計算機(jī)所需要的工作時鐘,并能平滑地把產(chǎn)生的工作時鐘從一個許可工作頻率調(diào)整到另一個許可工作頻率。本發(fā)明的X86架構(gòu)計算機(jī),可控式時鐘產(chǎn)生器輸出的微處理器(CPU)的工作頻率的基頻的變化,是在計算機(jī)正常工作狀態(tài)下進(jìn)行的,不使計算機(jī)中斷正常工作,目標(biāo)工作頻率的設(shè)置可以由操作系統(tǒng)器、BIOS、電源電路或外部設(shè)備電路啟動,計算機(jī)的工作頻率調(diào)整方便。所述FPGA控制設(shè)置產(chǎn)生器,能根據(jù)從總線上解析獲得的計算機(jī)工作狀態(tài),實時調(diào)整所述可控式時鐘產(chǎn)生器的寄存器中的目標(biāo)時鐘設(shè)置參數(shù),從而使微處理器(CPU)的工作頻率的基頻根據(jù)計算機(jī)工作狀態(tài)與提供給微處理器的電源參數(shù)同步調(diào)整,使同一臺X86架構(gòu)計算機(jī)能適應(yīng)不同場景里的不同的電源形式和散熱系統(tǒng),從而本發(fā)明的X86架構(gòu)計算機(jī)在不同場景里(如移動和固定)都能正常工作。所述FPGA控制設(shè)置產(chǎn)生器,是由相應(yīng)設(shè)計電路在FPGA芯片中形成的,F(xiàn)PGA是通過燒錄固件(Firmware)在芯片內(nèi)部形成設(shè)定的功能電路,在外部電路不變時,固件(Firmware)可以隨時更新,實現(xiàn)不同功能,這種電路形成方式使得本發(fā)明的X86架構(gòu)計算機(jī)的頻率設(shè)置參數(shù)方式具有靈活性,并能快速形成不同的版本,從而可以使電路設(shè)計者能夠加快設(shè)計不同F(xiàn)PGA控制設(shè)置產(chǎn)生器的速度,以適應(yīng)在頻率可調(diào)式計算機(jī)中使用不同的微處理器。以上所述僅為本發(fā)明的較佳實施例而已,并不用以限制本發(fā)明,凡在本發(fā)明的精神和原則之內(nèi),所做的任何修改、等同替換、改進(jìn)等,均應(yīng)包含在本發(fā)明保護(hù)的范圍之內(nèi)。
權(quán)利要求
1.一種X86架構(gòu)計算機(jī),其包括微處理器,其特征在于, X86架構(gòu)計算機(jī)還包括可控式時鐘產(chǎn)生器、FPGA控制設(shè)置產(chǎn)生器; 所述可控式時鐘產(chǎn)生器,根據(jù)其寄存器中的目標(biāo)時鐘設(shè)置參數(shù),輸出微處理器的工作頻率的基頻; 所述FPGA控制設(shè)置產(chǎn)生器,用于調(diào)整所述可控式時鐘產(chǎn)生器的寄存器中的目標(biāo)時鐘設(shè)置參數(shù)。
2.根據(jù)權(quán)利要求I所述的X86架構(gòu)計算機(jī),其特征在于, X86架構(gòu)計算機(jī),還包括電源電路; 所述微處理器與所述電源電路間通過總線實時傳遞計算機(jī)工作狀態(tài); 所述電源電路,根據(jù)從總線上解析獲得的計算機(jī)工作狀態(tài),實時調(diào)整提供給微處理器的電源參數(shù); 所述FPGA控制設(shè)置產(chǎn)生器,能根據(jù)從總線上解析獲得的計算機(jī)工作狀態(tài),實時調(diào)整所述可控式時鐘產(chǎn)生器的寄存器中的目標(biāo)時鐘設(shè)置參數(shù)。
3.根據(jù)權(quán)利要求2所述的X86架構(gòu)計算機(jī),其特征在于, 所述FPGA控制設(shè)置產(chǎn)生器,在FPGA芯片中形成。
4.根據(jù)權(quán)利要求2所述的X86架構(gòu)計算機(jī),其特征在于, 所述FPGA控制設(shè)置產(chǎn)生器,能根據(jù)BIOS中的配置參數(shù),調(diào)整所述可控式時鐘產(chǎn)生器的寄存器中的目標(biāo)時鐘設(shè)置參數(shù)。
5.根據(jù)權(quán)利要求2所述的X86架構(gòu)計算機(jī),其特征在于, 所述FPGA控制設(shè)置產(chǎn)生器,能根據(jù)通過X86架構(gòu)計算機(jī)的操作系統(tǒng)輸入的配置參數(shù)命令,調(diào)整所述可控式時鐘產(chǎn)生器的寄存器中的目標(biāo)時鐘設(shè)置參數(shù)。
6.根據(jù)權(quán)利要求2所述的X86架構(gòu)計算機(jī),其特征在于, 所述FPGA控制設(shè)置產(chǎn)生器,能根據(jù)X86架構(gòu)計算機(jī)的外部設(shè)備電路發(fā)出的配置參數(shù)命令,調(diào)整所述可控式時鐘產(chǎn)生器的寄存器中的目標(biāo)時鐘設(shè)置參數(shù)。
全文摘要
本發(fā)明公開了一種X86架構(gòu)計算機(jī),包括可控式時鐘產(chǎn)生器、FPGA控制設(shè)置產(chǎn)生器,F(xiàn)PGA控制設(shè)置產(chǎn)生器可以調(diào)整可控式時鐘產(chǎn)生器的寄存器中的目標(biāo)時鐘設(shè)置參數(shù),可控式時鐘產(chǎn)生器根據(jù)其寄存器中的目標(biāo)時鐘設(shè)置參數(shù),輸出微處理器的工作頻率的基頻,從而可以通過FPGA控制設(shè)置產(chǎn)生器動態(tài)控制產(chǎn)生計算機(jī)所需要的工作時鐘,并能平滑地把產(chǎn)生的工作時鐘從一個許可工作頻率調(diào)整到另一個許可工作頻率。本發(fā)明的X86架構(gòu)計算機(jī),可控式時鐘產(chǎn)生器輸出的微處理器的工作頻率的基頻的變化,是在計算機(jī)正常工作狀態(tài)下進(jìn)行的,不使計算機(jī)中斷正常工作,計算機(jī)的工作頻率調(diào)整方便。
文檔編號G06F1/16GK102929342SQ201210379690
公開日2013年2月13日 申請日期2012年10月8日 優(yōu)先權(quán)日2012年10月8日
發(fā)明者劉箭, 袁德方, 孫晨輝 申請人:浪新微電子系統(tǒng)(上海)有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1