專利名稱:一種rfid超高頻讀寫器的平衡轉換器電路的制作方法
技術領域:
本實用新型涉及RFID超高頻讀寫器領域,更具體的說涉及一種UHF864-928M范圍內(nèi)超高頻讀寫器的平衡轉換器電路。
背景技術:
在現(xiàn)有的射頻識別系統(tǒng)中,其內(nèi)部的數(shù)據(jù)采集模塊和其他設備等大部分都是由分立元器件構造形成,即是先由頻率合成器產(chǎn)生本振頻率,再依次經(jīng)調制器調制、放大器功率放大以及解調電路對接收信號進行解調后差分放大。上述結構必然會導致高頻信號在傳輸、轉換過程中造成信號不完整,或者是抑噪系數(shù)達不到要求而產(chǎn)生不必要的干擾和無用功率的損耗,如此其會在很大程度上直接影響高頻電路的穩(wěn)定性和性能,并給RFID讀寫器的應用帶來數(shù)據(jù)遺漏及不必要的誤操作等問題。有鑒于此,本發(fā)明人針對現(xiàn)有射頻識別系統(tǒng)的上述缺陷深入研究,遂有本案產(chǎn)生。
實用新型內(nèi)容本實用新型的目的在于提供一種RFID超高頻讀寫器的平衡轉換器電路,以解決現(xiàn)有技術中存在數(shù)據(jù)遺漏以及穩(wěn)定性差的缺陷。為了達成上述目的,本實用新型的解決方案是—種RFID超高頻讀寫器的平衡轉換器電路,該RFID超高頻讀寫器具有用于承接射頻信號的發(fā)射、接收以及差分處理功能的射頻處理器,其中,該平衡轉換器電路具有第一 BALUN芯片、第二 BALUN芯片、第三BALUN芯片以及耦合器,該第一 BALUN芯片、第二 BALUN 芯片以及第三BALUN芯片均通過各自的LCR匹配電路而與射頻處理器相連,該第一 BALUN 芯片、第二 BALUN芯片以及第三BALUN芯片均與耦合器通信相連。進一步,該第三BALUN芯片與射頻處理器之間的LCR匹配電路具有第一電容、第二電容、第一電感、第二電感以及第三電容,該第一電容與第一電感串聯(lián),該第一電容與射頻處理器相連,該第一電感與第三BALUN芯片相連;該第二電容與第二電感串聯(lián),該第二電容與射頻處理器相連,該第二電感與第三BALUN芯片相連,該第三電容一端連接在第三BALUN 芯片與第一電感之間的線路上,另一端連接在第三BALUN芯片和第二電感之間的線路上。進一步,該第三BALUN芯片與耦合器之間還設置有功率放大器。進一步,該第一 BALUN芯片與耦合器之間的線路與大地之間還設置有起濾波作用的第四電容。進一步,該第一 BALUN芯片分別通過第一導線和第二導線而與射頻處理器相連, 該第一導線和第二導線之間還設置有第五電容。進一步,該第二 BALUN芯片與射頻處理器之間的LCR匹配電路具有第三電感、第六電容以及第七電容,該第六電容連接在第二 BALUN芯片與射頻處理器之間,該第七電容連接在第二 BALUN芯片與射頻處理器之間,該第三電感一端連接在該第二 BALUN芯片與第六電容的線路上,另一端連接在該第二 BALUN芯片與第七電容的線路上。[0013]進一步,該第一 BALUN芯片、第二 BALUN芯片和第三BALUN芯片均采用 0900BL15C050。[0014]進一步,該耦合器采用)(C0900P-10S。[0015]進一步,該射頻處理器采用R2000或R500。[0016]采用上述結構后,本實用新型涉及的一種RFID超高頻讀寫器的平衡轉換器電路, 其通過設置了三個BALUN芯片以及聯(lián)通在三個BALUN芯片之間的耦合器,其每個芯片恰能對應著射頻處理器發(fā)射、接收及差分功能,并能形成一個完整的信號平衡處理回路,即能讓整個數(shù)據(jù)傳輸過程能確保數(shù)據(jù)的完整和穩(wěn)定性。
[0017]圖1為本實用新型涉及一種RFID超高頻讀寫器的內(nèi)部結構框圖;[0018]圖2為本實用新型涉及一種RFID超高頻讀寫器中三個BALUN芯片與射頻處理器的具體電路圖;[0019]圖3為本實用新型中耦合器的具體電路圖。[0020]圖中[0021]射頻處理器1第一 BALUN芯片 2[0022]第二 BALUN芯片 3第三BALUN芯片 4[0023]耦合器5LCR匹配電路6、7、8。
具體實施方式
[0024]為了進一步解釋本實用新型的技術方案,下面通過具體實施例來對本實用新型進行詳細闡述。[0025]如圖1所示,本實用新型涉及的一種RFID超高頻讀寫器的平衡轉換器電路,該 RFID超高頻讀寫器具有用于承接射頻信號的發(fā)射、接收以及差分處理功能的射頻處理器 1,具體在本實施例中,該射頻處理器1采用R2000或R500。[0026]該平衡轉換器電路具有第一 BALUN芯片2、第二 BALUN芯片3、第三BALUN芯片4 以及耦合器5,該第一 BALUN芯片2、第二 BALUN芯片3以及第三BALUN芯片4均通過各自的LCR匹配電路6、7、8而與射頻處理器1相連,該第一 BALUN芯片2、第二 BALUN芯片3以及第三BALUN芯片4均與耦合器5通信相連。在本實施例中,該第一 BALUN芯片2、第二 BALUN芯片3和第三BALUN芯片4均采用Jahanson的0900BL15C050 ;而該耦合器5則采用 XC0900P-10S。[0027]這樣,本實用新型通過設置了三個BALUN芯片以及聯(lián)通在三個BALUN芯片之間的耦合器5,其每個芯片恰能對應著射頻處理器1發(fā)射、接收及差分功能,并能形成一個完整的信號平衡處理回路,即能讓整個數(shù)據(jù)傳輸過程能確保數(shù)據(jù)的完整和穩(wěn)定性。[0028]具體請參閱圖2和圖3所示,該第三BALUN芯片T3與射頻處理器R2000或R500 之間的LCR匹配電路具有第一電容C349、第二電容C350、第一電感L341、第二電感L351以及第三電容C345,該第一電容C349與第一電感L341串聯(lián),該第一電容C349與射頻處理器 R2000或R500相連,具體是與其19腳PA_P相連;該第一電感L341與第三BALUN芯片T3相連,具體是與第三BALUN芯片T3的3腳相連;該第二電容C350與第二電感L351串聯(lián),該第二電容C350與射頻處理器R2000或R500相連,具體是與其20腳PA_N相連,該第二電感 L351與第三BALUN芯片T3相連,具體是與第三BALUN芯片T3的4腳相連,該第三電容C345 一端連接在第三BALUN芯片T3與第一電感L341之間的線路上,另一端連接在第三BALUN 芯片T3和第二電感L351之間的線路上。如此,該第一電容C349和第二電容C350會對進行濾波,并由第一電感L341和第二電感L351兩個座位抑直濾波電感而在此振蕩過濾出干凈的高頻信號;優(yōu)選地,該第三BALUN芯片T3與耦合器U309之間還設置有功率放大器(圖中未示出)。該第三BALUN芯片T3的1腳則輸出有不平衡信號TX_BALUN。該耦合器U309 在接收到不平衡信號TX_BALUN后,即會產(chǎn)生Lo_IN以及RX_BALUN_IN兩個不平衡信號,該兩個不平衡信號則分別輸入至第一 BALUN芯片Tl以及第二 BALUN芯片T2,并經(jīng)處理后而獲得射頻處理器可以分析處理的平衡信號,而由射頻處理器進行接收和解碼。[0029]該第三電容C345的設置則是為了獲得更干凈的高頻信號,該第三電容C345與第一電感L341和第二電感L351 —起構成LC諧振,從而可以根據(jù)不同需要進行信號帶寬及平衡點的頻率特性調節(jié),此該第三電容C345的容值越小,高頻寬帶越大,反之寬帶越?。欢谝浑娙軨349和第二電容C350兩顆器件則承擔著信號的高頻特性、其值越小,高頻性能越好,反之則高頻性能越差。[0030]為了讓接收端信號具有較佳的穩(wěn)定性,該第一 BALUN芯片Tl與耦合器U309之間的線路與大地之間還設置有起濾波作用的第四電容,具體是在RX_BALUN_IN于第一 BALUN芯片Tl之間線路上設置第四電容,如此可以避免信號接收回路產(chǎn)生的信噪過濾,從而根據(jù)需要還可進行容值修改,以達到不同的過濾需求。[0031]具體的,該第一 BALUN芯片Tl將外部處理的差分平衡信號由其3腳和4腳輸出給射頻處理器的4腳和5腳,即該第一 BALUN芯片分別通過第一導線和第二導線而與射頻處理器相連;為了能進行信號的接收完整性和靈敏性調節(jié),該第一導線和第二導線之間還設置有第五電容C112,從而能匹配實現(xiàn)TX_BALUN、RX_BALUN_IN、Lo_IN的信號唯一性和準確性。[0032]另外,該第二 BALUN芯片T2將Lo_IN的不平衡信號轉換為平衡信號后,通過其3腳和4腳而輸出,具體的,該第二 BALUN芯片T2與射頻處理器之間的LCR匹配電路具有第三電感L223、第六電容C227以及第七電容,該第六電容C227連接在第二 BALUN芯片T2 與射頻處理器之間,該第七電容連接在第二 BALUN芯片T2與射頻處理器之間,該第三電感L223 —端連接在該第二 BALUN芯片T2與第六電容C227的線路上,另一端連接在該第二 BALUN芯片T2與第七電容的線路上。該第三電感L223用于達到LO低通平衡信號的濾波及電平匹配作用,該第六電容C227和第七電容則是起到頻率匹配調節(jié)使用的, 容值越小,頻率越高,寬帶越好,反之則相反。[0033]上述實施例和圖式并非限定本實用新型的產(chǎn)品形態(tài)和式樣,任何所屬技術領域的普通技術人員對其所做的適當變化或修飾,皆應視為不脫離本實用新型的專利范疇。
權利要求1.一種RFID超高頻讀寫器的平衡轉換器電路,該RFID超高頻讀寫器具有用于承接射頻信號的發(fā)射、接收以及差分處理功能的射頻處理器,其特征在于,該平衡轉換器電路具有第一 BALUN芯片、第二 BALUN芯片、第三BALUN芯片以及耦合器,該第一 BALUN芯片、第二 BALUN芯片以及第三BALUN芯片均通過各自的LCR匹配電路而與射頻處理器相連,該第一 BALUN芯片、第二 BALUN芯片以及第三BALUN芯片均與耦合器通信相連。
2.如權利要求1所述的一種RFID超高頻讀寫器的平衡轉換器電路,其特征在于,該第三BALUN芯片與射頻處理器之間的LCR匹配電路具有第一電容、第二電容、第一電感、第二電感以及第三電容,該第一電容與第一電感串聯(lián),該第一電容與射頻處理器相連,該第一電感與第三BALUN芯片相連;該第二電容與第二電感串聯(lián),該第二電容與射頻處理器相連,該第二電感與第三BALUN芯片相連,該第三電容一端連接在第三BALUN芯片與第一電感之間的線路上,另一端連接在第三BALUN芯片和第二電感之間的線路上。
3.如權利要求2所述的一種RFID超高頻讀寫器的平衡轉換器電路,其特征在于,該第三BALUN芯片與耦合器之間還設置有功率放大器。
4.如權利要求1所述的一種RFID超高頻讀寫器的平衡轉換器電路,其特征在于,該第一 BALUN芯片與耦合器之間的線路與大地之間還設置有起濾波作用的第四電容。
5.如權利要求1所述的一種RFID超高頻讀寫器的平衡轉換器電路,其特征在于,該第一BALUN芯片分別通過第一導線和第二導線而與射頻處理器相連,該第一導線和第二導線之間還設置有第五電容。
6.如權利要求1所述的一種RFID超高頻讀寫器的平衡轉換器電路,其特征在于,該第二BALUN芯片與射頻處理器之間的LCR匹配電路具有第三電感、第六電容以及第七電容,該第六電容連接在第二 BALUN芯片與射頻處理器之間,該第七電容連接在第二 BALUN芯片與射頻處理器之間,該第三電感一端連接在該第二 BALUN芯片與第六電容的線路上,另一端連接在該第二 BALUN芯片與第七電容的線路上。
7.如權利要求1所述的一種RFID超高頻讀寫器的平衡轉換器電路,其特征在于,該第一 BALUN芯片、第二 BALUN芯片和第三BALUN芯片均采用0900BL15C050。
8.如權利要求1所述的一種RFID超高頻讀寫器的平衡轉換器電路,其特征在于,該耦合器采用XC0900P-10S。
9.如權利要求1所述的一種RFID超高頻讀寫器的平衡轉換器電路,其特征在于,該射頻處理器采用R2000或R500。
專利摘要本實用新型公開一種RFID超高頻讀寫器的平衡轉換器電路,該RFID超高頻讀寫器具有用于承接射頻信號的發(fā)射、接收以及差分處理功能的射頻處理器,該平衡轉換器電路具有第一BALUN芯片、第二BALUN芯片、第三BALUN芯片以及耦合器,該第一BALUN芯片、第二BALUN芯片以及第三BALUN芯片均通過各自的LCR匹配電路而與射頻處理器相連,該第一BALUN芯片、第二BALUN芯片以及第三BALUN芯片均與耦合器通信相連。本實用新型能形成一個完整的信號平衡處理回路,從而讓整個數(shù)據(jù)傳輸過程能確保數(shù)據(jù)的完整和穩(wěn)定性。
文檔編號G06K17/00GK202257617SQ20112033419
公開日2012年5月30日 申請日期2011年9月7日 優(yōu)先權日2011年9月7日
發(fā)明者李忠明, 李金華, 鐘志明 申請人:廈門英諾爾電子科技股份有限公司