專利名稱:一種rfid基站處理器的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及RFID技術(shù)領(lǐng)域,尤其涉及一種RFID基站處理器。
背景技術(shù):
現(xiàn)有技術(shù)中,通過(guò)RFID (Radio Frequency Identification,射頻識(shí)別)閱讀器采 集RFID信號(hào)(電子標(biāo)簽數(shù)據(jù)),并通過(guò)有線傳輸?shù)姆绞絺鬏數(shù)椒?wù)器端的主機(jī)上;通過(guò)攝 像機(jī)采集視頻信號(hào),然后通過(guò)有線傳輸?shù)姆绞絺鬏數(shù)椒?wù)器端的主機(jī)上;主機(jī)對(duì)RFID信號(hào) 和視頻信號(hào)進(jìn)行處理?,F(xiàn)有技術(shù)存在如下缺陷RFID閱讀器和攝像機(jī)均通過(guò)有線方式傳輸 信號(hào),需要鋪設(shè)有線線路,整個(gè)信號(hào)處理系統(tǒng)的建設(shè)成本高,維護(hù)成本高。
實(shí)用新型內(nèi)容本實(shí)用新型提供一種能夠整合視頻信號(hào)和RFID信號(hào)的RFID基站處理器,該RFID 基站處理器將ARM處理器電路、視頻采集電路、RFID接口電路、無(wú)線傳輸電路整合在一起, 通過(guò)無(wú)線方式將數(shù)據(jù)傳輸?shù)椒?wù)器端,能夠降低整個(gè)信號(hào)處理系統(tǒng)的建設(shè)成本和維護(hù)成 本。一種RFID基站處理器,包括用于整合視頻信號(hào)和RFID信號(hào)的ARM處理器電路、用 于采集視頻信號(hào)的視頻采集電路、用于采集RFID信號(hào)的RFID接口電路、無(wú)線傳輸電路,ARM 處理器電路包括S3C6410芯片,視頻采集電路的視頻信號(hào)輸出端與ARM處理器電路的視頻 信號(hào)輸入端連接,RFID接口電路的RFID信號(hào)輸出端與ARM處理器電路的RFID信號(hào)輸入端 連接,無(wú)線傳輸電路的無(wú)線信號(hào)輸入端與ARM處理器電路的無(wú)線信號(hào)輸出端連接。其中,無(wú)線傳輸電路包括GPRS接口電路,GPRS接口電路包括SP3232芯片。其中,無(wú)線傳輸電路包括WIFI電路,WIFI電路包括WM-G-MR-09芯片。其中,ARM處理器電路包括第一 DDR RAM電路和第二 DDR RAM電路,第一 DDR RAM 電路、第二 DDR RAM電路均與ARM處理器電路的存儲(chǔ)接口連接,第一 DDR RAM電路和第二 DDR RAM 電路均包括 K4X51163PC-LGC3 芯片。其中,ARM處理器電路包括FLASH電路,F(xiàn)LASH電路與ARM處理器電路的存儲(chǔ)接口 連接,F(xiàn)LASH電路包括K9LAG08U0M芯片。其中,ARM處理器電路包括第一接口電路、第二接口電路和第三接口電路,第一接 口電路、第二接口電路和第三接口電路均包括CON 100端子。其中,還包括以太網(wǎng)接口電路,以太網(wǎng)接口電路包括DM9000AE芯片,以太網(wǎng)接口 電路與ARM處理器電路的以太網(wǎng)信號(hào)端連接。其中,還包括RFID閱讀器電路,RFID閱讀器電路包括NRF24LE1芯片,RFID閱讀器 電路的信號(hào)輸出端與RFID接口電路的信號(hào)輸入端連接。其中,還包括電源電路,電源電路包括LM2676芯片,電源電路的電源輸出端與ARM 處理器電路的電源輸入端、視頻采集電路的電源輸入端、RFID接口電路的電源輸入端、無(wú)線 傳輸電路的電源輸入端、RFID閱讀器電路的電源輸入端連接。[0013]本實(shí)用新型有益效果本實(shí)用新型包括ARM處理器電路、視頻采集電路、RFID接口 電路、無(wú)線傳輸電路,ARM處理器電路包括S3C6410芯片,視頻采集電路的視頻信號(hào)輸出端 與ARM處理器電路的視頻信號(hào)輸入端連接,RFID接口電路的RFID信號(hào)輸出端與ARM處理器 電路的RFID信號(hào)輸入端連接,無(wú)線傳輸電路的無(wú)線信號(hào)輸入端與ARM處理器電路的無(wú)線信 號(hào)輸出端連接。ARM處理器電路的S3C6410芯片整合視頻信號(hào)和RFID信號(hào),并將整合后的 信號(hào)通過(guò)無(wú)線傳輸電路發(fā)送到服務(wù)器端,技術(shù)方案將ARM處理器電路、視頻采集電路、RFID 接口電路、無(wú)線傳輸電路整合在一起,能夠降低整個(gè)信號(hào)處理系統(tǒng)的建設(shè)成本和維護(hù)成本, 且該RFID基站處理器性價(jià)比高。
圖1為本實(shí)用新型的WIFI電路的電路圖。圖2為本實(shí)用新型的電源電路的電路圖。圖3為本實(shí)用新型的視頻采集電路的電路圖。圖4為本實(shí)用新型的GPRS接口電路的電路圖。圖5為本實(shí)用新型的RFID接口電路的電路圖。圖6為本實(shí)用新型的以太網(wǎng)接口電路的電路圖。圖7為本實(shí)用新型的RFID閱讀器電路的電路圖。圖8為本實(shí)用新型的ARM處理器第一連接電路的電路圖。圖9為本實(shí)用新型的ARM處理器第二連接電路的電路圖。圖10為本實(shí)用新型的ARM處理器第三連接電路的電路圖。圖11為本實(shí)用新型的ARM處理器第四連接電路的電路圖。圖12為本實(shí)用新型的第一 DDR RAM電路的電路圖圖13為本實(shí)用新型的第二 DDR RAM電路的電路圖圖14為本實(shí)用新型的FLASH電路的電路圖圖15為本實(shí)用新型的ARM處理器第一接口電路的電路圖。圖16為本實(shí)用新型的ARM處理器第二接口電路的電路圖。圖17為本實(shí)用新型的ARM處理器第三接口電路的電路圖。圖18為本實(shí)用新型的原理示意圖。
具體實(shí)施方式
參見(jiàn)圖1至圖18,
以下結(jié)合附圖對(duì)本實(shí)用新型進(jìn)行詳細(xì)的描述。一種 RFID (Radio Frequency Identification,射頻識(shí)別)基站處理器,包括用于 整合視頻信號(hào)和RFID信號(hào)的ARM (Advanced RISC Machines)處理器電路、用于采集視頻信 號(hào)的視頻采集電路、用于采集RFID信號(hào)的RFID接口電路、無(wú)線傳輸電路,ARM處理器電路 包括S3C6410芯片(ARM處理器),視頻采集電路的視頻信號(hào)輸出端與ARM處理器電路的視 頻信號(hào)輸入端連接,RFID接口電路的RFID信號(hào)輸出端與ARM處理器電路的RFID信號(hào)輸入 端連接,無(wú)線傳輸電路的無(wú)線信號(hào)輸入端與ARM處理器電路的無(wú)線信號(hào)輸出端連接。無(wú)線 傳輸電路用于與服務(wù)器端進(jìn)行數(shù)據(jù)交換。視頻采集電路包括SAA7113芯片,RFID接口電路 包括SP3232芯片。ARM處理器電路包括ARM處理器及其外圍電路。[0034]本實(shí)施例中,如圖4所示,無(wú)線傳輸電路包括GPRS (General Packet RadioSystem, 整合封包無(wú)線服務(wù))接口電路,GPRS接口電路包括SP3232芯片。作為另一種優(yōu)選實(shí)施方式,如圖1所示,無(wú)線傳輸電路包括 WIFI (WirelessFidelity,無(wú)線相容認(rèn)證)電路,WIFI電路包括WM-G-MR-09芯片。GPRS接口 電路和WIFI電路信號(hào)發(fā)射距離不同,本實(shí)用新型可同時(shí)具備GPRS接口電路和WIFI電路。除上述兩種無(wú)線傳輸技術(shù)外,本技術(shù)方案還可以使用其它無(wú)線傳輸技術(shù),比如 TD-SCDMA, WiMAX等。整個(gè)信號(hào)處理系統(tǒng)包括RFID基站處理器和服務(wù)器端(后臺(tái)系統(tǒng)), RFID基站處理器和服務(wù)器端所使用相同的無(wú)線傳輸技術(shù)。作為另一個(gè)優(yōu)選實(shí)施方式,如圖6所示,還包括以太網(wǎng)接口電路,以太網(wǎng)接口電路 包括DM9000AE芯片,以太網(wǎng)接口電路與ARM處理器電路的以太網(wǎng)信號(hào)端連接。以太網(wǎng)接口 電路可以提供以太網(wǎng)接口,本實(shí)用新型可通過(guò)以太網(wǎng)接口電路與服務(wù)器端連接。本實(shí)施例中,如圖12、13所示,ARM處理器電路包括第一 DDR RAM電路和第二 DDR RAM電路,第一 DDR RAM電路、第二 DDR RAM電路均與ARM處理器電路的存儲(chǔ)接口連接,第 一 DDR RAM電路和第二 DDR RAM電路均包括K4X51163PC-LGC3芯片。當(dāng)然,可以選擇其它 數(shù)量和其它類型的DDR RAM芯片。如圖14所示,ARM處理器電路包括FLASH電路,F(xiàn)LASH電路與ARM處理器電路的 存儲(chǔ)接口連接,F(xiàn)LASH電路包括K9LAG08U0M芯片。當(dāng)然,可以選擇其它數(shù)量和其它類型的 FLASH芯片。第一 DDR RAM電路、第二 DDR RAM電路和FLASH電路用于存儲(chǔ)程序及運(yùn)行的數(shù)據(jù)。如圖15、16、17所示,ARM處理器電路包括第一接口電路、第二接口電路和第三接 口電路,第一接口電路、第二接口電路和第三接口電路均包括CON 100端子。CON 100端子 為具有100個(gè)端口的端子。本實(shí)施例中,如圖7所示,還包括RFID閱讀器電路,RFID閱讀器電路包括 NRF24LE1芯片,RFID閱讀器電路的信號(hào)輸出端與RFID接口電路的信號(hào)輸入端連接。本實(shí) 用新型整合了 RFID閱讀器電路,可以進(jìn)一步降低成本。當(dāng)然,也可以使用獨(dú)立的RFID閱讀 器,即獨(dú)立的RFID閱讀器連接RFID接口電路。本實(shí)施例中,如圖2所示,還包括電源電路,電源電路包括LM2676芯片,電源電路 的電源輸出端與ARM處理器電路的電源輸入端、視頻采集電路的電源輸入端、RFID接口電 路的電源輸入端、無(wú)線傳輸電路的電源輸入端、RFID閱讀器電路的電源輸入端連接。電源 電路將外部單一電源電壓轉(zhuǎn)換成各種不同電壓,為整個(gè)RFID基站處理器提供電源。視頻采集電路與外部的攝像機(jī)連接,將模擬視頻信號(hào)進(jìn)行數(shù)字轉(zhuǎn)換,轉(zhuǎn)換后的數(shù) 字信號(hào)經(jīng)S3C6410芯片的編碼,根據(jù)需要可以壓縮編碼為H. 264格式的視頻流或者壓縮編 碼為JPEG格式的靜態(tài)圖像。RFID閱讀器可以捕獲特定頻率的電子標(biāo)簽發(fā)送的射頻信號(hào),并 將其進(jìn)行處理轉(zhuǎn)換成數(shù)據(jù)信號(hào),該數(shù)據(jù)可傳送給S3C6410芯片。S3C6410芯片可以對(duì)上述的 電子標(biāo)簽數(shù)據(jù)與H. 264視頻流或JPEG圖像進(jìn)行數(shù)據(jù)整合,然后可以通過(guò)GPRS、WIFI、以太 網(wǎng)等方式將數(shù)據(jù)發(fā)送到服務(wù)器端。本技術(shù)方案將RFID無(wú)線識(shí)別與視頻錄像相互結(jié)合,進(jìn)一 步增強(qiáng)了物體識(shí)別的可靠性,尤其適用于物流監(jiān)管、安防之用。ARM處理器電路的S3C6410芯片整合視頻信號(hào)和RFID信號(hào)(RFID電子標(biāo)簽),并 將整合后的信號(hào)通過(guò)無(wú)線傳輸電路發(fā)送到服務(wù)器端,技術(shù)方案將ARM處理器電路、視頻采集電路、RFID接口電路、無(wú)線傳輸電路整合在一起,能夠降低整個(gè)信號(hào)處理系統(tǒng)的建設(shè)成本 和維護(hù)成本,且該RFID基站處理器性價(jià)比高。需要說(shuō)明的是,上述芯片的選型僅為本技術(shù)方案其中的一個(gè)優(yōu)選的實(shí)施方式,圖 中所示的每個(gè)電路包括的電子元器件及其參數(shù)值也僅為其中的一個(gè)優(yōu)選的實(shí)施方式;在具 體實(shí)施本技術(shù)方案時(shí),本領(lǐng)域普通技術(shù)人員可以根據(jù)常規(guī)技術(shù)手段和公知常識(shí),合理地選 擇其它芯片和電子元器件,這種不需經(jīng)過(guò)創(chuàng)造性勞動(dòng)就可以實(shí)現(xiàn)的常規(guī)選擇,屬于本技術(shù) 方案的保護(hù)范圍。以上內(nèi)容僅為本實(shí)用新型的較佳實(shí)施例,對(duì)于本領(lǐng)域的普通技術(shù)人員,依據(jù)本實(shí) 用新型的思想,在具體實(shí)施方式
及應(yīng)用范圍上均會(huì)有改變之處,本說(shuō)明書內(nèi)容不應(yīng)理解為 對(duì)本實(shí)用新型的限制。
權(quán)利要求一種RFID基站處理器,其特征在于包括用于整合視頻信號(hào)和RFID信號(hào)的ARM處理器電路、用于采集視頻信號(hào)的視頻采集電路、用于采集RFID信號(hào)的RFID接口電路、無(wú)線傳輸電路,ARM處理器電路包括S3C6410芯片,視頻采集電路的視頻信號(hào)輸出端與ARM處理器電路的視頻信號(hào)輸入端連接,RFID接口電路的RFID信號(hào)輸出端與ARM處理器電路的RFID信號(hào)輸入端連接,無(wú)線傳輸電路的無(wú)線信號(hào)輸入端與ARM處理器電路的無(wú)線信號(hào)輸出端連接。
2.根據(jù)權(quán)利要求1所述的一種RFID基站處理器,其特征在于所述無(wú)線傳輸電路包括 GPRS接口電路,GPRS接口電路包括SP3232芯片。
3.根據(jù)權(quán)利要求1所述的一種RFID基站處理器,其特征在于所述無(wú)線傳輸電路包括 WIFI電路,WIFI電路包括WM-G-MR-09芯片。
4.根據(jù)權(quán)利要求1所述的一種RFID基站處理器,其特征在于所述ARM處理器電路包 括第一 DDR RAM電路和第二 DDR RAM電路,第一 DDRRAM電路和第二 DDR RAM電路均包括 K4X51163PC-LGC3芯片,第一DDRRAM電路、第二DDR RAM電路均與ARM處理器電路的存儲(chǔ)接 口連接。
5.根據(jù)權(quán)利要求1所述的一種RFID基站處理器,其特征在于所述ARM處理器電路包 括FLASH電路,F(xiàn)LASH電路包括K9LAG08U0M芯片,F(xiàn)LASH電路與ARM處理器電路的存儲(chǔ)接口連接。
6.根據(jù)權(quán)利要求1所述的一種RFID基站處理器,其特征在于所述ARM處理器電路包 括第一接口電路、第二接口電路和第三接口電路,第一接口電路、第二接口電路和第三接口 電路均包括CON 100端子。
7.根據(jù)權(quán)利要求1所述的一種RFID基站處理器,其特征在于還包括以太網(wǎng)接口電 路,以太網(wǎng)接口電路包括DM9000AE芯片,以太網(wǎng)接口電路與所述ARM處理器電路的以太網(wǎng) 信號(hào)端連接。
8.根據(jù)權(quán)利要求1至7任意一項(xiàng)所述的一種RFID基站處理器,其特征在于還包括 RFID閱讀器電路,RFID閱讀器電路包括NRF24LE1芯片,RFID閱讀器電路的信號(hào)輸出端與 所述RFID接口電路的信號(hào)輸入端連接。
9.根據(jù)權(quán)利要求8所述的一種RFID基站處理器,其特征在于還包括電源電路,電源 電路包括LM2676芯片,電源電路的電源輸出端與所述ARM處理器電路的電源輸入端、視頻 采集電路的電源輸入端、RFID接口電路的電源輸入端、無(wú)線傳輸電路的電源輸入端、RFID 閱讀器電路的電源輸入端連接。
專利摘要本實(shí)用新型公開(kāi)了一種RFID基站處理器;本實(shí)用新型包括ARM處理器電路、視頻采集電路、RFID接口電路、無(wú)線傳輸電路,ARM處理器電路包括S3C6410芯片,視頻采集電路的視頻信號(hào)輸出端與ARM處理器電路的視頻信號(hào)輸入端連接,RFID接口電路的RFID信號(hào)輸出端與ARM處理器電路的RFID信號(hào)輸入端連接,無(wú)線傳輸電路的無(wú)線信號(hào)輸入端與ARM處理器電路的無(wú)線信號(hào)輸出端連接;ARM處理器電路的S3C6410芯片整合視頻信號(hào)和RFID信號(hào),并將整合后的信號(hào)通過(guò)無(wú)線傳輸電路發(fā)送到服務(wù)器端,本技術(shù)方案能夠降低整個(gè)信號(hào)處理系統(tǒng)的建設(shè)成本和維護(hù)成本。
文檔編號(hào)G06K7/00GK201733449SQ201020246119
公開(kāi)日2011年2月2日 申請(qǐng)日期2010年7月2日 優(yōu)先權(quán)日2010年7月2日
發(fā)明者何煒燊, 劉維桂, 江伏才 申請(qǐng)人:東莞市依時(shí)利科技有限公司