亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

通過一ide總線控制另一裝置的方法與相關(guān)裝置的制作方法

文檔序號:6384957閱讀:101來源:國知局
專利名稱:通過一ide總線控制另一裝置的方法與相關(guān)裝置的制作方法
技術(shù)領(lǐng)域
本發(fā)明涉及一種通過一IDE總線控制另一裝置的方法與相關(guān)裝置,特別是涉及一種用于一IDE裝置并通過一IDE總線控制另一裝置的方法與相關(guān)裝置,以降低一第二裝置與該IDE裝置溝通的成本與復(fù)雜度。
背景技術(shù)
現(xiàn)今許多電子裝置的組件是采用模塊化的設(shè)計(jì),使制造者與消費(fèi)者都能受惠。消費(fèi)者擁有選擇多樣化組件的彈性,并可依據(jù)自己的需求而增加額外的硬件。而制造者則享有組件專業(yè)分工的優(yōu)點(diǎn),可降低特定組件的成本或提升其效能。一個(gè)非常普遍的例子,就是使用者擁有選擇附加裝置的能力,例如可在一原先的計(jì)算機(jī)主機(jī)上增加一臺光驅(qū)等等。
對于非模塊化的系統(tǒng)而言,要使系統(tǒng)功能可正常運(yùn)作的一項(xiàng)基本要求,就是要在主機(jī)系統(tǒng)與不同的組件間建立有效的通訊協(xié)議。因此,目前已發(fā)展出許多產(chǎn)業(yè)標(biāo)準(zhǔn)的通訊協(xié)議并已在使用當(dāng)中,像是不同版本的通用序列總線(Universal Serial Bus,USB)規(guī)格、IDE(Integrated Device Electronics)規(guī)格、或小型計(jì)算機(jī)系統(tǒng)接口(Small Computer System Interface,SCSI)規(guī)格等等。只要主機(jī)系統(tǒng)與組件之間使用相同的協(xié)議,則組件便能與主機(jī)正常通訊而發(fā)揮正常功能。
然而,很明顯地,當(dāng)使用者欲在系統(tǒng)上增加一不同于系統(tǒng)通訊協(xié)議的裝置時(shí),就會發(fā)生通訊上的問題。例如,連接一外接式的IDE裝置到該系統(tǒng)的一通用序列總線(USB)便會產(chǎn)生問題。在此情況下,在該系統(tǒng)與該裝置間常會使用一種媒介裝置,或是一種橋接器,以允許該系統(tǒng)與該裝置間進(jìn)行通訊。
圖1為已知具有主機(jī)-橋接器-裝置的系統(tǒng)10的功能方塊圖。系統(tǒng)10包含有一主機(jī)15、一橋接器20、以及一裝置25。一第一總線接口30連接主機(jī)15與橋接器20,以允許主機(jī)15與橋接器20彼此間以一第一通訊協(xié)議進(jìn)行通訊。一第二總線接口35連接橋接器20與裝置25,以允許橋接器20與裝置25彼此間以一第二通訊協(xié)議進(jìn)行通訊。系統(tǒng)10所使用的該第二通訊協(xié)議為一種IDE協(xié)議。
橋接器20包含有一電路50,用以控制橋接器20的運(yùn)作。電路50包含有一微處理器60、一存儲器65、以及一微處理器接口55。橋接器20還包含有多個(gè)緩存器75,用以控制橋接器20的功能。所述緩存器75可被包含于存儲器65中,或依設(shè)計(jì)時(shí)的考慮而包含于橋接器20的其它部分。裝置25包含有一微處理器90;一固件95;以及相對應(yīng)的多個(gè)工作文件緩存器(TaskFile register)85,用以自橋接器20傳送數(shù)據(jù)或控制指令(或傳送數(shù)據(jù)或控制指令至橋接器20)。其中工作文件緩存器85的操作方式如IDE規(guī)格所定義,在此不予贅述。
存儲器65可為易失性存儲器或非易失性存儲器,用以儲存微處理器60所執(zhí)行來控制橋接器20的程序代碼70。橋接器20藉由自裝置25中的工作文件緩存器85讀取數(shù)據(jù)和控制指令,或是寫入數(shù)據(jù)和控制指令至裝置25的工作文件緩存器85,以通過IDE總線35存取裝置25。微處理器60會藉由自橋接器20中的緩存器75讀取數(shù)據(jù)和控制指令,或者寫入數(shù)據(jù)和控制指令至橋接器20中的緩存器75,以控制橋接器20存取裝置25。
雖然上述的電路50可控制橋接器20的運(yùn)作,但也付出了使橋接器20的成本與復(fù)雜性提升的代價(jià)。

發(fā)明內(nèi)容
因此,本發(fā)明的目的是提供一種用于一主機(jī)-橋接器-數(shù)據(jù)儲存裝置的系統(tǒng),使該數(shù)據(jù)儲存裝置通過一IDE總線控制該橋接器,以降低該系統(tǒng)的成本與復(fù)雜性。
在本發(fā)明的一較佳實(shí)施例中,揭示了一種允許該數(shù)據(jù)儲存裝置通過該IDE總線以控制諸如一橋接器等其它裝置的方法與相關(guān)裝置。由于一IDE數(shù)據(jù)儲存裝置中已包含有控制其它裝置的必要電路,因此便可減少其它裝置當(dāng)中的必要電路。只要改變包含在該IDE數(shù)據(jù)儲存裝置當(dāng)中的固件,便能實(shí)現(xiàn)通過該IDE總線控制其它裝置的目的。
本發(fā)明揭示了一種IDE數(shù)據(jù)儲存裝置,可通過一IDE總線控制其它裝置。該IDE總線的一第一端可連接到該IDE數(shù)據(jù)儲存裝置、一第二端可連接到一第二裝置,諸如一橋接器、一計(jì)算機(jī)主機(jī)、或其它裝置等等。該IDE總線允許該IDE數(shù)據(jù)儲存裝置與該第二裝置彼此間以IDE協(xié)議進(jìn)行通訊。該IDE數(shù)據(jù)儲存裝置包含有一固件,具有可控制該第二裝置的程序代碼;一微處理器,用以執(zhí)行該程序代碼;以及多個(gè)工作文件緩存器,用以傳送數(shù)據(jù)和控制指令。該第二裝置包含有多個(gè)緩存器以及一實(shí)作電路,用以執(zhí)行從該IDE數(shù)據(jù)儲存裝置所接收到的請求。在本發(fā)明的一較佳實(shí)施例中該實(shí)作電路為固線式,但亦可以其它的技術(shù)實(shí)施,例如通過一固件或軟件來執(zhí)行。
在本發(fā)明中,該IDE數(shù)據(jù)儲存裝置可藉由儲存一用以指定該存取要求的值于預(yù)先設(shè)定的一個(gè)或多個(gè)工作文件緩存器,并發(fā)出一中斷訊號至該第二裝置,以讀取該第二裝置中的特定的緩存器。該第二裝置中的該實(shí)作電路在收到該中斷要求后,接著會將該特定緩存器的內(nèi)容備妥,以供該IDE數(shù)據(jù)儲存裝置讀取,并清除該中斷訊號。同理,該IDE數(shù)據(jù)儲存裝置可藉由將該存取要求與即將寫入的數(shù)據(jù),儲存至一個(gè)或多個(gè)預(yù)先設(shè)定的工作文件緩存器中,并發(fā)出一中斷訊號,以寫入該第二裝置的特定緩存器。當(dāng)該第二裝置收到該中斷訊號時(shí),該第二裝置的該實(shí)作電路會將該數(shù)據(jù)寫入至該存取要求所指定的該第二裝置的特定緩存器中,并清除該中斷訊號。
本發(fā)明的一優(yōu)點(diǎn)在于,該IDE數(shù)據(jù)儲存裝置可通過一IDE總線控制該第二裝置,減少該第二裝置當(dāng)中的控制電路,如微處理器與存儲器。降低了當(dāng)該第二裝置使用IDE通訊協(xié)議與該IDE數(shù)據(jù)儲存裝置通訊時(shí)的成本與復(fù)雜性。


圖1為已知一具有主機(jī)-橋接器-裝置的系統(tǒng)的功能方塊圖。
圖2為本發(fā)明的一具有主機(jī)-橋接器-裝置的系統(tǒng)的功能方塊圖。
圖3為本發(fā)明的裝置讀取一橋接器中的緩存器的流程圖。
圖4為本發(fā)明的裝置寫入一橋接器中的緩存器的流程圖。
附圖符號說明15 主機(jī) 65存儲器20、120橋接器70程序代碼25、125裝置 75緩存器
30 總線接口 80 實(shí)作電路35 IDE總線接口 85 工作文件緩存器50 電路 95、195 固件55 微處理器接口 60、90 微處理器10、100 具有主機(jī)-橋接器-裝置的系統(tǒng)具體實(shí)施方式
在本發(fā)明的應(yīng)用中,IDE一詞的定義涵蓋所有以IDE技術(shù)為基礎(chǔ)的協(xié)議,包含先進(jìn)技術(shù)附件(Advanced Technology Attachment,ATA)協(xié)議、先進(jìn)技術(shù)附件分組接口(Advanced Technology Attachment Packet Interface,ATAPI)協(xié)議、以及序列先進(jìn)技術(shù)附件(Serial ATA)協(xié)議等等。另外,在本發(fā)明的應(yīng)用中,IDE數(shù)據(jù)儲存裝置一詞泛指所有需以一IDE通訊方式連接于一第二裝置以正常運(yùn)作的裝置,例如包含硬盤機(jī)與光驅(qū)等各型數(shù)據(jù)儲存裝置。
圖2為本發(fā)明的具有主機(jī)-橋接器-裝置的一系統(tǒng)100的功能方塊圖。在圖2中的組件與其功能與圖1所示的部分相同之處,將會維持原來的圖標(biāo)符號以供比對。
系統(tǒng)100包含有一計(jì)算機(jī)主機(jī)系統(tǒng)15、一橋接器120、以及一數(shù)據(jù)儲存裝置125。一第一總線接 30連接主機(jī)15與橋接器120,以使主機(jī)15與橋接器120依據(jù)一第一通訊協(xié)議進(jìn)行通訊。一第二總線接口35連接橋接器120與數(shù)據(jù)儲存裝置125,以使橋接器120與數(shù)據(jù)儲存裝置125依據(jù)一IDE通訊協(xié)議進(jìn)行通訊。
數(shù)據(jù)儲存裝置125包含有一微處理器90;一固件195,包含有能操控?cái)?shù)據(jù)儲存裝置125與橋接器120的程序代碼;以及多個(gè)工作文件緩存器85,用以自橋接器120傳送數(shù)據(jù)和控制指令(或傳送數(shù)據(jù)和控制指令至橋接器120)。如前所述,工作文件緩存器85的操作方式如IDE規(guī)格所定義,在不影響本發(fā)明技術(shù)披露的情形下,在此不予贅述。本發(fā)明的橋接器120并沒有包含如圖1所示已知技術(shù)中的控制電路50。然而,在發(fā)明的一實(shí)施例中,橋接器120仍包含有用以實(shí)現(xiàn)橋接功能的相對應(yīng)的多個(gè)緩存器75。橋接器120還包含有一實(shí)作電路80,用以執(zhí)行從數(shù)據(jù)儲存裝置125所接收到的要求(Request)。在本發(fā)明的一較佳實(shí)施例中,實(shí)作電路80為固線式,但亦可應(yīng)用非固線式的實(shí)作電路,例如寫在固件或其它存儲器形式當(dāng)中的軟件指令。
如已知技術(shù)所熟知,對橋接器120的控制會受到讀取和寫入自/至緩存器75的影響。本發(fā)明利用IDE總線35和一僅需固件修改的IDE數(shù)據(jù)儲存裝置125取代圖1的虛線方塊50中的所述組件。請參考圖3和圖4所示的本發(fā)明的控制方法的流程圖。
圖3說明本發(fā)明的IDE數(shù)據(jù)儲存裝置125讀取橋接器120中的一緩存器75的方法。圖3包含有以下步驟步驟400IDE數(shù)據(jù)儲存裝置125將一第一指令儲存至一第一預(yù)設(shè)工作文件緩存器85,該第一指令的值為一讀取要求,并指定橋接器120中將被讀取的一緩存器75。
步驟410IDE數(shù)據(jù)儲存裝置125將一中斷要求(Interrupt Request,INTRQ)訊號設(shè)至邏輯高電平。
步驟420橋接器120接收來自IDE數(shù)據(jù)儲存裝置125的該中斷要求,并檢查第一預(yù)設(shè)工作文件緩存器85的內(nèi)容。
步驟430實(shí)作電路80接收第一預(yù)設(shè)工作文件緩存器85的內(nèi)容,并將被指定的緩存器75的內(nèi)容填入IDE數(shù)據(jù)儲存裝置125的一第二預(yù)設(shè)工作文件緩存器85。
步驟440橋接器120清除該中斷要求。
步驟450IDE數(shù)據(jù)儲存裝置125讀取該第二預(yù)設(shè)工作文件緩存器85。
圖4說明本發(fā)明的IDE數(shù)據(jù)儲存裝置125寫入橋接器120中的一緩存器75的方法,以下將說明該方法所包含的步驟。
步驟500IDE數(shù)據(jù)儲存裝置125將一第二指令儲存至一第三預(yù)設(shè)工作文件緩存器85,該第二指令的值為一寫入要求,并指定橋接器120中將被寫入數(shù)據(jù)的一緩存器75。
步驟510IDE數(shù)據(jù)儲存裝置125把即將寫入橋接器120中被指定的緩存器75的數(shù)據(jù),儲存至一第四預(yù)設(shè)工作文件緩存器85。
步驟520IDE數(shù)據(jù)儲存裝置125將一中斷要求訊號設(shè)至邏輯高電平。
步驟530橋接器120接收來自IDE數(shù)據(jù)儲存裝置125的該中斷訊號,并檢查該第三預(yù)設(shè)工作文件緩存器85的內(nèi)容。
步驟540實(shí)作電路80讀取該第四預(yù)設(shè)工作文件緩存器85的內(nèi)容,并將所讀取到的內(nèi)容,存入橋接器120中被該第三預(yù)設(shè)工作文件緩存器85所指定的該緩存器75中。
步驟550橋接器120清除該中斷要求。
圖4中的步驟500和510的順序可以互相對調(diào),而不影響本發(fā)明的功效。很明顯地在本發(fā)明的方法中,不需要改變IDE數(shù)據(jù)儲存裝置125的硬件,只需改變已知的IDE數(shù)據(jù)儲存裝置當(dāng)中的固件即可。
另外,本發(fā)明中的該第二裝置(例如一橋接器、一計(jì)算機(jī)主機(jī)、或其它裝置)需要兼容的實(shí)作電路,以正確地響應(yīng)該IDE數(shù)據(jù)儲存裝置所發(fā)出的控制指令。在本發(fā)明的一較佳實(shí)施例中,該兼容的實(shí)作電路為固線式,但亦可以其它形式實(shí)現(xiàn),例如通過存放在固件或該第二裝置中其它形式的存儲器當(dāng)中的程序代碼。使用程序代碼來實(shí)現(xiàn)本發(fā)明的一較佳實(shí)施例中的實(shí)作電路時(shí),將需要使用一微處理器以執(zhí)行該軟件,這會增加該第二裝置的成本。
在上述說明中的橋接器120包含有多個(gè)緩存器,此僅為本發(fā)明的一實(shí)施例,并不限定本發(fā)明必須使用一包含有緩存器的橋接器。在本發(fā)明的另一實(shí)施例中,橋接器亦可在接收到IDE裝置所發(fā)出的一中斷要求訊號后,利用該實(shí)作電路檢查該IDE裝置中至少一工作文件緩存器的內(nèi)容,并據(jù)以進(jìn)行相對應(yīng)的運(yùn)作,而不需如前所述地將該工作文件緩存器的內(nèi)容儲存到該橋接器本身的緩存器中。如此一來,該IDE裝置不需藉由該橋接器的緩存器作為媒介,亦可控制該橋接器實(shí)現(xiàn)其橋接功能。
此外,本發(fā)明并不限于要使用一橋接器。例如,本發(fā)明中的IDE裝置亦可直接連接到包含有軟件形式或硬件形式的該實(shí)作電路的一計(jì)算機(jī)主機(jī)或其它裝置。要能使本發(fā)明的IDE數(shù)據(jù)儲存裝置通過一IDE總線以控制一第二裝置,唯一的條件是該第二裝置需為兼容的裝置。而兼容裝置的定義是要包含有兼容的實(shí)作電路,以使該兼容裝置能如前所述地響應(yīng)該IDE數(shù)據(jù)儲存裝置所發(fā)出的指令。
本發(fā)明的一優(yōu)點(diǎn)在于,該IDE數(shù)據(jù)儲存裝置可通過一IDE總線控制一第二裝置,降低了該第二裝置的硬件需求、成本與復(fù)雜性。
以上所述僅為本發(fā)明的較佳實(shí)施例,凡依本發(fā)明的權(quán)利要求所做的均等變化與修飾,皆應(yīng)屬本發(fā)明專利的涵蓋范圍。
權(quán)利要求
1.一種數(shù)據(jù)儲存裝置,其包含有一微處理器,用以執(zhí)行一程序代碼;一存儲器,其包含有該程序代碼,該程序代碼可通過一IDE總線控制一兼容裝置,而該IDE總線電連于該數(shù)據(jù)儲存裝置及該兼容裝置之間;以及多個(gè)工作文件緩存器,供該程序代碼使用以控制該兼容裝置。
2.如權(quán)利要求1所述的數(shù)據(jù)儲存裝置,其中該兼容裝置為一橋接器,該橋接器電連于一計(jì)算機(jī)主機(jī)系統(tǒng)。
3.如權(quán)利要求1所述的數(shù)據(jù)儲存裝置,其中該橋接器與該計(jì)算機(jī)主機(jī)系統(tǒng)間的通訊,是使用一種不兼容于IDE通訊協(xié)議的通訊協(xié)議。
4.如權(quán)利要求第1所述的數(shù)據(jù)儲存裝置,其中該兼容裝置包含有多個(gè)緩存器以及一實(shí)作電路,當(dāng)該兼容裝置接收到來自該儲存裝置的一中斷要求(INTRQ)時(shí),該實(shí)作電路可解讀并啟動一第一指令或一第二指令。
5.如權(quán)利要求4所述的數(shù)據(jù)儲存裝置,其中該實(shí)作電路為固線式。
6.如權(quán)利要求4所述的數(shù)據(jù)儲存裝置,其中該實(shí)作電路為軟件或固件編碼形式。
7.如權(quán)利要求4所述的數(shù)據(jù)儲存裝置,其中當(dāng)該實(shí)作電路解讀該第一指令時(shí),該實(shí)作電路會傳送該兼容裝置中的一緩存器的內(nèi)容至該數(shù)據(jù)儲存裝置,并清除該中斷要求,該緩存器是由該數(shù)據(jù)儲存裝置中一第一特定工作文件緩存器的內(nèi)容所指定。
8.如權(quán)利要求4所述的數(shù)據(jù)儲存裝置,其中當(dāng)該實(shí)作電路解讀該第二指令時(shí),該實(shí)作電路會將該數(shù)據(jù)儲存裝置中一第四特定工作文件緩存器的內(nèi)容儲存至該兼容裝置的一緩存器,并清除該中斷要求,該緩存器是由該數(shù)據(jù)儲存裝置中一第三特定工作文件緩存器的內(nèi)容所指定。
9.一種用于一數(shù)據(jù)儲存裝置并通過一相連的IDE總線控制一兼容裝置的方法,該數(shù)據(jù)儲存裝置包含有一用以執(zhí)行一程序代碼的微處理器、多個(gè)工作文件緩存器、以及一包含有可控制該兼容裝置的程序代碼的存儲器,而該兼容裝置包含有一實(shí)作電路以及多個(gè)緩存器,該方法包含有該程序代碼將一第一指令或一第二指令儲存至該數(shù)據(jù)儲存裝置的一第一特定工作文件緩存器;該程序代碼將一中斷要求從該數(shù)據(jù)儲存裝置傳送至該兼容裝置;該兼容裝置接收該中斷要求;該實(shí)作電路解讀并執(zhí)行該控制指令;以及該兼容裝置清除該中斷要求。
10.如權(quán)利要求9所述的方法,其中該實(shí)作電路解讀及執(zhí)行該第一指令的方式包含有該實(shí)作電路將該兼容裝置中的一緩存器的內(nèi)容傳送到該數(shù)據(jù)儲存裝置,并清除該中斷要求,該緩存器是由該數(shù)據(jù)儲存裝置的一第一特定工作文件緩存器的內(nèi)容所指定。
11.如權(quán)利要求9所述的方法,其中該實(shí)作電路解讀及執(zhí)行該第二指令的方式包含有該實(shí)作電路將該數(shù)據(jù)儲存裝置中一第四特定工作文件緩存器的內(nèi)容儲存于該兼容裝置的一緩存器中,并清除該中斷要求,該緩存器是由該數(shù)據(jù)儲存裝置的一第三特定工作文件緩存器的內(nèi)容所指定。
12.如權(quán)利要求9所述的方法,其中該兼容裝置為一橋接器,該橋接器電連于一計(jì)算機(jī)主機(jī)系統(tǒng)。
13.如權(quán)利要求9所述的方法,其中該實(shí)作電路為固線式。
14.如權(quán)利要求9所述的方法,其中該實(shí)作電路為軟件或固件編碼形式。
15.一種橋接器,用于一具有主機(jī)-橋接器-裝置的系統(tǒng),該橋接器藉由一IDE總線電連于該裝置,該裝置包含有多個(gè)工作文件緩存器、一微處理器、以及一存儲器,該存儲器包含有能發(fā)出一第一指令或一第二指令至該橋接器的程序代碼,該橋接器包含有多個(gè)緩存器;以及一實(shí)作電路,當(dāng)該橋接器接收到該裝置所發(fā)出的一中斷要求時(shí),該實(shí)作電路可解讀與執(zhí)行從該裝置所發(fā)出的該第一指令或該第二指令。
16.如權(quán)利要求15所述的橋接器,其中該實(shí)作電路解讀及執(zhí)行該第一指令的方式包含有該實(shí)作電路將該橋接器中的一緩存器的內(nèi)容傳送到該裝置,并清除該中斷要求,該緩存器是由該裝置的一第一特定工作文件緩存器的內(nèi)容所指定。
17.如權(quán)利要求15所述的橋接器,其中該實(shí)作電路解讀及執(zhí)行該第二指令的方式包含有該實(shí)作電路將該裝置中一第四特定工作文件緩存器的內(nèi)容儲存于該橋接器的一緩存器中,并清除該中斷要求,該緩存器是由該裝置的一第三特定工作文件緩存器的內(nèi)容所指定。
18.如權(quán)利要求15所述的橋接器,其中該裝置為一硬盤機(jī)或一光驅(qū)。
19.如權(quán)利要求15所述的橋接器,其中該實(shí)作電路為固線式。
20.一裝置,是以發(fā)出該第一指令或該第二指令的方式,控制如權(quán)利要求第15所述的橋接器。
21.一種橋接器,用于一具有主機(jī)-橋接器-裝置的系統(tǒng),該橋接器藉由一IDE總線電連于該裝置,該裝置包含有多個(gè)工作文件緩存器、一微處理器、以及一存儲器,該存儲器包含有能發(fā)出指令至該橋接器的程序代碼,該橋接器包含有一實(shí)作電路,當(dāng)該橋接器接收到該裝置所發(fā)出的一中斷要求時(shí),該實(shí)作電路可解讀該裝置中至少一工作文件緩存器的內(nèi)容,并據(jù)以進(jìn)行相對應(yīng)的運(yùn)作。
22.如權(quán)利要求21所述的橋接器,其中該裝置為一硬盤機(jī)或一光驅(qū)。
23.如權(quán)利要求21所述的橋接器,其中該實(shí)作電路為固線式。
全文摘要
一種用于一IDE裝置并通過一IDE總線控制一第二裝置的方法與相關(guān)裝置。該IDE裝置包含有一固件、一微處理器、以及多個(gè)工作文件緩存器。該IDE裝置可藉由儲存一值于該IDE裝置的一工作文件緩存器,并發(fā)出一中斷要求至該第二裝置,以讀取該第二裝置的特定緩存器。該第二裝置的一實(shí)作電路收到該中斷要求后會備妥該IDE裝置所要讀取的內(nèi)容,并清除該中斷要求。該IDE裝置可藉由儲存一寫入要求以及欲寫入特定緩存器的數(shù)據(jù)于該工作文件緩存器中,并發(fā)出一中斷要求至該第二裝置。該實(shí)作電路收到該中斷要求后會將該數(shù)據(jù)寫入該特定緩存器,并清除該中斷要求。
文檔編號G06F13/12GK1573718SQ20041000744
公開日2005年2月2日 申請日期2004年3月4日 優(yōu)先權(quán)日2003年6月13日
發(fā)明者吳元丁, 蔡淑芳 申請人:聯(lián)發(fā)科技股份有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點(diǎn)贊!
1