亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

用于車(chē)輛中的用電器的電壓供給的制作方法

文檔序號(hào):10598332閱讀:336來(lái)源:國(guó)知局
用于車(chē)輛中的用電器的電壓供給的制作方法
【專(zhuān)利摘要】用于提供用于用電器的預(yù)給定電壓的方法,所述方法具有以下步驟:檢測(cè)電壓調(diào)節(jié)器的第一輸入端上的第一電壓,借助分析處理單元檢測(cè)第二電壓,其中,在所述電壓調(diào)節(jié)器的輸出端上產(chǎn)生所述第二電壓,分析處理所述第二電壓,借助所述處理單元的輸出端在所述電壓調(diào)節(jié)器的第二輸入端上產(chǎn)生第三電壓,其特征在于,根據(jù)對(duì)所述第二電壓的分析處理來(lái)控制所述分析處理單元的輸出端,其中,根據(jù)存儲(chǔ)在所述分析處理單元中的預(yù)給定電壓的值進(jìn)行所述分析處理,并且根據(jù)所述第一電壓、所述第三電壓和借助分壓器產(chǎn)生的第四電壓在所述電壓調(diào)節(jié)器的輸出端上調(diào)節(jié)到預(yù)給定電壓。
【專(zhuān)利說(shuō)明】
用于車(chē)輛中的用電器的電壓供給
技術(shù)領(lǐng)域
[0001] 本發(fā)明涉及根據(jù)獨(dú)立權(quán)利要求的前序部分所述的用于提供例如車(chē)輛中的預(yù)給定 電壓的一種方法和一種設(shè)備。
【背景技術(shù)】
[0002] 為了滿足對(duì)計(jì)算能力的增長(zhǎng)的要求,該計(jì)算能力用于實(shí)現(xiàn)例如車(chē)輛中的標(biāo)準(zhǔn) ASIL-B的安全目標(biāo),在車(chē)輛中使用現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)。在此使用FPGA來(lái)控制實(shí)施安 全性關(guān)鍵的功能的系統(tǒng)。因此,F(xiàn)PGA對(duì)于電壓供給關(guān)于時(shí)間方面的穩(wěn)定性和穩(wěn)健性具有高 的要求。理想的是,F(xiàn)PGA應(yīng)該連接到恒定的電壓供給,以便于防止電壓供給的電壓擾動(dòng)。
[0003] 公知的是,借助于固定電壓調(diào)節(jié)器實(shí)現(xiàn)用于FPGA的電壓供給。此處的缺點(diǎn)在于,不 能保證長(zhǎng)期穩(wěn)定的電壓供給。
[0004] 此外,公知的是,借助于具有分壓器的可變電壓調(diào)節(jié)器保證用于FPGA的電壓供給。 但這種分壓器受制于老化效應(yīng),以至于它的公差在使用壽命內(nèi)可能惡化例如0.1%到10%。 因此借助于圖1中的由另外的分壓器6、比較器7、重置模塊8和電源定序器9組成的監(jiān)測(cè)裝置 21監(jiān)測(cè)可變電壓調(diào)節(jié)器3。重置模塊8負(fù)責(zé)使由比較器7產(chǎn)生的重置信號(hào)具有一定的最小長(zhǎng) 度。必要時(shí)重置模塊8延長(zhǎng)重置信號(hào)。電源定序器9負(fù)責(zé)使借助不同的供給電壓運(yùn)行的集成 電路(1C)以正確的順序得到接通。監(jiān)測(cè)裝置21的缺點(diǎn)在于,不能保證FPGA 5的恒定的電壓 供給。此處的原因是,監(jiān)測(cè)裝置21中的用于調(diào)節(jié)比較器7的另外的分壓器6同樣具有公差,并 且不能由E級(jí)數(shù)(E-Reihe)精確地導(dǎo)出,因?yàn)榉謮浩髦械碾x散電阻由于制造技術(shù)方面的原因 不能具有每一個(gè)任意的數(shù)值。此外,比較器7受它的帶寬限制,并且不能始終或者不能精確 地識(shí)別出現(xiàn)的干擾。

【發(fā)明內(nèi)容】

[0005] 本發(fā)明的任務(wù)是提供用于車(chē)輛中的用電器的長(zhǎng)期穩(wěn)定的電壓供給。
[0006] 用于提供用于車(chē)輛中的用電器(例如現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA))的預(yù)給定電壓的 方法檢測(cè)電壓調(diào)節(jié)器的第一輸入端上的第一電壓。此外,通過(guò)分析處理單元檢測(cè)第二電壓, 其中,在電壓調(diào)節(jié)器的輸出端上產(chǎn)生第二電壓。第二電壓在分析處理單元中被分析處理。借 助于分析處理單元的輸出端,在電壓調(diào)節(jié)器的第二輸入端上產(chǎn)生第三電壓。根據(jù)本發(fā)明,根 據(jù)對(duì)第二電壓的分析處理來(lái)控制分析處理單元的輸出端,其中,根據(jù)存儲(chǔ)在分析處理單元 中的預(yù)給定電壓值進(jìn)行所述分析處理。此外,根據(jù)第一電壓、第三電壓和借助于分壓器產(chǎn)生 的第四電壓在電壓調(diào)節(jié)器的輸出端上調(diào)節(jié)到預(yù)給定電壓。
[0007] 此處的優(yōu)點(diǎn)在于,監(jiān)測(cè)和修正用電器的電壓供給,從而存在用于用電器的長(zhǎng)期穩(wěn) 定的電壓供給。
[0008] 在一種擴(kuò)展方案中,當(dāng)?shù)诙妷捍蠹s相應(yīng)于預(yù)給定電壓值時(shí),分析處理單元的輸 出端被切換成高阻態(tài)或被截止。此處該值可以具有與預(yù)給定電壓值最多+/_〇.5%的偏差。
[0009] 此處的優(yōu)點(diǎn)在于,當(dāng)電壓調(diào)節(jié)器正確地調(diào)節(jié)到用于用電器的供給電壓時(shí),在第二 輸入端上不產(chǎn)生第三電壓。
[0010] 在另一種設(shè)計(jì)方案中,當(dāng)?shù)诙妷盒∮陬A(yù)給定電壓值時(shí),在電壓調(diào)節(jié)器的第二輸 入端上產(chǎn)生或增大第三電壓。
[0011] 在一種擴(kuò)展方案中,當(dāng)?shù)诙妷捍笥陬A(yù)給定電壓值時(shí),在電壓調(diào)節(jié)器的第二輸入 端上產(chǎn)生或減小第三電壓。
[0012] 優(yōu)點(diǎn)在于,可以以簡(jiǎn)單的方式產(chǎn)生修正電壓,以便于修正在電壓調(diào)節(jié)器的輸出端 上的電壓。
[0013] 用于提供用于車(chē)輛中的用電器的預(yù)給定電壓的設(shè)備具有電壓調(diào)節(jié)器,該電壓調(diào)節(jié) 器具有第一輸入端和輸出端。此處電壓調(diào)節(jié)器的第一輸入端與電壓源連接,并且電壓調(diào)節(jié) 器的輸出端與分析處理單元連接。此外,該設(shè)備具有分壓器,該分壓器將電壓調(diào)節(jié)器的輸出 端反饋到電壓調(diào)節(jié)器的第三輸入端上。此外,分析處理單元具有輸入端和至少一個(gè)輸出端。 分析處理單元的輸出端與電壓調(diào)節(jié)器的第二輸入端連接,并且分析處理單元構(gòu)造為用于檢 測(cè)電壓調(diào)節(jié)器的輸出端上的第二電壓。此外,分析處理單元在電壓調(diào)節(jié)器的第二輸入端上 產(chǎn)生第三電壓。根據(jù)本發(fā)明,分析處理單元構(gòu)造為根據(jù)對(duì)第二電壓的分析處理來(lái)控制分析 處理單元的至少一個(gè)輸出端。此處根據(jù)在分析處理單元中存儲(chǔ)的預(yù)給定電壓值進(jìn)行分析處 理。此外,電壓調(diào)節(jié)器根據(jù)第一電壓、第三電壓和分壓器產(chǎn)生的第四電壓在電壓調(diào)節(jié)器的輸 出端上調(diào)節(jié)到預(yù)給定電壓。
[0014] 在另一種設(shè)計(jì)方案中,所述設(shè)備具有微處理器。
[0015] 此處有利的是,為了所述應(yīng)用可以使用已經(jīng)構(gòu)造在車(chē)輛中用于其他目的微處理 器,例如"安全性"微處理器或者作為冗余存在的微處理器。
[0016] 在一種有利的擴(kuò)展方案中,電壓調(diào)節(jié)器和分壓器構(gòu)成兩個(gè)單元。
[0017]此處有利的是,分壓器是可變的,并且因此能夠靈活地適用于不同的輸出電壓,因 為分壓器的電阻沒(méi)有構(gòu)造在電壓調(diào)節(jié)器中并且因此是可更換的。
[0018] 其他的優(yōu)點(diǎn)在以下對(duì)實(shí)施例的闡述中以及從屬權(quán)利要求中給出。
【附圖說(shuō)明】
[0019] 以下根據(jù)優(yōu)選的實(shí)施方式和附圖闡述本發(fā)明。
[0020] 圖1:通過(guò)根據(jù)現(xiàn)有技術(shù)的車(chē)載電網(wǎng)、例如借助電壓管線對(duì)FPGA的電壓供給,
[0021] 圖2:根據(jù)本發(fā)明的設(shè)備,該設(shè)備用于例如借助電壓管線提供用于車(chē)輛中的FPGA的 預(yù)給定電壓,
[0022] 圖3:根據(jù)本發(fā)明的方法,該方法用于提供用于車(chē)輛中的FPGA的預(yù)給定電壓,
[0023] 圖4:用于提供用于車(chē)輛中的FPGA的多個(gè)預(yù)給定電壓的示意性設(shè)備。
【具體實(shí)施方式】
[0024]圖1闡述了用于現(xiàn)有技術(shù)中的用電器5的電壓供給。用電器5涉及FPGA。電源2在輸 入端側(cè)例如連接到車(chē)輛的車(chē)載電網(wǎng)上。電源2在輸出端側(cè)產(chǎn)生例如為5V的電壓。電壓調(diào)節(jié)器 3的第一輸入端23與電源2的輸出端連接。電壓調(diào)節(jié)器3提供用于用電器5的供給電壓,例如 為IV。此外,電壓調(diào)節(jié)器3的輸出端25與用電器5連接。此外,輸出端25借助于分壓器4反饋到 分壓器3的第二輸入端24上。此外,電壓調(diào)節(jié)器3的輸出端25與監(jiān)測(cè)單元21連接,該監(jiān)測(cè)單元 由另外的分壓器6、比較器7、重置模塊8和電源定序器9組成。監(jiān)測(cè)單元21的輸出端與電壓調(diào) 節(jié)器3的第三輸入端22連接。監(jiān)測(cè)單元21是被動(dòng)設(shè)計(jì)的,即,鑒于構(gòu)件公差和漂移特性,通過(guò) 單個(gè)部件確定監(jiān)測(cè)單元的特性并且之后不能修正。因此,利用監(jiān)測(cè)單元21不能確保用電器5 的電壓的長(zhǎng)期穩(wěn)定性。通過(guò)第三輸入端22,監(jiān)測(cè)單元21可以打開(kāi)或關(guān)閉電壓調(diào)節(jié)器3。
[0025]圖2示出用于提供用于例如在車(chē)輛中的用電器50的預(yù)給定電壓的設(shè)備60。所述設(shè) 備60具有電壓調(diào)節(jié)器10,該電壓調(diào)節(jié)器具有第一輸入端11和輸出端12。電壓調(diào)節(jié)器10的第 一輸入端11與電壓源30連接。電壓調(diào)節(jié)器10的輸出端12與分析處理單元20和用電器50(例 如現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA))連接。電壓調(diào)節(jié)器10的輸出端12通過(guò)分壓器40反饋到電壓調(diào) 節(jié)器40的第二輸入端13上。分壓器40的任務(wù)是借助于反饋產(chǎn)生參考電壓,從而使電壓調(diào)節(jié) 器10可以將電壓調(diào)節(jié)器10的輸出端上的第二電壓17與該參考電壓相比較,并且將電壓調(diào)節(jié) 器10的輸出端上的第二電壓17調(diào)節(jié)到預(yù)給定電壓。即,借助于反饋實(shí)施對(duì)第二電壓17的短 期穩(wěn)定的監(jiān)測(cè)。分析處理單元20具有輸入端和輸出端15。分析處理單元20的輸出端15通過(guò) 至少一個(gè)電阻61同樣與電壓調(diào)節(jié)器10的第二輸入端13連接。此外在電壓調(diào)節(jié)器10的第二輸 入端13上產(chǎn)生或者外加(einpi訪gen)電流或第三電壓18,使得可以將在電壓調(diào)節(jié)器10的輸 出端12上的電壓修正為預(yù)給定電壓。為此,電壓調(diào)節(jié)器10如此調(diào)節(jié)它的輸出電壓,使得該輸 出電壓在通過(guò)分壓器40分壓后相應(yīng)于電壓調(diào)節(jié)器的內(nèi)部參考電壓。由于外加有電流或第三 電壓18,電壓調(diào)節(jié)器識(shí)別出輸出電壓17并不相應(yīng)于電壓調(diào)節(jié)器的參考電壓,并且修正該輸 出電壓。這意味著與現(xiàn)有技術(shù)相比涉及對(duì)電壓調(diào)節(jié)器10的電壓調(diào)節(jié)的主動(dòng)干預(yù),以便長(zhǎng)期 穩(wěn)定地進(jìn)行電壓調(diào)節(jié)??蛇x地,分析處理單元20包括微控制器。此外,分析處理單元20具有 另外的輸出端63,該輸出端可以通過(guò)電壓調(diào)節(jié)器10的第三輸入端14打開(kāi)和關(guān)閉電壓調(diào)節(jié)器 10。
[0026]圖3示出用于提供用于用電器50(例如車(chē)輛中的FPGA)的預(yù)給定電壓的方法。該方 法以步驟100開(kāi)始:通過(guò)電壓調(diào)節(jié)器10檢測(cè)第一電壓16。在接下來(lái)的步驟110中,分析處理單 元檢測(cè)在電壓調(diào)節(jié)器10的輸出端12上產(chǎn)生的第二電壓17。在接下來(lái)的步驟120中,對(duì)根據(jù)步 驟110所檢測(cè)的電壓值一一即第二電壓17的值與存儲(chǔ)在分析處理單元20中的預(yù)給定電壓值 進(jìn)行比較。如果除了例如預(yù)給定電壓值最多0.5%的小的偏差之外兩個(gè)值一致,則將分析處 理單元20的輸出端15切換成高阻態(tài),即,截止輸出端,并且所述方法結(jié)束或者以步驟100繼 續(xù)。如果兩個(gè)值不一致,則在接下來(lái)的步驟130中檢驗(yàn)第二電壓17的值是否大于存儲(chǔ)的預(yù)給 定電壓值。如果結(jié)果是"是",則在接下來(lái)的步驟140中,在處理單元20的輸出端15上產(chǎn)生或 減小電壓62,必要時(shí)設(shè)置為零,即,輸出端的端腳置于"低"狀態(tài)上。如果第二電壓17的值小 于存儲(chǔ)的預(yù)給定電壓值,則在步驟150中,在處理單元20的輸出端15上產(chǎn)生或增大電壓62, 即,輸出端的端腳置于"高"狀態(tài)上,即,例如置于分析處理單元的工作電壓上。在接下來(lái)的 步驟160中,根據(jù)電壓62和電阻61在電壓調(diào)節(jié)器10的第二輸入端13上產(chǎn)生或外加第三電壓 18。在此,術(shù)語(yǔ)"產(chǎn)生"也理解為改變已經(jīng)加載在第二輸入端13上的第三電壓18。在此,通過(guò) 在分析處理單元20的輸出端15與電壓調(diào)節(jié)器10的第二輸入端13之間的連接路徑中的至少 一個(gè)電阻61產(chǎn)生電壓調(diào)節(jié)器的第二輸入端13上的第三電壓18。在接下來(lái)的步驟170中,根據(jù) 第一電壓16、由第三電壓18和電阻61得出的電流或者第三電壓18和由分壓器40反饋的電壓 19產(chǎn)生或者修正在電壓調(diào)節(jié)器10的輸出端15上的預(yù)給定電壓。通過(guò)分配給電壓調(diào)節(jié)器10和 端腳的電阻的分壓器40合適的尺寸,電壓調(diào)節(jié)器10的輸出端12上的電壓可以在期望的方向 上受到例如最多5%、10%或15%的影響。
[0027]可選擇的是,分析處理單元20也可以控制多個(gè)輸出端,以便于可以更精確地調(diào)節(jié) 電壓調(diào)節(jié)器10的第三電壓18。此外,分析處理單元20的受控制的輸出端分別通過(guò)電阻與電 壓調(diào)節(jié)器10的第二輸入端13連接。通過(guò)電阻的并聯(lián)連接可以在控制多個(gè)端腳時(shí)更精確地調(diào) 節(jié)第三電壓18。因此可以在控制分析處理單元20的兩個(gè)端腳時(shí)在電壓調(diào)節(jié)器10的第二輸入 端13上產(chǎn)生或外加第三電壓18的三個(gè)不同的值。
[0028]通過(guò)將第一端腳上置于"高"狀態(tài)并且將第二端腳上置于"低"狀態(tài)、將第一端腳上 置于"低"狀態(tài)并且將第二端腳上置于"高"狀態(tài)或者將第一端腳上置于"高"狀態(tài)并且將第 二端腳上置于"高"狀態(tài),產(chǎn)生三個(gè)組合,即,通過(guò)兩個(gè)電阻的真正的并聯(lián)電路。在此,電阻不 必具有相同的電阻值,這在調(diào)節(jié)第三電壓18時(shí)產(chǎn)生進(jìn)一步的自由度。
[0029]在一個(gè)實(shí)施例中,分析處理單元也可以控制電壓調(diào)節(jié)器的致能輸入端。因此可以 由分析處理單元對(duì)于FPGA實(shí)施"電源定序"。對(duì)此在圖4中示意性地示出用于提供用于在車(chē) 輛中的FPGA的多個(gè)預(yù)給定電壓的設(shè)備。出于清楚的原因,單元42、43、44和45分別包括電壓 調(diào)節(jié)器和分壓器,其具有圖2中的結(jié)構(gòu),即電壓調(diào)節(jié)器10和分壓器40。此外,例如對(duì)于單元44 不僅示出在電壓調(diào)節(jié)器的另外的輸入端上外加另外的電壓,也示出致能連接。單元42、43和 45同樣具有在電壓調(diào)節(jié)器上的另外的輸入端和致能輸入端,這些輸入端在此由于清楚的原 因沒(méi)有添加到圖4中。單元46代表參考電壓。單元42、43、44和45各自的輸出電壓分別通過(guò)模 擬數(shù)字轉(zhuǎn)換器導(dǎo)入到微控制器47中。在此,由模擬數(shù)字轉(zhuǎn)換器ADC檢測(cè)到的最大值可以與它 的參考電壓相同。參考電壓46通過(guò)高度穩(wěn)定的電源產(chǎn)生。在"電源定序"時(shí),以定義順序接通 對(duì)于運(yùn)行必要的不同的電壓。當(dāng)所有的電壓以正確的順序激活并且所有的電壓都接收到正 確的值時(shí),則開(kāi)啟FPGA的重置輸入端,并且FPGA可以通過(guò)長(zhǎng)期穩(wěn)定的電壓供給來(lái)接管ASIL 的任務(wù)。
[0030] 通常可以在IV范圍內(nèi)提供電壓參考。分析處理單元的模擬數(shù)字轉(zhuǎn)換器的參考電壓 也預(yù)給定了模擬數(shù)字轉(zhuǎn)換器的輸入電壓的最大允許范圍。然而,為了使分析處理單元仍然 也能夠直接并且在不需要另外的電阻分壓器的情況下測(cè)量超過(guò)IV的電壓,需要使用分析處 理單元的大多數(shù)為3.3V的工作電壓作為參考。
[0031] 為了使分析處理單元在被篡改的3.3V的電壓的情況下也能夠識(shí)別出電壓偏差,將 IV的電壓參考連接到模擬數(shù)字通道中的一個(gè)上。如果該電壓參考與完好的供給電壓轉(zhuǎn)換, 則總可以期待相同的轉(zhuǎn)換結(jié)果。另外的供給電壓同樣可以相對(duì)于該電壓參考和/或相互間 進(jìn)行核實(shí)。
【主權(quán)項(xiàng)】
1. 一種用于提供用于用電器的預(yù)給定電壓的方法,所述方法具有以下步驟: 檢測(cè)(100)電壓調(diào)節(jié)器(10)的第一輸入端(11)上的第一電壓(16), 借助分析處理單元(20)檢測(cè)(110)第二電壓(17),其中,在所述電壓調(diào)節(jié)器(10)的輸出 端(12)上產(chǎn)生所述第二電壓(17), 分析處理(120、130)所述第二電壓(17), 借助所述處理單元(20)的輸出端(15)在所述電壓調(diào)節(jié)器(10)的第二輸入端(13)上產(chǎn) 生(160)第三電壓(18), 其特征在于, 根據(jù)對(duì)所述第二電壓(17)的分析處理來(lái)控制所述分析處理單元(20)的輸出端(15),其 中,根據(jù)存儲(chǔ)在所述分析處理單元(20)中的預(yù)給定電壓的值進(jìn)行所述分析處理,并且根據(jù) 所述第一電壓(16)、所述第三電壓(18)和借助分壓器(40)產(chǎn)生的第四電壓(19)在所述電壓 調(diào)節(jié)器(10)的輸出端(12)上調(diào)節(jié)到預(yù)給定電壓。2. 根據(jù)權(quán)利要求1所述的方法,其特征在于,當(dāng)所述第二電壓(17)大約相應(yīng)于所述預(yù)給 定電壓的值時(shí),尤其最多相應(yīng)于所述預(yù)給定電壓的值的+/-〇. 5%時(shí),所述分析處理單元 (20)的輸出端(15)被切換成高阻態(tài)或被截止。3. 根據(jù)權(quán)利要求1所述的方法,其特征在于,當(dāng)所述第二電壓(17)小于所述預(yù)給定電壓 的值時(shí),在所述電壓調(diào)節(jié)器(10)的所述第二輸入端(13)上產(chǎn)生或增大所述第三電壓(18)。4. 根據(jù)權(quán)利要求1所述的方法,其特征在于,當(dāng)所述第二電壓(17)大于所述預(yù)給定電壓 的值時(shí),在所述電壓調(diào)節(jié)器(10)的所述第二輸入端(13)上產(chǎn)生或減小所述第三電壓(18)。5. -種用于提供用于用電器的預(yù)給定電壓的設(shè)備,所述設(shè)備具有: 電壓調(diào)節(jié)器(10),該電壓調(diào)節(jié)器具有第一輸入端(11)和輸出端(12),其中,所述第一輸 入端(11)與電壓源(30)連接,并且所述輸出端(12)與分析處理單元(20)連接, 分壓器(40),該分壓器將所述電壓調(diào)節(jié)器(10)的輸出端(12)反饋到所述電壓調(diào)節(jié)器 (10)的第二輸入端(13)上, 所述分析處理單元(20)具有輸入端和輸出端(15),其中,所述分析處理單元(20)的輸 出端(15)與所述電壓調(diào)節(jié)器(10)的所述第二輸入端(13)連接,并且所述分析處理單元(20) 構(gòu)造用于檢測(cè)所述電壓調(diào)節(jié)器(10)的輸出端(12)上的第二電壓(17), 所述分析處理單元(20)在所述電壓調(diào)節(jié)器(10)的所述第二輸入端(13)上產(chǎn)生第三電 壓(18), 其特征在于, 所述分析處理單元(20)構(gòu)造用于根據(jù)對(duì)所述第二電壓(17)的分析處理來(lái)控制所述處 理單元(20)的至少一個(gè)輸出端(15),其中,根據(jù)存儲(chǔ)在所述分析處理單元(20)中的預(yù)給定 電壓的值進(jìn)行所述分析處理, 并且所述電壓調(diào)節(jié)器(10)根據(jù)第一電壓(16)、所述第三電壓(18)和所述分壓器(40)產(chǎn) 生的第四電壓(19)在所述電壓調(diào)節(jié)器(10)的輸出端(12)上調(diào)節(jié)到預(yù)給定電壓。6. 根據(jù)權(quán)利要求5所述的設(shè)備,其特征在于,當(dāng)所述第二電壓(17)大約相應(yīng)于所述預(yù)給 定電壓的值時(shí),尤其最多相應(yīng)于所述預(yù)給定電壓的值的+/-〇. 5%時(shí),所述分析處理單元 (20)將所述輸出端(15)切換成高阻態(tài)或截止。7. 根據(jù)權(quán)利要求5所述的設(shè)備,其特征在于,當(dāng)所述第二電壓(17)小于所述預(yù)給定電壓 的值時(shí),所述分析處理單元(20)產(chǎn)生或增大在所述第二輸入端(13)上的第三電壓(18)。8. 根據(jù)權(quán)利要求5所述的設(shè)備,其特征在于,當(dāng)所述電壓調(diào)節(jié)器(10)的輸出端上的電壓 大于所述預(yù)給定電壓的值時(shí),所述分析處理單元(20)產(chǎn)生或減小在所述第二輸入端(13)上 的第三電壓(18),尤其是切換成零。9. 根據(jù)權(quán)利要求5至8中的任意一項(xiàng)所述的設(shè)備,其特征在于,所述分析處理單元(20) 具有微處理器。10. 根據(jù)權(quán)利要求5至9中的任意一項(xiàng)所述的設(shè)備,其特征在于,所述電壓調(diào)節(jié)器(10)和 所述分壓器(40)構(gòu)造在不同的單元中。
【文檔編號(hào)】H02M3/156GK105960616SQ201480074986
【公開(kāi)日】2016年9月21日
【申請(qǐng)日】2014年10月10日
【發(fā)明人】D·托斯, T·基希納
【申請(qǐng)人】羅伯特·博世有限公司
網(wǎng)友詢問(wèn)留言 已有0條留言
  • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1