1.一種基于IIC總線實現(xiàn)數(shù)字I/O輸出擴展的電路,其特征在于,包括:
數(shù)字I/O擴展芯片U1、VCC恒壓源、達林頓功率管U2、第一電阻R1、第二電阻R2、第三電阻R3、第四電阻R4、第五電阻R5、第六電阻R6、第七電阻R7、第八電阻R8、第九電阻R9、第十電阻R10;
所述數(shù)字I/O擴展芯片U1的A0端連接VCC恒壓源,A1端接地,A2端接地,I/O0端連接所述第一電阻R1的第一端,I/O1端連接所述第二電阻R2的第一端,I/O2端連接所述第三電阻R3的第一端,I/O3端連接所述第四電阻R4的第一端,I/O4端連接所述第五電阻R5的第一端,I/O5端連接所述第六電阻R6的第一端,I/O6端連接第七電阻R7的第一端,I/O7端連接所述第八電阻R8的第一端,SDA端連接所述第九電阻R9的第一端,SCL端連接所述第十電阻R10的第一端,VSS端接地,VDD端連接VCC恒壓源;
所述第一電阻R1的第二端、所述第二電阻R2的第二端、所述第三電阻R3的第二端、所述第四電阻R4的第二端、所述第五電阻R5的第二端、所述第六電阻R6的第二端、所述第七電阻R7的第二端、所述第八電阻R8的第二端分別接地;
所述第九電阻R9的第二端和所述第十電阻R10的第二端連接VCC恒壓源;
所述達林頓功率管U2的1B端連接所述數(shù)字I/O擴展芯片U1的I/O0端,2B端連接所述數(shù)字I/O擴展芯片U1的I/O1端,3B端連接所述數(shù)字I/O擴展芯片U1的I/O2端,4B端連接所述數(shù)字I/O擴展芯片U1的I/O3端,5B端連接所述數(shù)字I/O擴展芯片U1的I/O4端,6B端連接所述數(shù)字I/O擴展芯片U1的I/O5端,7B端連接所述數(shù)字I/O擴展芯片U1的I/O6端,8B端連接所述數(shù)字I/O擴展芯片U1的I/O7端,GND端接地,COM端連接負載電壓。
2.根據(jù)權(quán)利要求1所述的基于IIC總線實現(xiàn)數(shù)字I/O輸出擴展的電路,其特征在于:還包括第一濾波電容C1,所述第一濾波電容C1的第一端連接所述VCC恒壓源,所述第一濾波電容C1的第二端接地。
3.根據(jù)權(quán)利要求2所述的基于IIC總線實現(xiàn)數(shù)字I/O輸出擴展的電路,其特征在于:所述第一濾波電容C1選取型號為104/0805/50V的電容。
4.根據(jù)權(quán)利要求1所述的基于IIC總線實現(xiàn)數(shù)字I/O輸出擴展的電路,其特征在于:所述數(shù)字I/O擴展芯片U1選取型號為PCA9554A的芯片。
5.根據(jù)權(quán)利要求1所述的基于IIC總線實現(xiàn)數(shù)字I/O輸出擴展的電路,其特征在于:所述達林頓功率管U2選取型號為ULN2803的達林頓管。
6.根據(jù)權(quán)利要求1所述的基于IIC總線實現(xiàn)數(shù)字I/O輸出擴展的電路,其特征在于:所述第一電阻R1、所述第二電阻R2、所述第三電阻R3、所述第四電阻R4、所述第五電阻R5、所述第六電阻R6、所述第七電阻R7、所述第八電阻R8均選取型號為5.1K/4R03的電阻。
7.根據(jù)權(quán)利要求1所述的基于IIC總線實現(xiàn)數(shù)字I/O輸出擴展的電路,其特征在于:所述第九電阻R9選取型號為1K/0805/1%的電阻,所述第十電阻R10選取型號為1K/0805/1%的電阻。