1.一種兩芯線網(wǎng)絡(luò)透明傳輸中繼設(shè)備,其特征在于,包括第一信號輸出端、第二信號輸出端、第一數(shù)據(jù)傳輸電路、第二數(shù)據(jù)傳輸電路、核心CPU模塊以及電源管理模塊;
所述第一信號輸出端用于和外部網(wǎng)絡(luò)透明傳輸設(shè)備連接并將獲取的數(shù)據(jù)通過所述第一數(shù)據(jù)傳輸電路傳輸至所述核心CPU模塊;所述核心CPU模塊對獲取的數(shù)據(jù)進(jìn)行正交頻分復(fù)用解調(diào)和調(diào)制并通過所述第二數(shù)據(jù)傳輸電路傳輸至所述第二信號輸出端;所述電源管理模塊和所述核心CPU模塊電連接。
2.根據(jù)權(quán)利要求1所述的一種兩芯線網(wǎng)絡(luò)透明傳輸中繼設(shè)備,其特征在于,所述第一數(shù)據(jù)傳輸電路包括第一信號耦合模塊、第一帶通濾波模塊以及第一數(shù)據(jù)保護(hù)電路,所述第一信號耦合模塊用于接收所述第一信號輸出端傳輸?shù)男盘柌υ撔盘栠M(jìn)行兩級電感耦合后傳輸至第一帶通濾波模塊;所述第一帶通濾波模塊對獲取的信號進(jìn)行分析處理,濾除不在有效頻段內(nèi)的信號并將保留的有效頻段內(nèi)的信號傳輸至所述核心CPU模塊;所述第一數(shù)據(jù)保護(hù)電路的一端和所述第一信號耦合模塊連接,另一端和所述核心CPU模塊連接。
3.根據(jù)權(quán)利要求1所述的一種兩芯線網(wǎng)絡(luò)透明傳輸中繼設(shè)備,其特征在于,所述第二數(shù)據(jù)傳輸電路包括第二信號耦合模塊、第二帶通濾波模塊以及第二數(shù)據(jù)保護(hù)電路,所述第二帶通濾波模塊獲取所述核心CPU模塊調(diào)制后的信號并進(jìn)行分析處理,濾除不在有效頻段內(nèi)的信號并將保留的有效頻段內(nèi)的信號傳輸至所述第二信號耦合模塊;所述第二信號耦合模塊將接收的信號進(jìn)行兩級電感耦合后傳輸至所述第二信號輸出端;所述第二數(shù)據(jù)保護(hù)電路的一端和所述第二信號耦合模塊連接,另一端和所述核心CPU模塊連接。
4.根據(jù)權(quán)利要求1所述的一種兩芯線網(wǎng)絡(luò)透明傳輸中繼設(shè)備,其特征在于,還包括時鐘電路,所述時鐘電路和所述核心CPU模塊電連接,用于提供基準(zhǔn)網(wǎng)絡(luò)時鐘信號。
5.根據(jù)權(quán)利要求1所述的一種兩芯線網(wǎng)絡(luò)透明傳輸中繼設(shè)備,其特征在于,所述電源管理模塊包括DC電源轉(zhuǎn)換模塊和電源端,所述電源端通過所述DC電源轉(zhuǎn)換模塊和所述核心CPU模塊電連接。