專利名稱:一種多電源芯片的電壓差控制電路的制作方法
技術領域:
—種多電源芯片的電壓差控制電路技術領域[0001]本實用新型涉及多電源芯片的電壓差控制,特別涉及一種多電源芯片的電壓差控制電路。
背景技術:
[0002]芯片的復雜程度在增加,很多芯片的供電電壓不僅僅是一種,多路電源分別由供電電路提供,其開啟時間受到多種因素的影響,多路電壓之間的電壓差很可能會超過預計,造成芯片燒毀。發(fā)明內(nèi)容[0003]為了克服上述現(xiàn)有技術的不足,本實用新型的目的在于提供一種多電源芯片的電壓差控制電路,通過該電路使得多電源芯片的電壓差控制在一定范圍內(nèi),避免多電源芯片各路電壓差太大導致芯片燒毀。[0004]為了實現(xiàn)上述目的,本實用新型采用的技術方案是:[0005]一種多電源芯片的電壓差控制電路,在任意兩路電源端口之間設置鉗位單元,該鉗位單元包括6個二極管Dl、D2、D3、D4、D4、D5和D6,其中二極管Dl的陰極接二極管D2的陽極,二極管D2的陰極接二極管D3的陽極,二極管Dl的陽極接二極管D4的陰極,二極管D4的陽極接二極管D5的陰極,二極管D5的陽極接二極管D6的陰極,二極管D6的陽極接二極管D3的陰極,二極管Dl的陽極接其中一路電源端口,二極管D3的陰極接另一路電源端口。[0006]所述多電源芯片的電源端口有兩個。[0007]對比原方案與本方案,原電路中沒有保護措施,如果某路電源發(fā)生異常,極易造成芯片損壞,增加鉗位電路后,電路可靠性得到了提高。
[0008]附圖為本實用新型的結(jié)構(gòu)示意圖。
具體實施方式
[0009]
以下結(jié)合附圖和實施例對本實用新型進行更詳盡的說明。[0010]如圖所示,本實用新型為一種多電源芯片的電壓差控制電路,所述多電源芯片的電源端口有兩個。在兩路電源端口之間設置鉗位單元,該鉗位單元包括6個二極管D1、D2、D3、D4、D4、D5和D6,其中二極管Dl的陰極接二極管D2的陽極,二極管D2的陰極接二極管D3的陽極,二極管Dl的陽極接二極管D4的陰極,二極管D4的陽極接二極管D5的陰極,二極管D5的陽極接二極管D6的陰極,二極管D6的陽極接二極管D3的陰極,二極管Dl的陽極接其中一路電源端口,二極管D3的陰極接另一路電源端口。[0011]本方案中的2路電壓鉗位方式采用二極管串聯(lián)的方式,當VCCl的電壓高于VCC2電壓大于2V時候,二極管D1\D2\D3導通,使得VCCl不能高于VCC2更大的值。當VCC2高于VCCl電壓大于2V時候,二極管D4\D5\D6導通,使得VCC2不能高于VCCl更大的值。這樣就實現(xiàn)了 VCCl和VCC2的電壓差限制在2V以內(nèi),保證了芯片的正常工作。
權(quán)利要求1.一種多電源芯片的電壓差控制電路,其特征在于,在任意兩路電源端口之間設置鉗位單元,該鉗位單元包括6個二極管Dl、D2、D3、D4、D4、D5和D6,其中二極管Dl的陰極接二極管D2的陽極,二極管D2的陰極接二極管D3的陽極,二極管Dl的陽極接二極管D4的陰極,二極管D4的陽極接二極管D5的陰極,二極管D5的陽極接二極管D6的陰極,二極管D6的陽極接二極管D3的陰極,二極管Dl的陽極接其中一路電源端口,二極管D3的陰極接另一路電源端口。
2.根據(jù)權(quán)利要求1所述多電源芯片的電壓差控制電路,其特征在于,所述多電源芯片的電源端口有兩個。
專利摘要一種多電源芯片的電壓差控制電路,在任意兩路電源端口之間設置鉗位單元,該鉗位單元包括6個二極管D1、D2、D3、D4、D4、D5和D6,其中二極管D1的陰極接二極管D2的陽極,二極管D2的陰極接二極管D3的陽極,二極管D1的陽極接二極管D4的陰極,二極管D4的陽極接二極管D5的陰極,二極管D5的陽極接二極管D6的陰極,二極管D6的陽極接二極管D3的陰極,二極管D1的陽極接其中一路電源端口,二極管D3的陰極接另一路電源端口。本實用新型通過該電路使得多電源芯片的電壓差控制在一定范圍內(nèi),避免多電源芯片各路電壓差太大導致芯片燒毀。
文檔編號G05F1/56GK203025596SQ201220634049
公開日2013年6月26日 申請日期2012年11月26日 優(yōu)先權(quán)日2012年11月26日
發(fā)明者楊立斌 申請人:西安威正電子科技有限公司