技術(shù)特征:1.一種電源時序控制電路,其特征在于包括:由在后時序電源的輸入端(VCC2)、PMOS管(VT2)和所述在后時序電源的輸出端(VCC2-1)串聯(lián)組成的電源輸出回路,其中,所述在后時序電源的輸入端(VCC2)連接至所述PMOS管(VT2)的源極,所述在后時序電源的輸出端(VCC2-1)連接至所述PMOS管的漏極;由所述在后時序電源的輸入端(VCC2)、第一電容(C2)、第一電阻(R3)、第一NPN三極管(VT1)的集電極和所述第一NPN三極管(VT1)的發(fā)射極串聯(lián)組成的電源時序控制回路,其中,所述第一NPN三極管(VT1)的基極連接至在先時序電源的輸入端(VCC1),所述PMOS管(VT2)的柵極連接至所述第一電容(C2)和所述第一電阻(R3)之間,其中,所述在先時序電源的輸入端(VCC1)通過第二電容(C1)接地。2.根據(jù)權(quán)利要求1所述的電源時序控制電路,其特征在于,所述第一NPN三極管(VT1)的基極連接至在先時序電源的輸入端(VCC1)包括:所述第一NPN三極管(VT1)的基極通過第二電阻(R1)連接至在先時序電源的輸入端(VCC1)。3.根據(jù)權(quán)利要求1所述的電源時序控制電路,其特征在于,所述在后時序電源的輸出端(VCC2-1)通過第三電容(C3)接地。4.根據(jù)權(quán)利要求1至3中任一項所述的電源時序控制電路,其特征在于,還包括:第三電阻(R2),連接在所述在后時序電源的輸入端(VCC2)和所述第一NPN三極管(VT1)的集電極之間;NMOS管(VT3),源極接地,柵極連接至所述第一NPN三極管(VT1)的集電極,漏極連接至所述在后時序電源的輸出端(VCC2-1)。5.根據(jù)權(quán)利要求1至3中任一項所述的電源時序控制電路,其特征在于,所述電源時序控制電路還包括:第三電阻(R2),連接在所述在后時序電源的輸入端(VCC2)和所述第一NPN三極管(VT1)的集電極之間;第二NPN三極管(VT4),基極連接至所述第一NPN三極管(VT1)的集電極,發(fā)射極接地,集電極連接至所述在后時序電源的輸出端(VCC2-1)。6.根據(jù)權(quán)利要求5所述的電源時序控制電路,其特征在于,所述第二NPN三極管(VT4)的集電極通過第四電阻(R4)連接至所述在后時序電源的輸出端(VCC2-1)。7.一種電源時序控制電路,其特征在于包括:由在后時序電源的輸入端(VCC2)、第一NMOS管(VT2)和所述在后時序電源的輸出端(VCC2-1)串聯(lián)組成的電源輸出回路,其中,所述在后時序電源的輸入端(VCC2)連接至所述第一NMOS管(VT2)的漏極,所述在后時序電源的輸出端(VCC2-1)連接至所述第一NMOS管(VT2)的源極;由在先時序電源的輸入端(VCC1)、第一電阻(R1)、第一電容(C2)串聯(lián)組成的電源時序控制回路,其中,所述第一NMOS管(VT2)的柵極連接至所述第一電阻(R1)和所述第一電容(C2)之間,其中,所述在先時序電源的輸入端(VCC1)通過第二電容(C1)接地。8.根據(jù)權(quán)利要求7所述的電源時序控制電路,其特征在于,還包括:第二NMOS管(VT3),源極接地,柵極連接至所述在后時序電源的輸入端(VCC2),漏極連接至所述在后時序電源的輸出端(VCC2-1)。9.根據(jù)權(quán)利要求8所述的電源時序控制電路,其特征在于,還包括:第一NPN三極管(VT1),基極連接至所述在先時序電源的輸入端(VCC1),集電極連接至所述在后時序電源的輸入端(VCC2),發(fā)射極接地。10.一種集成電路,其特征在于包括權(quán)利要求1至9中任一項所述的電源時序控制電路。