專利名稱:一種基于大擺率誤差放大器的高精度高速ldo電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種基于高擺率誤差放大器的高精度高速低壓差線性穩(wěn)壓器(LDO) 電路,屬于電源管理芯片類模擬集成電路技術(shù)領(lǐng)域。
背景技術(shù):
低壓差線性穩(wěn)壓器LDO是一種降壓型直流線性穩(wěn)壓器,隨著便攜設(shè)備的廣泛應(yīng) 用,計(jì)算機(jī)、通訊和汽車等行業(yè)的迅速發(fā)展,電源管理類芯片技術(shù)不斷發(fā)展。與DC-DC開關(guān) 電壓轉(zhuǎn)換器相比,由于具有成本低、電路結(jié)構(gòu)簡(jiǎn)單、占用芯片面積小、低噪聲和高紋波抑制 能力等優(yōu)點(diǎn),LDO已成為電源管理芯片中的一類重要電路。隨著電子系統(tǒng)對(duì)電源要求的提 高,傳統(tǒng)的LDO已不能滿足人們對(duì)芯片效率、噪聲、精度、瞬態(tài)性能等指標(biāo)的要求。因而,高 性能LDO的研究成了電源管理芯片領(lǐng)域的研究熱點(diǎn)。傳統(tǒng)LDO穩(wěn)壓器系統(tǒng)框圖如
圖1所示,系統(tǒng)由兩個(gè)跨導(dǎo)放大器‘、gMP, 一個(gè)buffer 以及反饋網(wǎng)絡(luò)構(gòu)成。為了有較強(qiáng)的帶負(fù)載能力,一般調(diào)整管MP的面積較大,在調(diào)整管的柵 極形成一個(gè)高達(dá)數(shù)十PF的輸入電容。利用buffer電路,可以隔離‘級(jí)的高輸出阻抗和調(diào) 整管柵極的大輸入電容,buffer的低輸出電阻與調(diào)整管柵極的大輸入電容將會(huì)產(chǎn)生一個(gè)高 頻極點(diǎn),從而提高了系統(tǒng)的帶寬,保證了環(huán)路的穩(wěn)定性??驁D中的Cc為密勒補(bǔ)償電容,Rc的 作用是用來消除由于前饋通路而產(chǎn)生的右半平面零點(diǎn)。此時(shí)整個(gè)系統(tǒng)在單位增益帶寬內(nèi)還 有兩個(gè)極點(diǎn)
權(quán)利要求
1.一種基于大擺率誤差放大器的高精度高速LDO電路,其特征在于包括OTA電路(1)、 第二級(jí)push-pull輸出電路(2)、密勒補(bǔ)償和動(dòng)態(tài)零點(diǎn)補(bǔ)償電路(3)、負(fù)載電流檢測(cè)電路 (4)、超級(jí)源級(jí)跟隨器(5)、動(dòng)態(tài)偏置管(6)、反饋網(wǎng)絡(luò)(7)和輸出及負(fù)載電路(8),OTA電路 (1)的輸出端分別接接第二級(jí)push-pull輸出電路(2)和密勒補(bǔ)償和動(dòng)態(tài)零點(diǎn)補(bǔ)償電路(3) 的輸入端,第二級(jí)push-pull輸出電路(2)的輸出端接超級(jí)源級(jí)跟隨器(5)的輸入端,密勒 補(bǔ)償和動(dòng)態(tài)零點(diǎn)補(bǔ)償電路(3)的輸出端接負(fù)載電流檢測(cè)電路(4)的輸入端,超級(jí)源級(jí)跟隨 器(5)輸出端分別接動(dòng)態(tài)偏置管(6)的柵極和漏極、負(fù)載電流檢測(cè)電路(4)的輸出端以及輸 出及負(fù)載電路(8)的輸入端,輸出及負(fù)載電路(8)的輸出端接反饋網(wǎng)絡(luò)(7)的輸入端,OTA 電路(1)、第二級(jí)push-pull輸出電路(2)、密勒補(bǔ)償和動(dòng)態(tài)零點(diǎn)補(bǔ)償電路(3)、負(fù)載電流檢 測(cè)電路(4)、超級(jí)源級(jí)跟隨器(5)、動(dòng)態(tài)偏置管(6)和輸出及負(fù)載電路(8)共外部電源,OTA電 路(1)、第二級(jí)push-pull輸出電路(2)、負(fù)載電流檢測(cè)電路(4)、超級(jí)源級(jí)跟隨器(5)、反饋 網(wǎng)絡(luò)(7)和輸出及負(fù)載電路(8)共地連接。
2.根據(jù)權(quán)利要求1所述的一種基于大擺率誤差放大器的高精度高速LDO電路,其特征 在于所述OTA電路(1)包括尾電流源(101)、輸入差分對(duì)(102)和負(fù)載電流鏡(103),其中負(fù)載電流鏡傳輸輸出級(jí)由八個(gè)N型MOS管匪3至匪10構(gòu)成,N型MOS管匪3的漏 極分別接差分輸入級(jí)的一個(gè)輸出端和N型MOS管匪5、NM8、NM9的柵極,N型MOS管匪3的 漏極分別接差分輸入級(jí)的另一個(gè)輸出端和N型MOS管NM6、匪7、匪10的柵極,N型MOS管 匪3的源極分別接N型MOS管匪5、匪7的漏極,N型MOS管NM4的源極分別接N型MOS管 NM6、NM8的漏極,N型MOS管NM5、NM6、NM7、NM8、NM9、NMlO的源極分另Ij連接接地,N型MOS 管NM9漏極構(gòu)成負(fù)載電流鏡傳輸輸出級(jí)的第一輸出端,N型MOS管WlO漏極構(gòu)成負(fù)載電流 鏡傳輸輸出級(jí)的第二輸出端。
全文摘要
本發(fā)明公布了一種基于大擺率誤差放大器的高精度高速LDO電路,包括OTA電路、第二級(jí)push-pull輸出電路、密勒補(bǔ)償和動(dòng)態(tài)零點(diǎn)補(bǔ)償電路、負(fù)載電流檢測(cè)電路、超級(jí)源級(jí)跟隨器、動(dòng)態(tài)偏置管、反饋網(wǎng)絡(luò)和輸出及負(fù)載電路。本發(fā)明有效解決了傳統(tǒng)LDO低增益、低精度、低電源抑制比以及響應(yīng)速度慢的問題。
文檔編號(hào)G05F1/56GK102096434SQ20101060228
公開日2011年6月15日 申請(qǐng)日期2010年12月23日 優(yōu)先權(quán)日2010年12月23日
發(fā)明者吳金, 蘇丹, 馬科, 龍寅 申請(qǐng)人:東南大學(xué)