基于omap4460的船用導(dǎo)航雷達(dá)顯控處理單元的制作方法
【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型涉及一種船用雷達(dá)導(dǎo)航技術(shù)領(lǐng)域,特別是一種基于0MAP4460的船用導(dǎo)航雷達(dá)顯控處理單元。
【背景技術(shù)】
[0002]基于OMAP(開放式多媒體應(yīng)用平臺)處理器已具備高性能、實(shí)時(shí)處理及超低功耗的特點(diǎn),目前已被廣泛應(yīng)用于PDA、Web記事本、遠(yuǎn)程通信、醫(yī)療器械等領(lǐng)域。船用導(dǎo)航雷達(dá)顯示終端由于其工作環(huán)境、技術(shù)發(fā)展及低成本要求,促進(jìn)了 OMAP處理器在船用導(dǎo)航雷達(dá)顯示領(lǐng)域的技術(shù)應(yīng)用。0MAP4460處理器是TI公司開發(fā)的一款低功耗多核處理器,內(nèi)部具備2個(gè) Cortex-A91.5GHz ARM 處理器,I 個(gè) 460MHz C64+DSP 處理器,2 個(gè) Cortex_M3168MHz ARM處理器。其特別的平臺架構(gòu)及強(qiáng)大的處理能力為船用導(dǎo)航雷達(dá)顯控處理單元的開發(fā)提供了保證。
【實(shí)用新型內(nèi)容】
[0003]實(shí)用新型目的:本實(shí)用新型所要解決的技術(shù)問題是針對現(xiàn)有技術(shù)的不足,提供一種基于0MAP4460的船用導(dǎo)航雷達(dá)顯控處理單元。
[0004]為了解決上述技術(shù)問題,本實(shí)用新型提供了一種基于0MAP4460的船用導(dǎo)航雷達(dá)顯控處理單元,包括0MAP4460處理器模塊,所述0MAP4460處理器模塊連接接口模塊、信號檢測模塊、顯示處理模塊和串口擴(kuò)展模塊,所述接口模塊連接雷達(dá)前端,雷達(dá)前端的信號依次通過接口模塊、信號檢測模塊和顯示處理模塊輸送到與顯示處理模塊相連的顯示器上,所述串口擴(kuò)展模塊連接到外部導(dǎo)航設(shè)備。
[0005]本實(shí)用新型中,所述接口模塊包括接口轉(zhuǎn)換電路、前端控制電路以及總線譯碼控制電路;接口轉(zhuǎn)換電路分別連接雷達(dá)前端和前端控制電路,前端控制電路分別連接總線譯碼控制電路和信號檢測模塊,總線譯碼控制電路同時(shí)連接0MAP4460處理器模塊、信號檢測模塊、顯示處理模塊和串口擴(kuò)展模塊。。
[0006]本實(shí)用新型中,所述顯示處理模塊包括顯示輸入輸出接口電路、綜合顯示處理電路和顯示輸出接口電路。
[0007]本實(shí)用新型中,所述串口擴(kuò)展模塊包括總線譯碼控制電路及串口擴(kuò)展電路。
[0008]有益效果:本實(shí)用新型設(shè)計(jì)合理,結(jié)構(gòu)簡單,通過采用0MAP4460、FPGA芯片,可以實(shí)現(xiàn)導(dǎo)航雷達(dá)的顯示控制、同時(shí)其低功耗、低成本的特點(diǎn)便于廣泛應(yīng)用于船用導(dǎo)航雷達(dá)領(lǐng)域。
[0009]本實(shí)用新型的創(chuàng)新點(diǎn)在于硬件的結(jié)構(gòu)構(gòu)成,并不涉及任何的軟件的改進(jìn)。本領(lǐng)域技術(shù)人員采用現(xiàn)有的軟件結(jié)合本發(fā)明的硬件改進(jìn),即可以實(shí)現(xiàn)本實(shí)用新型的目的,解決本實(shí)用新型提出的現(xiàn)有技術(shù)的問題。
【附圖說明】
[0010]下面結(jié)合附圖和【具體實(shí)施方式】對本實(shí)用新型做更進(jìn)一步的具體說明,本實(shí)用新型的上述或其他方面的優(yōu)點(diǎn)將會變得更加清楚。
[0011]圖1是船用導(dǎo)航雷達(dá)顯控處理單元體系結(jié)構(gòu)圖;
[0012]圖2是0MAP4460處理器模塊組成框圖;
[0013]圖3是接口模塊組成框圖。
【具體實(shí)施方式】
[0014]下面將結(jié)合附圖對本實(shí)用新型作詳細(xì)說明。
[0015]如圖1,本實(shí)用新型顯控處理單元I包括接口模塊2、信號檢測模塊3、顯示處理模塊4、串口擴(kuò)展模塊5和0MAP4460處理器模塊6,其中0MAP4460處理器模塊6連接接口模塊2、信號檢測模塊3、顯示處理模塊4和串口擴(kuò)展模塊5,接口模塊2連接雷達(dá)前端,雷達(dá)前端的信號依次通過接口模塊2、信號檢測模塊3和顯示處理模塊4輸送到與顯示處理模塊4相連的顯示器上,串口擴(kuò)展模塊5連接到外部導(dǎo)航設(shè)備。接口模塊2包括接口轉(zhuǎn)換電路、前端控制電路以及總線譯碼控制電路;接口轉(zhuǎn)換電路分別連接雷達(dá)前端和前端控制電路,前端控制電路分別連接總線譯碼控制電路和信號檢測模塊3,總線譯碼控制電路同時(shí)連接0MAP4460處理器模塊6、信號檢測模塊3、顯示處理模塊4和串口擴(kuò)展模塊5,串口擴(kuò)展模塊5包括總線譯碼控制電路及串口擴(kuò)展電路。
[0016]如圖2,本實(shí)用新型選用的0MAP4460處理器模塊包括多核處理器、電源管理電路以及擴(kuò)展的LPDDR 2內(nèi)存、eMMC閃存、WIFI模塊、USB Hub和USB網(wǎng)卡組成,0MAP4460處理器模塊主要實(shí)現(xiàn)導(dǎo)航雷達(dá)信息顯示、人機(jī)交互及雷達(dá)操控等功能。電源管理電路負(fù)責(zé)管理0MAP4460上電順序控制,關(guān)機(jī)、休眠等節(jié)電控制。
[0017]LPDDR2存儲器為低功耗動態(tài)存儲器,采用PoP封裝工藝,直接焊接在0MAP4460芯片頂部,可減少PCB板設(shè)計(jì)尺寸,提高內(nèi)存訪問性能。同時(shí)處理器模塊還集成了了 WIFI模塊、4GBeMMC閃存顆粒、SD卡插槽,2路USB接口和I路10/100Mbps以太網(wǎng)接口。
[0018]如圖3,接口模塊2主要由接口轉(zhuǎn)換電路、前端控制以及總線譯碼電路組成。接口模塊2主要對導(dǎo)航雷達(dá)前端輸入進(jìn)行處理,送給信號檢測模塊3進(jìn)一步處理。接口轉(zhuǎn)換電路主要負(fù)責(zé)對雷達(dá)前端輸入的接口信號進(jìn)行電平轉(zhuǎn)換和AD、DA變換。其中AD轉(zhuǎn)換器可將經(jīng)過電平匹配的視頻信號進(jìn)行變換送給FPGA。主要芯片采用LINEAR公司80MHz采樣頻率的模數(shù)轉(zhuǎn)換芯片,其數(shù)字接口可以兼容FPGA電平。DA芯片,選用AD公司的產(chǎn)品,主要負(fù)責(zé)將調(diào)諧輸出電路輸出的數(shù)字信號轉(zhuǎn)換為模擬電壓,再通過運(yùn)放產(chǎn)生雷達(dá)收發(fā)單元需要的合適的電平信號。
[0019]前端控制電路在FPGA內(nèi)部實(shí)現(xiàn),負(fù)責(zé)在信號檢測前對雷達(dá)視頻、方位、觸發(fā)進(jìn)行預(yù)處理,同時(shí)對雷達(dá)前端調(diào)諧電壓進(jìn)行控制。主要包括觸發(fā)產(chǎn)生模塊、調(diào)諧控制模塊、視頻選擇模塊和方位、船艏信號檢測與轉(zhuǎn)換模塊。
[0020]總線譯碼控制電路在FPGA內(nèi)部實(shí)現(xiàn),負(fù)責(zé)產(chǎn)生FPGA與0MAP4460的總線接口,根據(jù)總線的讀寫時(shí)序,通過控制片選信號可來訪問FPGA內(nèi)部的寄存器和串口擴(kuò)展模塊的寄存器。
[0021]顯示處理模塊4主要由顯示輸入輸出接口電路、綜合顯示處理電路和顯示輸出接口電路組成,綜合顯示處理電路通過FPGA實(shí)現(xiàn)。顯示處理模塊4將0MAP4460處理器模塊6的計(jì)算機(jī)圖形和雷達(dá)視頻信號結(jié)合,實(shí)現(xiàn)雷達(dá)視頻在顯示屏上顯示。
[0022]顯示輸入接口電路是一電平轉(zhuǎn)換電路,主要是將0MAP4460處理器模塊的圖形視頻信號,經(jīng)過電平轉(zhuǎn)換電路后輸入到FPGA內(nèi)。顯示輸出接口電路主要包含顯示接口芯片,可實(shí)現(xiàn)VGA、DVI以及LVDS視頻顯示輸出。
[0023]綜合顯示處理電路是通過FPGA來實(shí)現(xiàn)。
[0024]本實(shí)用新型提供了一種基于0MAP4460的船用導(dǎo)航雷達(dá)顯控處理單元,具體實(shí)現(xiàn)該技術(shù)方案的方法和途徑很多,以上所述僅是本實(shí)用新型的優(yōu)選實(shí)施方式,應(yīng)當(dāng)指出,對于本技術(shù)領(lǐng)域的普通技術(shù)人員來說,在不脫離本實(shí)用新型原理的前提下,還可以做出若干改進(jìn)和潤飾,這些改進(jìn)和潤飾也應(yīng)視為本實(shí)用新型的保護(hù)范圍。本實(shí)施例中未明確的各組成部分均可用現(xiàn)有技術(shù)加以實(shí)現(xiàn)。
【主權(quán)項(xiàng)】
1.一種基于0MAP4460的船用導(dǎo)航雷達(dá)顯控處理單元,其特征在于,包括0MAP4460處理器模塊(6),所述0MAP4460處理器模塊(6)分別連接接口模塊(2)、信號檢測模塊(3)、顯示處理模塊(4)和串口擴(kuò)展模塊(5),所述接口模塊(2)連接外部的雷達(dá)前端,雷達(dá)前端的信號依次通過接口模塊(2)、信號檢測模塊(3)和顯示處理模塊(4)輸送到與顯示處理模塊(4)相連的外部的顯示器上,所述串口擴(kuò)展模塊(5)連接到外部的導(dǎo)航設(shè)備。2.根據(jù)權(quán)利要求1所述的一種基于0MAP4460的船用導(dǎo)航雷達(dá)顯控處理單元,其特征在于,所述接口模塊(2)包括接口轉(zhuǎn)換電路、前端控制電路以及總線譯碼控制電路;接口轉(zhuǎn)換電路分別連接雷達(dá)前端和前端控制電路,前端控制電路分別連接總線譯碼控制電路和信號檢測模塊(3),總線譯碼控制電路同時(shí)連接0MAP4460處理器模塊(6)、信號檢測模塊(3)、顯示處理模塊(4)和串口擴(kuò)展模塊(5)。3.根據(jù)權(quán)利要求1所述的一種基于0MAP4460的船用導(dǎo)航雷達(dá)顯控處理單元,其特征在于,所述顯示處理模塊(4)包括顯示輸入輸出接口電路、綜合顯示處理電路和顯示輸出接口電路。4.根據(jù)權(quán)利要求1所述的一種基于0MAP4460的船用導(dǎo)航雷達(dá)顯控處理單元,其特征在于,所述串口擴(kuò)展模塊(5)包括總線譯碼控制電路及串口擴(kuò)展電路。
【專利摘要】本實(shí)用新型提供了一種基于OMAP4460的船用導(dǎo)航雷達(dá)顯控處理單元,包括OMAP4460處理器模塊,所述OMAP4460處理器模塊連接接口模塊、信號檢測模塊、顯示處理模塊和串口擴(kuò)展模塊,所述接口模塊連接雷達(dá)前端,雷達(dá)前端的信號依次通過接口模塊、信號檢測模塊和顯示處理模塊輸送到與顯示處理模塊相連的顯示器上,所述串口擴(kuò)展模塊連接到外部導(dǎo)航設(shè)備。本實(shí)用新型設(shè)計(jì)合理,結(jié)構(gòu)簡單,通過采用OMAP4460、FPGA芯片,可以實(shí)現(xiàn)導(dǎo)航雷達(dá)的顯示控制、同時(shí)其低功耗、低成本的特點(diǎn)便于廣泛應(yīng)用于船用導(dǎo)航雷達(dá)領(lǐng)域。
【IPC分類】G01S7/04
【公開號】CN204855793
【申請?zhí)枴緾N201520527663
【發(fā)明人】黃斌, 俞劍, 陳雪峰, 李志剛, 顧海峰, 王如親, 曹新星, 劉暢, 顧晶, 姜黎, 張小圩
【申請人】中國電子科技集團(tuán)公司第二十八研究所
【公開日】2015年12月9日
【申請日】2015年7月20日